• 제목/요약/키워드: threshold voltage analysis

검색결과 179건 처리시간 0.026초

등가회로 모델에 의한 레이저다이오드의 누설전류 해석 (Analysis of Leakage Current of a Laser Diode by Equivalent Circuit Model)

  • 최영규;김기래
    • 한국정보통신학회논문지
    • /
    • 제11권2호
    • /
    • pp.330-336
    • /
    • 2007
  • 본 논문에서는 디지털 의료 영상 및 진단 분야 그리고 산업용으로도 활용 가능한 싱글 포톤 계수형 영상센서를 $0.18{\mu}m$ triple-well CMOS(Complementary Metal Oxide Semiconductor) 공정을 사용하여 설계하였다. 설계된 Readout 칩용 싱글 픽셀은 디지털 X-ray 이미지 센서모듈을 간단화 하기 위해 단일 전원전압을 사용하였으며, Preamplifier의 출력 전압인 signal voltage(${\Delta}Vs$)를 크게 하기 위해 Folded Cascode CMOS OP amp를 이용한 Preamplifier를 설계하였으며, 기존의 Readout 칩 외부에서 인가하던 threshold voltage를 Readout 칩 내부에서 생성해 줄 수 있도록 Externally Tunable Threshold Voltage Generator 회로를 새롭게 제안하였다. 그리고, Photo Diode에서 발생하는 Dark Current Noise를 제거하기 위한 Dark Current Compensation 회로를 제안하였으며, 고속 counting이 가능하고, layout 면적이 작은 15bit LFSR(Linear Feedback Shift Resister) Counter를 설계하였다.

토너입자형 디스플레이의 응답특성에 관한 연구 (A Study on Response Time Characteristics of Toner Particle Type Display)

  • 김인호;김영조
    • 한국전기전자재료학회논문지
    • /
    • 제22권1호
    • /
    • pp.93-97
    • /
    • 2009
  • We analyzed voltage characteristics of toner particle type display according to particle layers and cell gap between two electrodes and ascertained the aging effects by measuring the response time of particles with and without aging process. The threshold/driving/breakdown voltage is proportional to layers of toner particles and cell gap and the response time at driving voltage is faster than that of threshold and breakdown voltage because of different q/m of color and black particles. The analysis of response time is a method of estimation of optical characteristics, driving voltage and particle lumping and these results are promoted by aging process. We use the laser and photodiode to measure response time and optical properties. It has not been studied and reported to analyze the relationship of response time, threshold/driving/breakdown voltage, lumping phenomena, cell gap, and aging process for toner particle type display.

나노채널 MOSFET의 문턱전압분석 (Analysis on the Threshold Voltage of Nano-Channel MOSFET)

  • 정정수;김재홍;고석웅;이종인;정학기
    • 한국정보통신학회논문지
    • /
    • 제6권1호
    • /
    • pp.109-114
    • /
    • 2002
  • 본 논문에서는 나노규모의 채널길이를 가지는 Si-기반 MOSFET의 문턱전압은 시뮬레이션하여 그 결과를 나타내었다. 180nm의 게이트 길이를 가지는 소자를 기본소자로 하여 정전압 스켈링과 평면 스켈링을 적용하여 소자를 축소하고 시뮬레이션 하였다. 이러한 MOSFET은 LDD(lightly doped drain)구조를 가지고 있으며, 이 구조는 드레인 영역에서의 전계의 크기와 단채널 효과를 줄여준다. 이 영역에서의 고전계현상은 축소에 기인한다. 이러한 소자들의 문턱전압을 조사하고 분석하였다. 이러한 분석은 IC의 응용한계 및 VLSI의 기본자료로 사용될 수 있을 것이다.

이중게이트 MOSFET의 전도중심과 문턱전압의 관계 분석 (Analysis of Relation between Conduction Path and Threshold Voltages of Double Gate MOSFET)

  • 정학기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 추계학술대회
    • /
    • pp.818-821
    • /
    • 2012
  • 본 연구에서는 이중게이트 MOSFET의 전도중심에 따른 문턱전압의 변화를 분석할 것이다. DGMOSFET에 대한 단채널효과 중 문턱전압의 이동은 정확한 소자동작에 저해가 되고 있다. 문턱전압분석을 위하여 포아송방정식의 분석학적 전위분포를 이용하였으며 이때 전하분포함수에 대하여 가우시안 함수를 사용함으로써 보다 실험값에 가깝게 해석하였다. 소자 파라미터인 채널길이, 채널두께, 게이트산화막두께 그리고 도핑농도 등에 대하여 전도중심의 변화에 대한 문턱전압의 변화를 관찰하였다. 본 연구의 모델에 대한 타당성은 이미 기존에 발표된 논문에서 입증하였으며 본 연구에서는 이 모델을 이용하여 문턱전압특성을 분석할 것이다. 분석결과 문턱전압은 소자 파라미터에 에 대한 전도중심의 변화에 크게 영향을 받는 것을 관찰할 수 있었다.

  • PDF

DGMOSFET에서 채널길이와 두께 비에 따른 문턱전압변화분석 (Analysis of Threshold Voltage Roll-off for Ratio of Channel Length and Thickness in DGMOSFET)

  • 정학기
    • 한국정보통신학회논문지
    • /
    • 제14권10호
    • /
    • pp.2305-2309
    • /
    • 2010
  • 본 연구에서는 상단게이트와 하단게이트를 갖는 더블게이트 MOSFET에서 채널길이와 채널두께의 비에 따른 문턱전압의 변화에 대하여 분석하였다. 더블게이트 MOSFET는 두개의 게이트를 가지고 있기 때문에 전류제어 능력이 기존 MOSFET의 두배에 가깝고 나노소자에서 단채널효과를 감소시킬 수 있다는 장점이 있다. MOSFET에서 채널길이와 채널두께는 소자의 크기를 결정하며 단채널효과에 커다란 영향을 미치고 있다. 채널길이가 짧아지면 서 채널두께와의 비에 따라 단채널효과 중 문턱전압의 변화가 크게 영향을 받고 있다. 그러므로 이 연구에서는 DGMOSFET에서 채널길이와 채널두께의 비를 변화시키면서 문턱전압의 변화와 드레인 유기장벽감소현상을 분석할 것이다.

Short-gate SOI MESFET의 문턱 전압 표현 식 도출을 위한 해석적 모델 (An Analytical Model for Deriving The Threshold Voltage Expression of A Short-gate Length SOI MESFET)

  • 갈진하;서정하
    • 대한전자공학회논문지SD
    • /
    • 제45권7호
    • /
    • pp.9-16
    • /
    • 2008
  • 본 논문에서는 short-gate SOI MESFET의 문턱전압 도출을 위한 간단한 해석적 모델을 제시하였다. 완전 공핍된 실리콘 채널 영역에서는 2차원 Poisson 방정식을, buried oxide 영역에서는 2차원 Laplace 방정식을 반복법(iteration method)을 이용해 풀어 각 영역 내에서의 전위 분포를 채널에 수직한 방향의 좌표에 대해 5차 다항식으로 표현하였으며 채널 바닥 전위를 구하였다. 채널 바닥 전위의 최소치가 0이 되는 게이트 전압을 문턱 전압으로 제안하여 closed-form의 문턱 전압 식을 도출하였다. 도출된 문턱 전압 표현 식을 모의 실험한 결과, 소자의 구조 parameter와 가해진 bias 전압에 대한 정확한 의존성을 확인할 수 있었다.

SOI형 대칭 DG MOSFET의 문턱전압 도출에 대한 간편한 해석적 모델 (A simple analytical model for deriving the threshold voltage of a SOI type symmetric DG-MOSFET)

  • 이정호;서정하
    • 대한전자공학회논문지SD
    • /
    • 제44권7호통권361호
    • /
    • pp.16-23
    • /
    • 2007
  • 본 논문에서는 완전 공핍된 SOI형 대칭 이중게이트 MOSFET의 문턱 전압에 대한 간단한 해석적 모델을 제시하고자 실리콘 몸체 내의 전위 분포를 근사적으로 채널에 수직한 방향의 좌표에 대해 4차 다항식으로 가정하였다. 이로써 2차원 포아송 방정식을 풀어 표면 전위의 표현식을 도출하고, 이 결과로부터 드레인 전압 변화에 의한 문턱 전압의 roll-off를 비교적 정확하게 기술할 수 있는 문턱 전압의 표현식을 closed-form의 간단한 표현식으로 도출하였다. 도출된 표현식으로 모의 실험을 수행한 결과 $0.01\;[{\mu}m]$의 실리콘 채널 길이 범위까지 채널 길이에 지수적으로 감소하는 것을 보이는 비교적 정확한 결과를 얻을 수 있음을 확인하였다.

DGMOSFET에서 채널길이와 두께 비에 따른 문턱전압변화분석 (Analysis of Threshold Voltage Roll-off for Ratio of Channel Length and Thickness in DGMOSFET)

  • 정학기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2010년도 춘계학술대회
    • /
    • pp.765-767
    • /
    • 2010
  • 본 연구에서는 상단게이트와 하단게이트를 갖는 더블게이트 MOSFET에서 채널길이와 채널두께의 비에 따른 문턱전압의 변화에 대하여 분석하였다. 더블게이트 MOSFET는 두개의 게이트를 가지고 있기 때문에 전류제어 능력이 기존 MOSFET의 두배에 가깝고 나노소자에서 단채널효과를 감소시킬 수 있다는 장점이 있다. MOSFET에서 채널길이와 채널두께는 소자의 크기를 결정하며 단채널효과에 커다란 영향을 미치고 있다. 채널길이가 짧아지면서 채널두께와의 비에 따라 단채널효과 중 문턱전압의 변화가 크게 영향을 받고 있다. 그러므로 이 연구에서는 DGMOSFET에서 채널길이와 채널두께의 비를 변화시키면서 문턱전압의 변화를 분석할 것이다.

  • PDF

문턱전압과 밀러플래토 전압을 통한 스위치 소자의 손실 분석 (Analysis of Switch Device Losses through Threshold Voltage and Miller Plateau Voltage)

  • 박세희;성호재;현승욱;원충연
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2017년도 추계학술대회
    • /
    • pp.133-134
    • /
    • 2017
  • This paper analyzes switch Device losses and efficiency depending on SiC and Si devices. The switch devices loss is compared to Si and SiC-based elements through Threshold Voltage and Miller Platequ Voltage. And analyzed through comparison of each switching loss by experiment.

  • PDF

Analysis and Remedy of TFT Based Current Mode Logic Circuit Performance Degradation due to Device Parameter Fluctuation

  • Lee, Joon-Chang;Jeong, Ju-Young
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2005년도 International Meeting on Information Displayvol.I
    • /
    • pp.535-538
    • /
    • 2005
  • We report the influence of the threshold voltage and mobility fluctuation in TFT on current mode digital circuit performance. We found that the threshold voltage showed more serious circuit malfunction. We studied new circuit configuration for improvement.

  • PDF