• 제목/요약/키워드: synchronized clock signal

검색결과 27건 처리시간 0.027초

CDMA 통신망의 하드핸드오프 지원을 위한 적응형 파일럿 비콘에 관한 연구 (A Study on Adaptive Pilot Beacon for Hard Handoff at CDMA Communication Network)

  • 정기혁;홍동호;홍완표;나극환
    • 한국통신학회논문지
    • /
    • 제30권10A호
    • /
    • pp.922-929
    • /
    • 2005
  • 본 논문에서는 직접대역 확산 통신 기법을 사용하는 이동통신 시스템에서 하향링크상의 무선신호를 이용하여 오버헤드 채널상의 정보를 취득하고 이 정보를 이용하여 파일롯 채널을 생성함으로써 기지국 간 하드핸드오프를 가능하게 하는 적응형 파일롯 비콘 장치를 제안한다. 본 적응형 파일롯 비콘 장치는 무선 신호 중에서 파일롯 채널 만을 선별하여 생성 및 전송하므로 상대적으로 낮은 전력으로 서비스가 가능하며, CDMA 수신부에서 하향링크상의 파일롯 채널로부터 기지국의 시간동기 및 주파수 동기를 획득하여 장치의 오프셋을 보정하므로 GPS에 의한 시간동기가 필요하지 않으며 기지국 순방향 신호의 수신이 가능한 임의의 장소에 설치가 가능한 장점이 있다. CDMA수신기에서 하향링크 파일롯 신호를 탐색하는 파일롯 서처는 FPGA와 DSP를 이용하며, FPGA에서 구현된 파일롯 서처는 초기동기 획득용으로 사용되곤 DSP에서 구현되는 파일롯 서처는 비콘장치의 클럭과 기지국 장치의 클럭사이에 발생하는 오프셋 오차를 보정하는 역할을 수행한다. 적응형 파일롯 비콘 장치의 CDMA 송신부는 CDMA 수신부에서 취득한 파일롯 채널의 시간정보인 타임오프???V을 이용하여, 기지국에 동기된 하향링크 파일롯 신호를 생성한다. FIR필터를 통하여 출력된 1차 중간주파신호는 RF모듈웨서 상향변환된 후 고출력증폭기와 안테나를 통하여 방사하게 된다.

가공지선 전류 검출 방식의 송전선 사고 및 낙뢰 구간 검출 시스템 개발 (The Development of Fault and Lightning Stroke Section Location System for Overhead Transmission Line)

  • 이창영;김정년;오덕진;하체웅;김동욱
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 하계학술대회 논문집 A
    • /
    • pp.584-586
    • /
    • 2004
  • This paper deals with the development of on-line fault and lightning stroke section locating system for branched overhead transmission line. The section locating algorithm of this system i3 by analyzing the distribution pattern of current flowing through the overhead ground wire. It composes of three parts; current sensors, local remote terminal unit(RTU) and analysis program at surveillance tenter. Double Rogowski coil sensor having integrating amplifier was designed as current sensor. In order for current pattern analysis, the transmitted waves from each sensor wert synchronized by GPS tim c clock in RTU. While, lightning stroke location are judged only by polarity information of lightning currents. This design has a benefit in simplicity of signal processing unit of RTU.

  • PDF

동기식 기억소자를 위한 레지스터를 이용한 병렬 파이프라인 방식 (Register-Based Parallel Pipelined Scheme for Synchronous DRAM)

  • Song, Ho Jun
    • 전자공학회논문지A
    • /
    • 제32A권12호
    • /
    • pp.108-114
    • /
    • 1995
  • Recently, along wtih the advance of high-performance system, synchronous DRAM's (SDRAM's) which provide consecutive data output synchronized with an external clock signal, have been reported. However, in the conventional SDRAM's which utilize a multi-stage serial pipelined scheme, the column path is divided into multi-stages depending on CAS latency N. Thus, as the operating speed and CAS latency increase, new stages must be added, thereby causing a large area penalty due to additinal latches and I/O lines. In the proposed register-based parallel pipelined scheme, (N-1) registers are located between the read data bus line pair and the data output buffer and the coming data are sequentially stored. Since the column data path is not divided and the read data is directly transmitted to the registers, the busrt read operation can easily be achieved at higher frequencies without a large area penalty and degradation of internal timing margin. Simulation results for 0.32um-Tech. 4-Bank 64M SDRAM show good operation at 200MHz and an area increment is less than 0.1% when CAS latency N is increased from 3 to 4.. This pipelined scheme is more advantageous as the operating frequency increases.

  • PDF

FPGA를 이용한 멀티레벨 스위칭 함수 구현 방법 (Method of Multi-level Switching Function based on FPGA)

  • 이화춘;송지석;박성준;이민중
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2008년도 추계종합학술대회 B
    • /
    • pp.195-198
    • /
    • 2008
  • 최근 태양광 발전시스템 등 낮은 전압을 발생하는 전원소스를 이용하여 높은 승압효과를 얻기 위한 멀티레벨 인버터에 대한 관심이 높아지고 있다. 본 논문은 FPGA 기반 멀티레벨 인버터용 스위칭 함수를 구현하고자 한다. FPGA는 프로그램 가능한 로직 디바이스로써 풀 디지털 스위칭함수를 구현하는 효율적이다. 본 논문에서는 FPGA 기반 스위칭 함수를 구현하기 위해서 마이크로프로세서로부터 출력되는 클럭과 동기신호로 독립적으로 구동이 되도록 하였다.

  • PDF

동기 발진기를 이용한 PN 부호 동기에 관한 연구 (On the PN Code Synchronization Using Synchronous Oscillator)

  • 정명덕;박재홍;박재운
    • 한국컴퓨터정보학회논문지
    • /
    • 제3권4호
    • /
    • pp.35-43
    • /
    • 1998
  • 본 논문은 DS/SS의 동기 복조를 위한 동기발진기의 특성에 대하여 연구하였다. 동기발진기는 외부신호가 인가되지 않을 때에는 고유 주파수를 발진하고. 고조파 및 저조파의 외부 신호가 인가되면 동기발진기는 인가 신호를 추적하여 동조한다 따라서 출력은 광대역의 외부 주파수에 동기 하므로서 주파수 분주와 주파수 증배에 이용 할 수 있으며, 디지탈 통신에 있어서 동기 문제점을 해결 할 수 있는 방안을 제시하였으며, 이와 같은 특성을 이용하여 DS/SS 동기 적용을 위한 실험에서 양호한 동기 특성을 얻을 수 있었다. 본 연구논문은 1998년 부산정보대학의 학술 연구조성비로 이루어졌으며, 지원해주신 부산정보대학에 감사드립니다.

  • PDF

재생형 위상 변조에 의한 '8'자 구조 광섬유 솔리톤 레이저의 고차 조화 모드록킹 (Harmonic mode locking of 'Figure-of-Eight' fiber soliton laser using regenerative phase modulation)

  • 윤승철;박희갑
    • 한국광학회지
    • /
    • 제10권2호
    • /
    • pp.146-151
    • /
    • 1999
  • 고반복률의 안정된 솔리톤 펄스열 출력을 얻기 위해 재생형 위상 변조에 의한 고차 조화 모드록킹 방식을‘8’구조 광섬유 레이저에 적용하고 실험하였다. 레이저 펄스 출력의 종모드간 맥놀이 스펙트럼으로부터 모드록킹 기본 주파수의 96차 고조파인 400 MHz 성분을 추출하고. 이를 증폭하여 공진기 내의 위상 변조기를 구동함으로써 변조기의 변조 신호에 따라 등간격으로 정렬된 솔리톤 펄스열 출력을 얻을 수 있었다. 이때 솔리톤 펄스의 반치폭 930 fs, 반치 파장선폭은 3.1 nm 였으며, 펄스폭과 주파수 대역폭의 곱이 0.359로써 변환한계에 가까운 솔리톤 펄스임을 알 수 있었다. 변조 주파수가 레이저의 종모드간 주파수 차이와 언제나 정확히 일치하므로 능동형 모드록킹에서 흔히 요구되는 공진기 길이의 조절없이도 안정적인 고차 조화 모드록킹이 가능하였다.

  • PDF

우주 전파 신호의 고속 디지털 변환 장치 개발과 적용 (Development and Observation Result of High Speed Digital Conversion System of Astronomical Radio Siginal)

  • 강용우;송민규;위석오;제도흥;이성모;김승래
    • 한국전자통신학회논문지
    • /
    • 제12권6호
    • /
    • pp.1009-1018
    • /
    • 2017
  • 우리는 한국우주전파관측망(: Korea VLBI Network: KVN)에 적용 가능한 새로운 디지털 샘플러를 개발하였다. 이 샘플러는 1024MHz 샘플링으로 2bits/sample의 성능을 가지고 있다. 입력 기준 주파수 Clock은 1PPS(: Pulse per second)와 10MHz를 사용하며, 1PPS 신호에 동기되어 UTC(: Universal Time Coordinated) 시각정보가 출력된다. 샘플링된 데이터 출력은 시각정보를 포함한 VSI(: VLBI Standard Interface)규격을 채택하고 있다. 개발된 샘플러의 성능을 검증하기 위하여, KVN 울산전파천문대에 설치하여 우주 전파 관측 시험을 수행하였다. 관측시험 결과, 안정적인 성능을 보여 주었다. 본 논문에서는 새로 개발된 샘플러와 관측 시험 결과를 발표하고자 한다.