Kim, Jong-Yun;Harada, Hedehoro;Lyu, Sung-Kak;Oh, Jin-Suck;Kim, Yoon-Sik;Noh, Chang-Joo
Proceedings of the KIEE Conference
/
1998.07f
/
pp.1899-1901
/
1998
A five-level VSI(Voltage Source Inverter) is introduced as a SVC(Static Var Compensator) like a large scale power source. The problems in using SVC are that the power device can easily be destroyed by voltage unbalance and accurate reactive power control is difficult because of voltage variation. A asymmetrical PAM(Pulse Amplitude Modulation) switching pattern is proposed to solve this problem and analyze both fundamental component and harmonic current in the system. Through experimental results of 3.5 kVA experimental test system. It is confirmed that DC capacitor voltage can be controlled by asymmetrical PAM switching pattern control.
Journal of the Korea Institute of Information and Communication Engineering
/
v.3
no.1
/
pp.223-228
/
1999
A five-level VSI(Voltage Source Inverter) is introduced as a SVC(Static Vu Compensator) like a large scale power source. The problems in using SVC are that the power device can easily be destroyed by voltage unbalance and accurate reactive power control is difficult because of voltage variation. A asymmetrical PAM(Pulse Amplitude Modulation) switching pattern is proposed to solve this problem and analyze both fundamental component and harmonic current in the system. Through experimental results of 3.5 kVA experimental test system, It is confirmed that DC capacitor voltage can be controlled by asymmetrical PAM switching pattern control.
The Transactions of the Korean Institute of Electrical Engineers
/
v.36
no.12
/
pp.874-887
/
1987
The efficiency of a synchronous motor can be substantially improved by controlling armature voltage, field excitation, and load angle on optimum values which yield minimum input power at any specified torque and speed. This improvement is particularly noticeable in the case of light loads. In addition, the control of armature input voltage improves the power factor at which the motor operates. Employed in the analysis is a new equivalent circuit model of the motor which incorporates the frequency dependent nature of the motor parameters and the effects of iron loss. The stability of synchronous motor operation is studied by applying the Nyquist stability criterion to the linearized equations which describe the behavior of the motor as the motor loads perturb about a steady-state operating point. This investigation reveals that, in some cases, the stable region of the motor is delineated from the results of a computer simulation. With a view to reducing harmonic loss and improving torque pulsation from harmonic components, a very poweful pulse amplitude modulation (PAM) method using an 16-bit microcomputer has been developed. This method has the advantages of simplicity of control algorithms and requires small memory space for storing thyristor trigger angles for a three-phase PAM inverter. The method can be used for smooth control of both modulation depth and frequency over a wide range.
In non-orthogonal multiple access (NOMA), the degraded performance of the weaker channel gain user is a problem. In this paper, we propose the asymmetric binary pulse amplitude modulation (2PAM), to improve the bit-error rate (BER) performance of the weaker channel user in NOMA with the tolerable BER loss of the stronger channel user. First, we design the asymmetric 2PAM, calculate the total allocated power, and derive the closed-form expression for the BER of the proposed scheme. Then it is shown that the BER of the weaker channel user improves, with the small BER loss of the stronger channel user. The superiority of the proposed scheme is also validated by demonstating that the signal-to-noise ratio (SNR) gain of the weaker channel user is about 10 dB, with the SNR loss of 3 dB of the stronger channel user. In result, the asymmetric 2PAM could be considered in NOMA of 5G systems. As a direction of the future research, it would be meaningful to analyze the achievable data rate for the propsed scheme.
Journal of the Institute of Electronics Engineers of Korea SD
/
v.46
no.8
/
pp.71-78
/
2009
An 8${\times}$8-Gb/s/channel 4-PAM transceiver was designed for high speed memory applications by using 70nm DRAM process with 1.35V supply. An asymmetric 4-PAM signaling scheme is proposed to increase the voltage and time margin of upper and lower eyes in 3-class eye opening. A mathematical basis shows that this scheme statistically reduces 33% of reference noise effect in a receiver. Also, an adaptive pre-emphasis scheme, which utilizes a lone-bit pulse with integrator at the receiver, is introduced to reduce ISI for a simple DRAM channel. In this scheme, an integrating clock timing calibration by using a pre-determined pattern is proposed for the optimum ISI measurement.
본 논문은 LED Driver 휘도(Luminance) 제어 방식인 펄스폭 변조(PWM), 진폭변조 방식(PAM)을 조합한 스마트디밍 알고리즘에 대해 제안한다. 제안된 방식은 LED 구동 순방향 전류($I_f$)양에 따라 순방향 전압($V_f$)이 비례적으로 변화되는 특성을 이용한 것으로, LED Backlight 적용 LCM의 소비전력을 저감할 수 있다. 본 논문에서는 스마트 디밍 (CPWAM=Conditional Pulse Width Amplitude Modulation) 알고리즘에 대해 소개하고 실험을 통해 제안된 알고리즘의 타당성을 검증한다.
This Paper presents a solution to control the Brushless DC Motor(BLDCM) in Hard Disk Drive(HDD) using the Linear Quadratic Regulator(LQR). Generally, The speed of BLDCM in HDD is controlled by the lead angle control or the input voltage control using PAM(Pulse Amplitude Modulation) etc. These control methods have speed overshoot in speed control and need the long time until BLDCM reaches at the steady state. In order to improve the performance, this paper present the PI speed controller using the LQR based on vector control and the rotor position detection methods at the space vector PWM inverter. The proposed methods are proved by the simulation and experimental results.
DSP를 이용한 Brushless DC (BLDC) 모터의 초고속 센서리스 제어 기법 및 그 결과가 제시된다. 초고속 BLDC 모터의 센서리스 제어를 위해서 주 제어기로 DSP TMS320C240이 사용되며 제어 기법으로는 Pulse Amplitude Modulation(PAM) 기법이 사용된다. RAM 제어 기법을 사용함으로서 인버터는 six-step 방식으로 구동되며 속도 제어는 인버터 DC 링크 앞 단 쵸퍼의 전압 제어에 의해 이루어진다. 회전자 위치는 역기전력 센싱 방식에 의해 추정되며 TMS320C240의 Event Manager Module에 입력되어 Commutation 위치 및 속도가 계산된다. 계산된 속도는 디지털 PI 제어 알고리즘에 의해 처리되며 제어기의 출력은 쵸퍼의 duty 비를 변화시킨다. 개발된 DSP 제어 보드 및 제어 알고리즘의 성능을 시험하기 위해 실험이 수행되었으며 전체 제어 알고리즘은 DSP TMS320C240의 어셈블리 프로그램에 의해 구현된다. 결과로 최고 속도 50000 [rpm]에서 이상적인 응답 특성을 얻을 수 있었다.
In this paper, a digital signal processing circuit for Position Sensitive Detectors(PSDs) is introduced to substitute the conventional analog signal processing circuit and to compensate disadvantages of the PSD. In general, the analog circuits have the problems such as noise accumulation, sensitivity for environmental changes, and high cost for manufacturing. Moreover, the intrinsic nonlinearity problem of the PSD makes it hard to measure the position accurately because it is difficult to be overcome the problem by using the conventional analog circuits, which can be solved by using the digital signal processing circuit. The circuit is implemented by using a Field Programmable Gate Array (FPGA). The Pulse Amplitude Modulation(PAM) method is used for reducing the environmental noise effect, and a linear interpolation logic is used to compensate the ...
This Paper presents a solution to control the Brushless DC Motor(BLDCM) in Digital Lightening Processor(DLP) using the Linear Quadratic Regulator(LQR). Generally, The speed of BLDCM in DLP is controlled by the lead angle control or the input voltage control using PAM(Pulse Amplitude Modulation) etc. These control methods have speed overshoot in speed control and need the long time until BLDCM reaches at the steady state. In order to improve the performance, this paper present the PI speed controller using the LQR based on vector control and the rotor position detection methods at the space vector PWM inverter. The proposed methods are proved by the experimental results
본 웹사이트에 게시된 이메일 주소가 전자우편 수집 프로그램이나
그 밖의 기술적 장치를 이용하여 무단으로 수집되는 것을 거부하며,
이를 위반시 정보통신망법에 의해 형사 처벌됨을 유념하시기 바랍니다.
[게시일 2004년 10월 1일]
이용약관
제 1 장 총칙
제 1 조 (목적)
이 이용약관은 KoreaScience 홈페이지(이하 “당 사이트”)에서 제공하는 인터넷 서비스(이하 '서비스')의 가입조건 및 이용에 관한 제반 사항과 기타 필요한 사항을 구체적으로 규정함을 목적으로 합니다.
제 2 조 (용어의 정의)
① "이용자"라 함은 당 사이트에 접속하여 이 약관에 따라 당 사이트가 제공하는 서비스를 받는 회원 및 비회원을
말합니다.
② "회원"이라 함은 서비스를 이용하기 위하여 당 사이트에 개인정보를 제공하여 아이디(ID)와 비밀번호를 부여
받은 자를 말합니다.
③ "회원 아이디(ID)"라 함은 회원의 식별 및 서비스 이용을 위하여 자신이 선정한 문자 및 숫자의 조합을
말합니다.
④ "비밀번호(패스워드)"라 함은 회원이 자신의 비밀보호를 위하여 선정한 문자 및 숫자의 조합을 말합니다.
제 3 조 (이용약관의 효력 및 변경)
① 이 약관은 당 사이트에 게시하거나 기타의 방법으로 회원에게 공지함으로써 효력이 발생합니다.
② 당 사이트는 이 약관을 개정할 경우에 적용일자 및 개정사유를 명시하여 현행 약관과 함께 당 사이트의
초기화면에 그 적용일자 7일 이전부터 적용일자 전일까지 공지합니다. 다만, 회원에게 불리하게 약관내용을
변경하는 경우에는 최소한 30일 이상의 사전 유예기간을 두고 공지합니다. 이 경우 당 사이트는 개정 전
내용과 개정 후 내용을 명확하게 비교하여 이용자가 알기 쉽도록 표시합니다.
제 4 조(약관 외 준칙)
① 이 약관은 당 사이트가 제공하는 서비스에 관한 이용안내와 함께 적용됩니다.
② 이 약관에 명시되지 아니한 사항은 관계법령의 규정이 적용됩니다.
제 2 장 이용계약의 체결
제 5 조 (이용계약의 성립 등)
① 이용계약은 이용고객이 당 사이트가 정한 약관에 「동의합니다」를 선택하고, 당 사이트가 정한
온라인신청양식을 작성하여 서비스 이용을 신청한 후, 당 사이트가 이를 승낙함으로써 성립합니다.
② 제1항의 승낙은 당 사이트가 제공하는 과학기술정보검색, 맞춤정보, 서지정보 등 다른 서비스의 이용승낙을
포함합니다.
제 6 조 (회원가입)
서비스를 이용하고자 하는 고객은 당 사이트에서 정한 회원가입양식에 개인정보를 기재하여 가입을 하여야 합니다.
제 7 조 (개인정보의 보호 및 사용)
당 사이트는 관계법령이 정하는 바에 따라 회원 등록정보를 포함한 회원의 개인정보를 보호하기 위해 노력합니다. 회원 개인정보의 보호 및 사용에 대해서는 관련법령 및 당 사이트의 개인정보 보호정책이 적용됩니다.
제 8 조 (이용 신청의 승낙과 제한)
① 당 사이트는 제6조의 규정에 의한 이용신청고객에 대하여 서비스 이용을 승낙합니다.
② 당 사이트는 아래사항에 해당하는 경우에 대해서 승낙하지 아니 합니다.
- 이용계약 신청서의 내용을 허위로 기재한 경우
- 기타 규정한 제반사항을 위반하며 신청하는 경우
제 9 조 (회원 ID 부여 및 변경 등)
① 당 사이트는 이용고객에 대하여 약관에 정하는 바에 따라 자신이 선정한 회원 ID를 부여합니다.
② 회원 ID는 원칙적으로 변경이 불가하며 부득이한 사유로 인하여 변경 하고자 하는 경우에는 해당 ID를
해지하고 재가입해야 합니다.
③ 기타 회원 개인정보 관리 및 변경 등에 관한 사항은 서비스별 안내에 정하는 바에 의합니다.
제 3 장 계약 당사자의 의무
제 10 조 (KISTI의 의무)
① 당 사이트는 이용고객이 희망한 서비스 제공 개시일에 특별한 사정이 없는 한 서비스를 이용할 수 있도록
하여야 합니다.
② 당 사이트는 개인정보 보호를 위해 보안시스템을 구축하며 개인정보 보호정책을 공시하고 준수합니다.
③ 당 사이트는 회원으로부터 제기되는 의견이나 불만이 정당하다고 객관적으로 인정될 경우에는 적절한 절차를
거쳐 즉시 처리하여야 합니다. 다만, 즉시 처리가 곤란한 경우는 회원에게 그 사유와 처리일정을 통보하여야
합니다.
제 11 조 (회원의 의무)
① 이용자는 회원가입 신청 또는 회원정보 변경 시 실명으로 모든 사항을 사실에 근거하여 작성하여야 하며,
허위 또는 타인의 정보를 등록할 경우 일체의 권리를 주장할 수 없습니다.
② 당 사이트가 관계법령 및 개인정보 보호정책에 의거하여 그 책임을 지는 경우를 제외하고 회원에게 부여된
ID의 비밀번호 관리소홀, 부정사용에 의하여 발생하는 모든 결과에 대한 책임은 회원에게 있습니다.
③ 회원은 당 사이트 및 제 3자의 지적 재산권을 침해해서는 안 됩니다.
제 4 장 서비스의 이용
제 12 조 (서비스 이용 시간)
① 서비스 이용은 당 사이트의 업무상 또는 기술상 특별한 지장이 없는 한 연중무휴, 1일 24시간 운영을
원칙으로 합니다. 단, 당 사이트는 시스템 정기점검, 증설 및 교체를 위해 당 사이트가 정한 날이나 시간에
서비스를 일시 중단할 수 있으며, 예정되어 있는 작업으로 인한 서비스 일시중단은 당 사이트 홈페이지를
통해 사전에 공지합니다.
② 당 사이트는 서비스를 특정범위로 분할하여 각 범위별로 이용가능시간을 별도로 지정할 수 있습니다. 다만
이 경우 그 내용을 공지합니다.
제 13 조 (홈페이지 저작권)
① NDSL에서 제공하는 모든 저작물의 저작권은 원저작자에게 있으며, KISTI는 복제/배포/전송권을 확보하고
있습니다.
② NDSL에서 제공하는 콘텐츠를 상업적 및 기타 영리목적으로 복제/배포/전송할 경우 사전에 KISTI의 허락을
받아야 합니다.
③ NDSL에서 제공하는 콘텐츠를 보도, 비평, 교육, 연구 등을 위하여 정당한 범위 안에서 공정한 관행에
합치되게 인용할 수 있습니다.
④ NDSL에서 제공하는 콘텐츠를 무단 복제, 전송, 배포 기타 저작권법에 위반되는 방법으로 이용할 경우
저작권법 제136조에 따라 5년 이하의 징역 또는 5천만 원 이하의 벌금에 처해질 수 있습니다.
제 14 조 (유료서비스)
① 당 사이트 및 협력기관이 정한 유료서비스(원문복사 등)는 별도로 정해진 바에 따르며, 변경사항은 시행 전에
당 사이트 홈페이지를 통하여 회원에게 공지합니다.
② 유료서비스를 이용하려는 회원은 정해진 요금체계에 따라 요금을 납부해야 합니다.
제 5 장 계약 해지 및 이용 제한
제 15 조 (계약 해지)
회원이 이용계약을 해지하고자 하는 때에는 [가입해지] 메뉴를 이용해 직접 해지해야 합니다.
제 16 조 (서비스 이용제한)
① 당 사이트는 회원이 서비스 이용내용에 있어서 본 약관 제 11조 내용을 위반하거나, 다음 각 호에 해당하는
경우 서비스 이용을 제한할 수 있습니다.
- 2년 이상 서비스를 이용한 적이 없는 경우
- 기타 정상적인 서비스 운영에 방해가 될 경우
② 상기 이용제한 규정에 따라 서비스를 이용하는 회원에게 서비스 이용에 대하여 별도 공지 없이 서비스 이용의
일시정지, 이용계약 해지 할 수 있습니다.
제 17 조 (전자우편주소 수집 금지)
회원은 전자우편주소 추출기 등을 이용하여 전자우편주소를 수집 또는 제3자에게 제공할 수 없습니다.
제 6 장 손해배상 및 기타사항
제 18 조 (손해배상)
당 사이트는 무료로 제공되는 서비스와 관련하여 회원에게 어떠한 손해가 발생하더라도 당 사이트가 고의 또는 과실로 인한 손해발생을 제외하고는 이에 대하여 책임을 부담하지 아니합니다.
제 19 조 (관할 법원)
서비스 이용으로 발생한 분쟁에 대해 소송이 제기되는 경우 민사 소송법상의 관할 법원에 제기합니다.
[부 칙]
1. (시행일) 이 약관은 2016년 9월 5일부터 적용되며, 종전 약관은 본 약관으로 대체되며, 개정된 약관의 적용일 이전 가입자도 개정된 약관의 적용을 받습니다.