• 제목/요약/키워드: outphasing

검색결과 4건 처리시간 0.015초

Composite Right/Left-Handed Transmission Lines 결합기를 이용하여 선형성과 효율을 향상한 outphasing E급 전력 증폭기 (Linearity and Efficiency Improved outphasing Class-E Power Amplifier Using Composite Right/Left-Handed Transmission Lines Combiner)

  • 은상기;조춘식;이재욱;김재흥
    • 한국전자파학회논문지
    • /
    • 제19권12호
    • /
    • pp.1313-1321
    • /
    • 2008
  • Composite right/left-handed transmission lines(CRLH-TL) 결합기를 이용한 outphasing E급 전력 증폭기를 2.4 GHz 대역에서 동작하도록 설계하였다. CRLH 전송 선로가 포함된 전력 결합기는 2차와 3차 고조파를 억제하여 선형성을 향상시켰다. 또한, 기존의 outphasing 전력 증폭기가 갖고 있던 출력 손실 문제를 해결하여 PAE 측면에서도 이점을 얻었다. 본 연구에서는 14 dBm의 전력이 인가되었을 때 31.8 dBm의 최대 출력 전압을 측정하였으며, 이 때 PAE는 약 50 %로 확인되었다. 선형성 향상을 확인하기 위한 IMD3 측정에서는 일반적인 기존의 ${\lambda}/4$ 전송 선로를 사용하는 outphasing 전력증폭기를 사용하였을 때보다 약 5 dB 정도의 향상을 확인할 수 있었다.

자동증폭기를 이용한 위상분상기(Phase Splitter) 설계 (Design of a Phase Splitter(2.4[GHz]) using Differential Amplifier)

  • 노희정;서춘원
    • 조명전기설비학회논문지
    • /
    • 제22권6호
    • /
    • pp.14-17
    • /
    • 2008
  • 이 논문에서는 Chireix Outphasing power amplifier를 설계하는데 필수적인 위상분상기(phase splitter)를 설계하고자 한다. 분상기는 $0[^{\circ}]$도 위상의 신호를 $+90[^{\circ}]$$-90[^{\circ}]$ 위상을 갖는 신호로 분리한다. Chireix Outphasing Power amplifier는 분상기에서 분리된 $+90[^{\circ}]$$-90[^{\circ}]$ 위상을 갖는 신호를 각각 증폭한 후 다시 합하여 선형화 된 최종 출력을 얻는다. 분상기는 Chireix Outphasing power amplifier를 설계할 때 가장 핵심적인 장치이다. 이 분상기는 입력된 신호의 위상을 정확하게 $90[^{\circ}]$ 위상차이를 갖도록 설계하기가 매우 어렵다. 따라서 이 논문에서 위상분상기(phase splitter)는 두 개의 위상을 $180[^{\circ}]((90[^{\circ}]+{\alpha}),\;-(90[^{\circ}])+{\alpha}))$의 차이를 갖도록 시뮬레이션 툴을 이용하여 구현하고자 한다.

A CMOS Outphasing Transmitter Using Two Wideband Phase Modulators

  • Lee, Sung-Ho;Kim, Ki-Hyun;Song, Jae-Hoon;Lee, Kang-Yoon;Nam, Sang-Wook
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제11권4호
    • /
    • pp.247-255
    • /
    • 2011
  • This paper describes a CMOS outphasing transmitter using two wideband phase modulators. The proposed architecture can simplify the overall outphasing transmitter architecture using two-point phase modulation in phase-locked loop, which eliminates the necessity digital-to-analog converters, filters, and mixers. This architecture is verified with a WCDMA signal at 1.65 GHz. The prototype is fabricated in standard 130 nm CMOS technology. The measurement results satisfied the spectrum mask and 4.9% EVM performance.

LINC 전력 증폭기의 경로 오차 영향 분석 및 보상에 관한 연구 (Analysis and Compensation of RF Path Imbalance in LINC System)

  • 임종균;강원실;구현철
    • 한국전자파학회논문지
    • /
    • 제21권8호
    • /
    • pp.857-864
    • /
    • 2010
  • 본 논문에서는 LINC(LInear amplification with Nonlinear Component) 시스템의 두 경로 간의 이득 및 위상 오차의 발생에 의한 신호 왜곡을 분석하고, 이를 기반으로 생성한 LUT(Look Up Table)를 활용하여 효율적으로 경로 오차를 제거하는 기법을 제안한다. LINC 시스템은 Outphasing 기법을 활용하기 때문에 경로 오차에 의한 EVM (Error Vector Magnitude) 및 ACPR(Adjacent Channel Power Ratio)의 성능 저하가 커진다. 이득 오차, 위상 오차를 두 개의 변수로 하여 EVM과 ACPR을 구하는 방법을 도출하였다. 도출한 방법을 기반으로 EVM, ACPR에 관한 2차원 LUT를 생성하고, 파일럿 신호 없이 효율적으로 경로 오차를 도출하는 기법을 제안하였다. DSP(Digital Signal Processing) 기반의 경로 보상기를 포함한 LINC 시스템을 구축하고 성능을 검증하였다. 대역폭 1.5 MHz, 4.7 dB의 PAPR(Peak to Average Power Ratio)을 갖는 16QAM 신호에 대하여 보상 전에 경로 간 95 %의 이득 비율과 $19.33^{\circ}$의 위상 지연을 가지고 있는 LINC 시스템에 대하여 제안된 기법을 적용한 경우, 경로 간 이득 비율은 99 % 이상, 위상 지연 값은 $0.5^{\circ}$ 이하로 보정되었으며, ACPR은 18.1 dB 향상됨을 확인하였다.