• 제목/요약/키워드: offset 전압

검색결과 289건 처리시간 0.027초

바이폴라 공정을 이용한 압력센서용 출력전압 보상회로의 설계 (A Design of Output Voltage Compensation Circuits for Bipolar Integrated Pressure Sensor)

  • 이보나;김건년;박효덕
    • 센서학회지
    • /
    • 제7권5호
    • /
    • pp.300-305
    • /
    • 1998
  • 본 논문에서는 옵셋전압 및 full scale 출력전압, 옵셋전압 및 full scale 출력전압의 온도특성이 보상된 집적화 된 실리콘 압력센서를 설계하였다. 신호처리회로는 옵셋전압 및 full scale 출력전압을 원하는 값으로 조정할 수 있고 옵셋전압의 온도 드리프트를 최소화할 수 있으며 출력전압이 양의 온도계수를 갖도록 하여 압저항계수의 온도계수와 상쇄되도록 설계하였다. 설계한 신호처리회로는 바이폴라 공정 파라미터를 이용하여 SPICE로 시뮬레이션하였다. 옵셋전압 및 full scale 출력전압의 조정을 위하여 온도계수가 서로 다른 이온주입저항을 이용하였다. 시뮬레이션결과 옵셋전압 및 옵셋전압의 온도계수 조정저항을 이용하여 옵셋전압을 0.133V로 조정하였고 온도 드리프트는 $42\;ppm/^{\circ}C$로 감소시킬 수 있었다. full scale 출력전압 조정저항을 이용하여 full scale 출력전압값을 4.65V로 조정하였고 온도보상을 통해 출력전압의 온도계수를 $40\;ppm/^{\circ}C$로 감소시킬 수 있었다.

  • PDF

PWM 방식을 이용한 옵셋 전압 주입에 따른 MMC 시스템 내부 에너지 맥동 분석 (Analysis of Internal Energy Pulsation in MMC System According to Offset Voltage Injection with PWM Methods)

  • 김재명;정재정
    • 전기전자학회논문지
    • /
    • 제23권4호
    • /
    • pp.1140-1149
    • /
    • 2019
  • 전압형 컨버터의 다양한 전압 합성 방법을 구현하기 위해서, 옵셋 전압을 주입하는 방법이 널리 사용되고 있다. 즉, 전압 변조 방식(pulse width modulation; PWM)들은 교류 측 전압 지령에 적절한 옵셋 전압을 주입하는 것과 수학적으로 동일하다. 이러한 옵셋 전압을 이용한 AC 단 출력 전압 합성 방법에 따라 DC 단 전압의 전압 이용률이 달라지며, 이는 모듈형 다단 컨버터(modular multilevel converter; MMC) 시스템에서도 동일하다. 따라서, DC 단의 용량이 정해져 있는 고압 직류(high voltage DC; HVDC) 송전 시스템의 경우에도 AC 단에 옵셋 전압을 이용함에 따라 AC 단으로 공급 가능한 최대 무효 전력의 크기를 변화시킬 수 있다. 본 논문에서는 대표적인 전압 변조 방식을 적용한 옵셋 전압 주입 시 합성된 AC 측 출력 전압에 따라 MMC 시스템의 레그 에너지 맥동을 수학적으로 분석하였다. 또한, 이를 실제 스케일의 400MVA급 MMC 시스템 시뮬레이션을 통해 수학적 분석의 경향성을 검증하였다.

Dual 커패시터를 이용한 Opamp 옵셋 저감 회로에 관한 연구 (A Study on the Offset cancellation circuit using by using dual capacitor)

  • 김한슬;강병준;이민우;손상희;정원섭
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 추계학술대회
    • /
    • pp.848-851
    • /
    • 2012
  • 본 논문에서는 듀얼 커패시터를 이용하여 Opamp에서 발생하는 옵셋 전압을 효과적으로 저감 시키는 회로를 소개한다. 제안하는 회로는 기존 Auto-zeroing 방식의 옵셋 전압 저감회로에서 가지는 단점을 보완하기 위해 커패시터와 mos스위치를 추가하였고, Chopping 방식을 응용하여 고주파수에서 효과적으로 옵셋 전압이 저감되도록 설계하였다. 실험은 TSMC 1.8V, $0.18{\mu}m$ 공정을 이용하여 시뮬레이션 및 레이아웃 설계를 하였고, 실험 조건하에 1Ghz의 주파수에서 5mV 이하의 옵셋 전압이 발생되었다. 이를 통해 기존의 Auto-zeroing 옵셋 저감 방식과 비교하여 옵셋 전압이 효과적으로 저감된 것을 확인하였다.

  • PDF

바이폴라 트랜스레지스턴스 증폭기 설계 (A Design of Bipolar Transresistance Amplifiers)

  • 차형우;임동빈;송창훈
    • 대한전자공학회논문지SD
    • /
    • 제38권11호
    • /
    • pp.828-835
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 새로운 바이폴라 트랜스레지스턴스 증폭기(TRA)와 이것의 오프셋 보상된 TRA를 제안하였다. 두 TRA는 전류 입력을 위한 두 개의 전류 폴로워, 전류차를 얻기 위한 전류 가산기, 전류를 전압으로 변환시키기 위한 저항, 그리고 전압 출력을 위한 전압 폴로워로 구성되었다. 오프셋 보상된 TRA는 TRA의 오프셋 전압을 감소시키기 위한 다이오드 결선된 npn과 pnp 트랜지스터를 채용하였다. 시뮬레이션 결과, TRA근 입-출력 단자에서 0.5 Ω의 임피던스와 40 mV의 오프셋 전압을 갖고 있다는 것이 확인되었다. 오프셋 보상된 TRA는 1.1 mV의 오프셋 전압과 0.25 Ω의 임피던스를 갖고 있다. 두 개의 TRA를 단위-이득의 트랜스레지스턴스를 갖는 전류-전압 변환기로 이용할 때 3-dB 차단 주파수는 40 MHz이다. 제안한 두 TRA의 전력 소비는 11.25 mW이다.

  • PDF

전압 이득 향상을 위한 고전압 CMOS Rail-to-Rail 입/출력 OP-AMP 설계 (A High Voltage CMOS Rail-to-Rail Input/Output Operational Amplifier with Gain enhancement)

  • 안창호;이승권;전영현;공배선
    • 대한전자공학회논문지SD
    • /
    • 제44권10호
    • /
    • pp.61-66
    • /
    • 2007
  • 본 논문에서는LCD (Liquid Crystal Display) source driver IC에서 사용되는 고전압 op-amp의 출력 편차를 개선하기 위하여 전압 이득을 향상한 CMOS rail-to-rail 입/출력 op-amp를 제안하였다. 제안된 op-amp는 15 V 이상의 고전압 MOSFET의 과도한 channel length modulation에 의한 전압 이득의 감소로 offset 전압이 커지는 문제를 해결하기 위하여 cascode 구조를 갖는 floating current source 및 class-AB control단을 채용하고 있다. 제안된 op-amp는 HSPICE 시뮬레이션을 통하여 전압 이득이 기존 대비 30 dB 향상됨을 확인하였으며, onset 전압은 기존 6.84 mV에서 $400\;{\mu}V$ 이하로 개선됨을 확인하였다. 또한, 제안된 op-amp가 적용된 LCD source driver IC의 실측 결과 출력 편차는 기존 대비 2 mV 향상됨을 확인하였다.

오프셋 전압을 이용한 계통 연계형 3상 3레벨 T-type 태양광 PCS의 중성점 전압 불평형 보상 (Compensation of Unbalanced Neutral Voltage for Grid-Connected 3-Phase 3-Level T-type Photovoltaic PCS Using Offset Voltage)

  • 박관남;최익;최주엽;이영권
    • 한국태양에너지학회 논문집
    • /
    • 제37권6호
    • /
    • pp.1-12
    • /
    • 2017
  • The DC link of Grid-Connected 3-Phase 3-Level T-type Photovoltaic PCS (PV-PCS) consists of two series connected capacitors for using their neutral voltage. The mismatch between two capacitor characteristics and transient states happened in load change cause the imbalance of neutral voltage. As a result, PV-PCS performance is degraded and the system becomes unstable. In this paper, a mathematical model for analyzing the imbalance of neutral voltage is derived and a compensation method using offset voltage is proposed, where offset voltage adjusts the applying time of P-type and N-type small vectors. The validity of the proposed methods is verified by simulation and experiment.

오프셋 전압을 이용한 CMOS 연산증폭기의 테스팅 (Testing of CMOS Operational Amplifier Using Offset Voltage)

  • 송근호;김강철;한석붕
    • 대한전자공학회논문지SD
    • /
    • 제38권1호
    • /
    • pp.44-54
    • /
    • 2001
  • 본 논문에서는 아날로그 회로에 존재하는 강고장(hard fault)과 약고장(soft fault)을 검출하기 위한 새로운 테스트 방식을 제안한다. 제안한 테스트 방식은 연산 증폭기의 특성중 하나인 오프셋 전압(offset voltage)을 이용한다. 테스트 시, 테스트 대상 회로(CUT: Circuit Under Test)는 귀환 루프를 가지는 단일 이득 연산 증폭기로 변환된다. 연산 증폭기의 입력이 접지되었을 때, 정상 회로는 작은 오프셋 전압을 가지지만 고장이 존재하는 회로는 큰 오프셋 전압을 가진다. 따라서 오프셋 전압의 허용 오차를 벗어나는 연산증폭기 내에 존재하는 고장들을 검출할 수 있다. 제안한 테스트 방식은 테스트 패턴 없이 단지 입력을 접지시키면 되므로 테스트 패턴을 생성하는 문제를 제거시킬 수 있어 테스트 시간과 비용이 감소한다. HSPICE 모의 실험을 통하여 본 논문에서 제안하는 방식을 단일 연산증폭기와 듀얼 슬롭(dual slope) A/D 변환기에 적용한 결과 높은 고장 검출율(fault coverage)을 얻었다.

  • PDF

낮은 전류-입력 임퍼던스를 갖는 A급 바이폴라 전류 콘베이어(CCII)와 그것의 오프셋 보상된 CCII 설계 (A Design of Class A Bipolar Current Conveyor(CCII) with Low Current-Input Impedance and Its Offset Compensated CCII)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제38권10호
    • /
    • pp.754-764
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 낮은 전류-입력 임피던스를 갖는 A급 바이폴라 제 2세대 전류 콘베이어(CCII)와 그것의 오프셋 보상된 CCII를 제안하였다. 제안한 CCII는 전류 입력을 위한 정류된 전류-셀, 전압 입력을 위한 이미터 폴로워, 그리고 전류 출력을 위한 전류 미러로 구성된다. 이 구성에서, 전류 입력단자의 임피던스를 줄이기 위해 두 입력 단은 전류 미러에 의해 결합되었다. 실험 결과, CCII의 전류 입력단자의 임피던스는 8.4 Ω 이하였고, 전류 입력 단자의 오프셋 전압은 40 mV로 나타났다. 이 오프셋을 줄이기 위하여 오프셋 보상된 CCII는 제안한 CCII의 회로 구성에 다이오드-결선된 npn과 pnp 트랜지스터를 첨가시켰다. 실험 결과, 오프셋 보상된 CCII의 전류 입력 단자의 임피던스는 2.1Ω이하였고, 전압 오프셋은 0.05mV로 나타났다. 제안한 두 CCII을 전압 폴로워로 사용할 때 3-dB 차단 주파수는 30 MHz이었다. 전력 소비는 6 mW이다.

  • PDF

캐리어를 이용한 매트릭스 컨버터의 전압 변조 방법 (Carrier-based Modulation Method for Matrix Converter)

  • 윤영두;설승기
    • 전력전자학회논문지
    • /
    • 제10권6호
    • /
    • pp.543-549
    • /
    • 2005
  • 본 논문에서는 캐리어(Carrier)를 이용한 매트릭스 컨버터(Matrix Converter)의 전압 변조 방법을 제안한다. 출력상전압에 적절한 옵셋(Offset) 전압을 더하고, 캐리어 파형의 기울기를 적절히 제어함으로써 입력 전류를 역율 1의 정현파로 제어하면서 동시에 출력 전압의 합성이 가능하다. 이 방법은 기존의 매트릭스 컨버터 전압 변조 방법인 SVPWM과 동일한 스위칭 패턴을 나타내지만, 그 구현은 훨씬 간단한다. 또한 기존의 전압형 인버터(Voltage Source Inverter, VSI)에서 발전된 2상/3상 변조, 과변조(Over Modulation) 등의 개념을 유사하게 적용할 수 있어 그 활용도가 매우 논다. Matlab/Simulink를 이용한 시뮬레이션 결과와 실험을 통해 제안된 방법의 타당성을 검증하였다.

TFT-LCD 구동용 저소비전력 Offset 보상 데이터 드라이버 설계 (Design of a Low-power TFT-LCD Data Driver with Offset Compensation)

  • 김선영;김성중;성유창;권오경
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 II
    • /
    • pp.915-918
    • /
    • 2003
  • 본 논문에서는 높은 슬루율을 가지고 전압편차 (offset)보상 기능을 가지면서도 전력소모가 적은 고계조 TFT-LCD 데이터 드라이버 구동용 단일이득 연산증폭기(unit gain op-amp)의 바이어스 회로 및 구동 방법을 제안하였다. 제안한 단일이득 연산증폭기는 일반적으로 사용되고 있는 전압편차 보상기능을 가진 단일이득 연산증폭기에 adaptive bias기능을 추가한 것으로써, 기존 구조에 비해 50%이상의 소비 전력 절감 효율을 보였다.

  • PDF