• 제목/요약/키워드: full comparator

검색결과 24건 처리시간 0.027초

고감도 단상력률계의 설계 및 시작 (Design and Implementation of High Sensitivity Single Power Factor Meter.)

  • 박정후
    • 수산해양기술연구
    • /
    • 제15권2호
    • /
    • pp.55-60
    • /
    • 1979
  • 본 실험장치에 관한 이상의 이론과 실험을 통해 다음과 같은 결론을 얻을 수 있다. 1. 연산기로써 전류입력파형을 부경전류의 다소에 관계없이 일정진폭의 단형파로 변화시킴으로써 부경전류 0.01[A] 이상의 역율의 정밀측정이 가능하다. 2. 영구자석가동코일형 직류전류계를 사용하여 출력파형의 평균치들 얻음으로써 역율값을 0-1의 전절원에 걸쳐 평균 눈금으로 직독할 수 있다. 3. Fig. 19에서 알 수 있듯이 진력율이나 지력율에 관계없이 측정가능하며 모두 정의 눈금으로 읽을 수 있다. 4. 출력저항에서 역률 Relay 회로를 쉽게 도입할 수 있어 전기기계의 자동제어, 보호, 경보 등의 회로를 쉽게 적용할 수 있다.

  • PDF

모바일 기기를 위한 ESD 보호 소자 내장형 고효율 DC-DC 컨버터 설계 (The design of high efficiency DC-DC Converter with ESD protection device for Mobile application)

  • 하가산;손정만;신사무엘;원종일;곽재창;구용서
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.565-566
    • /
    • 2008
  • The high efficiency power management IC(PMIC) for Moblie application is proposed in this paper. PMIC is controlled with PWM control method in order to have high power efficiency at high current level. The saw-tooth generator is made to have 1.2 MHz oscillation frequency and full range of output swing from ground to supply voltage(VDD:3.3V). The comparator is designed with two stage OP amplifier. And the error amplifier has 70dB DC gain and $64^{\circ}$ phase margin. DC-DC converter, based on Voltage-mode PWM control circuits, achieved the high efficiency near 95% at 100mA output current. DC-DC converter is designed with LDO in stand-by mode which fewer than 1mA for high efficiency.

  • PDF

아날로그 제약 조건을 고려한 집적회로의 레이아웃 자동화 (Layout Automation of Integrated Circuits Based on Analog Constraints)

  • 조현상;김영수;오정환;윤광섭;한창호
    • 한국정보처리학회논문지
    • /
    • 제4권8호
    • /
    • pp.2120-2132
    • /
    • 1997
  • 아날로그 집적회로 설계 자동화를 위한 레이아웃 자동화 도구를 제안하였다. 구현된 시스템은 완전 주문형 방식을 채택하고 아날로그 레이아웃의 제약 조건을 고려하였다. 기존의 아날로그 레이아웃 자동화 도구들이 가지고 있는 단점을 보완하기 위하여 변수화된 모듈 라이브러리를 개발, 복잡한 아날로그 모듈들의 레이아웃을 지원하여 확장성을 극대화하였다. 또한 배선 과정에는 기존의 디크스트라 알고리즘을 개선한 종적 다중 경로 알고리즘을 적용하였다. 구현된 아날로그 레이아웃 자동화 도구는 비교기, 연산증폭기 그리고 필터등의 시험회로를 대상으로 시험 수행하였다. 기존의 자동화 도구인 OPASYN과 비교하여 웰 합병과 인터디지트형의 모듈로 레이아웃이 수행된 결과를 얻을 수 있었다.

  • PDF

10-비트 200MS/s CMOS 병렬 파이프라인 아날로그/디지털 변환기의 설계 (The Design of 10-bit 200MS/s CMOS Parallel Pipeline A/D Converter)

  • 정강민
    • 정보처리학회논문지A
    • /
    • 제11A권2호
    • /
    • pp.195-202
    • /
    • 2004
  • 본 연구에서 매우 정밀한 샘플링을 필요로 하는 고해상도 비디오 응용면을 위하여 병렬 파이프라인 아날로그 디지털 변환기(ADC)를 설계하였다. 본 ADC의 구조는 4 채널의 10-비트 파이프라인 ADC를 병력 time-interleave로 구성한 구조로서 이 구조에서 채널 당 샘플링 속도의 4배인 200MS/s의 샘플링 속도를 얻을 수 있었다. 변환기에서 핵심이 되는 구성요소는 Sample and Hold 증폭기(SHA), 비교기와 연산증폭기이며 먼저 SHA를 전단에 설치하여 시스템 타이밍 요구를 완화시키고 고속변환과 고속 입력신호의 처리론 가능하게 하였다. ADC 내부 단들의 1-비트 DAC, 비교기 및 2-이득 증폭기는 한 개의 switched 캐패시터 회로로 통합하여 고속동작은 물론 저 전력소비가 가능한 특성을 갖도록 하였다. 본 연구의 연산증폭기는 2단 차동구조에 부저항소자를 사용하여 높은 DC 이득을 갖도록 보강하였다. 본 설계에서 각 단에 D-플립플롭(D-FF)을 사용한 지연회로를 구성하여 변환시 각 비트신호를 정렬시켜 타이밍 오차를 최소화하였다. 된 변환기는 3.3V 공급전압에서 280㎽의 전력소비를 갖고 DNL과 INL은 각각 +0.7/-0.6LSB, +0.9/-0.3LSB이다.