• 제목/요약/키워드: feedback gain

검색결과 806건 처리시간 0.025초

이차 시그모이드 신경망 등화기 (Quadratic Sigmoid Neural Equalizer)

  • 최수용;옹성환;유철우;홍대식
    • 전자공학회논문지S
    • /
    • 제36S권1호
    • /
    • pp.123-132
    • /
    • 1999
  • 본 논문에서는 기존의 신경망 등화기의 비트 오류 확률 관점에서의 성능 향상을 위해 이차 시그모이드 함수를 활성 함수로 이용한 이차 시그모의 신경망 등화기를 제안한다. 비선형 왜곡을 보정하기 위해 사용되어온 기존의 신경망 등화기들은 일반적으로 활성 함수로서 시그모이드 함수를 이용한다. 기존의 시그모이드 함수를 이용한 신경망 등화기의 경우 하나의 뉴론은 한 개의 선형적인 경계 면을 형성한다. 따라서 복잡한 경계 면을 형성하기 위해 많은 수의 뉴론이 필요하게 된다. 하지만 제안하는 신경망을 등화기에서는 한 뉴론이 평행한 두 개의 직선을 가지고 평면 영역을 분할하기 때문에 보다 간단한 구조로 비트 오류 확률 관점에서 우수한 성능을 얻을 수 있다. 제안한 이차 시그모이드 신경망 결정궤한 등화기를 통신 환경 및 디지털 자기기록 시스템에 적용하였을 때, 기존의 결정궤환 등화기와 신경망 결정궤한 등화기에 비해 같은 비트 오류 확률 관점에서 신호 대 잡음비가 1.5dB~8.3dB 정도의 성능향상을 보인다. 특히 심벌간의 간섭이 심하거나, 비선형성이 강한 환경에서 기존의 일반적인 결정궤한 등화기와 신경망 결정궤한 등화기에 비하여 비트 오류 확률 관점에서 두드러진 신호 대 잡음비의 성능 이득을 보인다.

  • PDF

Design and Analysis of Linear Channel-Selection Filter for Direct Conversion Receiver

  • Jin, Sang-Su;Ryu, Seong-Han;Kim, Hui-Jung;Kim, Bum-Man;Lee, Jong-Ryul
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제4권4호
    • /
    • pp.293-299
    • /
    • 2004
  • An active RC 2nd order Butterworth filter suitable for a baseband channel-selection filter of a direct conversion receiver is presented. The linearity of the 2nd order Butterworth filter is analyzed. In order to improve the linearity of the filter, the operational amplifiers should have a high linear gain and low 3rd harmonic, and the filter should be designed to have large feedback factor. This second order Butterworth filter achieves-14dBV in-channel (400kHz, 500kHz) IIP3, +29dBV out-channel (10MHz, 20.2MHz) IIP3 and 15.6 $nV/\sqrt{Hz}$ input-referred noise and dissipates 10.8mW from a 2.7-V supply. The analysis and experimental results are in good agreement

연속 공정용 전동기 구동장치를 위한 통합형 토크 및 속도제어 알고리즘 (Integrated Torque and Speed Control Algorithm for Motor Drive System In Continuous Strip Processing Line)

  • 송승호
    • 전력전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.186-193
    • /
    • 2002
  • 연속 공정 라인을 구성하는 롤러들의 속도뿐만 아니라 토크를 적적히 제어할 수 있는 통합형 제어기를 제안하였다. 여러 대의 롤러들이 동시에 가감속 할 때 발생하는 속도 편차는 소재의 장력을 유발하여 가공중인 제품의 품질에 나쁜 영향을 미치게 된다. 제안된 통합형 제어기를 사용하면 속도 기준값 편차나 속도제어 기 특성차이가 존재하더라도 토크 및 속도 기준값을 잘 추종하도록 제어하는 것이 가능하다 제안된 제어기는 가감속 등의 과도상태에는 속도 기준 값을 추종하는 것을 위주로 하고 정상 운전속도에서는 토크 기준값에 따라 제어함으로서 인접한 롤러간의 부하를 분담하도록 설계되었다 특히 제안된 제어기는 인접한 롤러의 제어 정보를 필요로 하지 않으므로 각각의 롤러 제어기 유닛에 쉽게 구현될 수 있다는 장점이 있다. 연속 공정 라인 모의 실험장치에서 제안된 제어기의 토크 및 속도 제어 특성을 비교 검토하였다.

Effect of R-C Compensation on Switching Regulation of CMOS Low Dropout Regulator

  • Choi, Ikguen;Jeong, Hyeim;Yu, Junho;Kim, Namsoo
    • Transactions on Electrical and Electronic Materials
    • /
    • 제17권3호
    • /
    • pp.172-177
    • /
    • 2016
  • Miller feedback compensation is introduced in a low dropout regulator (LDO) in order to obtain a capacitor-free regulator and improve the fast transient response. The conventional LDO has a limited bandwidth because of the large-size output capacitor and parasitic gate capacitance in the power MOSFET. In order to obtain a stable frequency response without the output capacitor, LDO is designed with resistor-capacitor (R-C) compensation and this is achieved with a connection between the gain-stage and the power MOS. An R-C compensator is suggested to provide a pole and zero to improve the stability. The proposed LDO is designed with the 0.35 μm CMOS process. Simulation testing shows that the phase margin in the Bode plot indicates a stable response, which is over 100o. In the load regulation, the transient time is within 55 μs when the load current changes from 0.1 to 1 mA.

반복 학습 제어를 이용한 NFR 디스크 드라이브의 2단 서보 시스템 (A Dual-Stage Servo System for an NFR Disk Drive using Iterative Learning Control)

  • 문정호;도태용
    • 제어로봇시스템학회논문지
    • /
    • 제9권4호
    • /
    • pp.277-283
    • /
    • 2003
  • Recently, near-field recording (NFR) disk drive schemes have been proposed with a view to increasing recording densities of hard disk drives. Compared with hard disk drives. NFR disk drives have narrower track pitches and are exposed to more severe periodic disturbances resulting from eccentric rotation of the disk. It is difficult to meet servo system design specifications for NFR disk drives with conventional VCM actuators in that the servo system for an NFR disk drive generally requires a feater gain and higher bandwidth. To tackle the problem various dual-stage actuator systems composed of a microactuator mounted on top of a conventional VCM actuator have been proposed. This article deals with the problem of designing a tracking servo system far an NFR disk drive adopting a dual-stage actuator. We summarize design constraints pertaining to the dual-stage servo system and present a new servo scheme using iterative teaming control. We design feedback compensators and an iterative teaming controller for a target plant and verify the validity of the proposed control scheme through a computer simulation.

FTTH용 CMOS Optical Link Receiver의 설계 (Design of CMOS Optical Link Receiver for FTTH)

  • 김규철
    • 대한전자공학회논문지SD
    • /
    • 제41권1호
    • /
    • pp.47-52
    • /
    • 2004
  • 본 논문에서는 FTTH에 적용하기 적합한 넓은 입력 다이나믹 레인지와 낮은 비트 에러율을 갖는 CMOS 광수신기의 설계를 제안한다. 트랜스임피던스 전치증폭기의 PMOS 피드백 저항을 자신의 출력 신호의 크기에 따라 제어하여 100Mbps까지 60dB의 입력 다이나믹 레인지를 얻었다. 듀티 에러를 최소화시키기 위해 전류 거울 형태의 자동 바이어스 조절 회로를 설계하였다. 2-폴리, 3-메탈, 0.6um CMOS 공정 파라미터를 사용하여 회로 시뮬레이션을 수행하였다. 설계된 수신기는 5V의 전원을 사용할 때 100Mbps에서 130mW 이하의 전력 소비를 보였다.

Mapping 기법을 이용한 효율적인 IFFT 설계 (Efficient IFFT Design Using Mapping Method)

  • 장인걸;김용은;정진균
    • 대한전자공학회논문지TC
    • /
    • 제44권11호
    • /
    • pp.11-18
    • /
    • 2007
  • FFT(Fast Fourier Transform) 프로세서는 WiBro, DAB, UWB와 같은 OFDM 시스템의 구현에 있어 중요한 블록 중 하나이다. 현재, FFT 프로세서의 구현에 관한 연구는 계속 이루어지고 있으며 대부분의 연구들은 곱셈기의 수나 면적감소, 메모리 사이즈 감소, 제어회로를 감소시키는 것에 초점을 두어 진행되고 있다. 본 논문에서는 IFFT(Inverse Fast Fourier Transform)에서 요구되는 메모리를 감소시키기 위하여 mapping 방법을 토대로 한 새로운 IFFT 설계방법을 제안한다. WiBro를 위한 1024포인트 IFFT를 설계하기 위해 $Radix-2^4$ SDF(Single-Path Delay Feedback) 구조를 사용하여 시뮬레이션하였으며 제안된 IFFT 설계방법으로 구현했을 시 기존의 방법으로 설계했을 때와 비교하여 메모리가 차지하는 면적에서 60%이상의 감소와 입력비트별로 다양한 SQNR(Signal-to-Quantization-Noise Ratio) 이득을 보였다.

A Study on the Effects of the Introduction of Web-based Purchasing Systems on the Buyer-Supplier Relationship

  • 안병훈;정영조
    • 한국경영과학회:학술대회논문집
    • /
    • 한국경영과학회 2000년도 추계학술대회 및 정기총회
    • /
    • pp.95-98
    • /
    • 2000
  • The rapid expansion of the WWW is well known and has huge potential for enabling companies, large and small, to gain new marketplaces globally at low cost, or to be disintermediated by others doing so. A totally new competitive environment opening up new opportunities is upon us. As a result, the electronic commerce is growing quickly and the importance of electronic marketplace is emphasized. From the view of SCM, applying the business-to-business electronic commerce to the relationship between firms is expected to make major changes. This study focuses on the effects of the introduction of web-based purchasing systems on the buyer-supplier relationship. We conduct a case study on the Korean firms The major findings of this study are summarized as follows. First, in introductory phase, some buying firms fail to design the appropriate mechanism for business relationships. It can weaken the cooperation between buyers and suppliers. Second, for critical or customized parts, it is possible to gather the information about potential suppliers and to make business relations using it. Third, using web-based purchasing systems, capable suppliers can take more opportunities to leverage its competence for business relations. So we can expect the positive feedback.

  • PDF

Integrated Current-Mode DC-DC Buck Converter with Low-Power Control Circuit

  • Jeong, Hye-Im;Lee, Chan-Soo;Kim, Nam-Soo
    • Transactions on Electrical and Electronic Materials
    • /
    • 제14권5호
    • /
    • pp.235-241
    • /
    • 2013
  • A low power CMOS control circuit is applied in an integrated DC-DC buck converter. The integrated converter is composed of a feedback control circuit and power block with 0.35 ${\mu}m$ CMOS process. A current-sensing circuit is integrated with the sense-FET method in the control circuit. In the current-sensing circuit, a current-mirror is used for a voltage follower in order to reduce power consumption with a smaller chip-size. The N-channel MOS acts as a switching device in the current-sensing circuit where the sensing FET is in parallel with the power MOSFET. The amplifier and comparator are designed to obtain a high gain and a fast transient time. The converter offers well-controlled output and accurately sensed inductor current. Simulation work shows that the current-sensing circuit is operated with an accuracy of higher than 90% and the transient time of the error amplifier is controlled within $75{\mu}sec$. The sensing current is in the range of a few hundred ${\mu}A$ at a frequency of 0.6~2 MHz and an input voltage of 3~5 V. The output voltage is obtained as expected with the ripple ratio within 1%.

Data Dissemination in Wireless Sensor Networks with Instantly Decodable Network Coding

  • Gou, Liang;Zhang, Gengxin;Bian, Dongming;Zhang, Wei;Xie, Zhidong
    • Journal of Communications and Networks
    • /
    • 제18권5호
    • /
    • pp.846-856
    • /
    • 2016
  • Wireless sensor networks (WSNs) are widely applied in monitoring and control of environment parameters. It is sometimes necessary to disseminate data through wireless links after they are deployed in order to adjust configuration parameters of sensors or distribute management commands and queries to sensors. Several approaches have been proposed recently for data dissemination in WSNs. However, none of these approaches achieves both high efficiency and low complexity simultaneously. To address this problem, cluster-tree based network architecture, which divides a WSN into hierarchies and clusters is proposed. Upon this architecture, data is delivered from base station to all sensors in clusters hierarchy by hierarchy. In each cluster, father broadcasts data to all his children with instantly decodable network coding (IDNC), and a novel scheme targeting to maximize total transmission gain (MTTG) is proposed. This scheme employs a new packet scheduling algorithm to select IDNC packets, which uses weight status feedback matrix (WSFM) directly. Analysis and simulation results indicate that the transmission efficiency approximate to the best existing approach maximum weight clique, but with much lower computational overhead. Hence, the energy efficiency achieves both in data transmission and processing.