• 제목/요약/키워드: electronic paper display

검색결과 739건 처리시간 0.029초

Vapor Deposition Polymerization(VDP)을 이용한 페시베이션이 유기박막트렌지스터에 주는 영향 (Effects of Organic Passivation Layers by Vapor Deposition Polymerization(VDP) for Organic Thin-Film Transistors(OTFTs))

  • 박일흥;형건우;최학범;김재혁;김우영;김영관
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 하계학술대회 논문집 Vol.8
    • /
    • pp.114-115
    • /
    • 2007
  • In this paper, it was demonstrated that organic thin-film transistors (OTFTs) were fabricated with the organic passivation layer by vapor deposition polymerization (VDP) processing, In order to form polymeric film as an passivation layer, VDP process was also introduced instead of spin-coating process, where polymeric film was co-deposited by high-vacuum thermal evaporation from 6FDA and ODA followed by curing, Field effect mobility, threshold voltage, and on-off current ratio with 450-nm-thick organic passivation layer were about $0.21\;cm^2/Vs$, IV, and $1\;{\times}\;10^5$, respectively.

  • PDF

Dependence of contrast ratio on rib structure in flexible toner type EPD

  • Ryu, Gi-Seong;Lee, Chang-Bin;Han, Sang-Kwuon;Chun, Seung-Hee;Song, Chung-Kun
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2009년도 9th International Meeting on Information Display
    • /
    • pp.886-888
    • /
    • 2009
  • We fabricated flexible electronic paper display(EPD) by using toner particles on plastic (PC) substrate. We observed the relationship between contrast ratio and changes of rib structures. One is a fabrication of ribs on bottom substrate. The display with ribs on bottom substrate had higher contrast ratio about 46% than display with ribs on top substrate. The other is a change of density of rib. The less density of ribs fabricated, the higher the contrast ratio become.

  • PDF

3D Integral Imaging Display using Axially Recorded Multiple Images

  • Cho, Myungjin;Shin, Donghak
    • Journal of the Optical Society of Korea
    • /
    • 제17권5호
    • /
    • pp.410-414
    • /
    • 2013
  • In this paper, we propose a 3D display method combining a pickup process using axially recorded multiple images and an integral imaging display process. First, we extract the color and depth information of 3D objects for displaying 3D images from axially recorded multiple 2D images. Next, using the extracted depth map and color images, elemental images are computationally synthesized based on a ray mapping model between 3D space and an elemental image plane. Finally, we display 3D images optically by an integral imaging system with a lenslet array. To show the usefulness of the proposed system, we carry out optical experiments for 3D objects and present the experimental results.

영상 형태학적 처리와 원형 정합을 이용한 도트 매트릭스 LED 디스플레이의 숫자 인식 (Number Recognition of Dot Matrix LED Display Using Morphological Processing and Template Matching)

  • 정민철
    • 반도체디스플레이기술학회지
    • /
    • 제17권2호
    • /
    • pp.41-46
    • /
    • 2018
  • This paper proposes a new method for the number recognition on dot matrix LED display. The proposed method uses morphological processing that dilates dots of numbers and connects the dots into strokes. The size of numbers is normalized using horizontal projection because the gaps of dots are different according to the size of numbers. The numbers are segmented by connected component analysis and finally, template matching method recognizes the segmented numbers. The proposed method is implemented using C language in Raspberry Pi system with a camera module for a real-time image processing. Experiments were conducted by using various dot matrix LED displays. The results show that the proposed method is successful for the number recognition on dot matrix LED display.

SLM 기반의 디지털 홀로그램 복원에 대한 회절효율 특성 분석 (Diffraction Efficiency Analysis for Reconstruction of Digital Hologram based on SLM)

  • 서영호;이윤혁;김동욱
    • 방송공학회논문지
    • /
    • 제24권3호
    • /
    • pp.452-462
    • /
    • 2019
  • 차세대 영상시스템의 하나인 디지털홀로그램은 다양한 형태로 생성되고 재생될 수 있고, 디지털홀로그램은 재생을 위한 시스템의 특성에 맞게 생성된다. 다양한 조건으로 생성된 디지털홀로그램이 다양한 재생환경에서 어떠한 특성을 나타내는지에 대한 척도로써 회절효율의 측정을 사용할 수 있다. 본 논문에서는 다양한 조건으로 생성된 컴퓨터생성홀로그램(Computer-generated Hologram, CGH)에 대한 회절효율을 측정하였다. 이를 통해 홀로그램 재생 시 고려해야되는 생성 조건에 대해 논의한다. 위상 방식의 복소 홀로그램을 대상으로 프레넬 조건 하에서 생성된 프린지의 1차 회절 패턴의 강도를 측정함으로써 각 조건들을 비교한다. 본 논문을 통해서 객체 포인트, 복원 거리, 레이저 및 SLM의 종류에 따른 회절효율의 특성에 대한 경향성을 보였다.

입체영상 디스플레이를 위한 고효율 비젼 시스템 (High efficient vision system for volumetric display)

  • 김상현
    • 한국산학기술학회논문지
    • /
    • 제14권10호
    • /
    • pp.5130-5133
    • /
    • 2013
  • 입체영상 디스플레이는 최근 교육, 3D 영화, 의료 영상 등 다양한 분야에 응용되고 있으나 실용화함에 있어 해결해야할 문제점도 남아있다. 입체영상 디스플레이는 실용화 단계에서 대량의 영상 데이터를 처리해야하고 실시간 디스플레이를 위해 고효율 비젼 시스템을 설계해야 한다. 입체영상 디스플레이를 위한 스테레오 데이터는 변위 벡터, 움직임 벡터와 참조영상과의 오차영상을 전송하게 되며 스테레오 영상 시퀀스를 복원하여 입체영상 디스플레이를 하게 된다. 이를 위한 핵심요소는 스테레오 영상간의 효율적인 정합과 강건한 비젼시스템에 있다. 본 논문에서는 효율적인 스테레오 정합을 위한 고효율 비젼시스템을 설계하고 실험결과 제안한 입체영상 디스플레이 시스템의 효용성을 검증한다.

플라즈마 도핑을 이용한 결정질 태양전지 에미터층 형성 연구 (A Study on Emitter layer by Plasma Doping for Crystalline Silicon Solar Cells)

  • 유동열;노시철;최정호;김정환;서화일;김영철
    • 반도체디스플레이기술학회지
    • /
    • 제10권4호
    • /
    • pp.61-64
    • /
    • 2011
  • In order to grow the crystalline solar cells industry continuously, development of alternate low-cost manufacturing processes is required. Plasma doping system is the technique for introducing dopants into semiconductor wafers in CMOS devices. In photovoltaics, plasma doping system could be an interesting alternative to thermal furnace diffusion processes. In this paper, plasma doping system was applied for phosphorus doping in crystalline solar cells. The Plasma doping was carried out in 1~4 KV bias voltages for four minutes. For removing surface damage and formation of pn junction, annealing steps were carried out in the range of $800{\sim}900^{\circ}C$ with $O_2$ ambient using thermal furnace. The junction depth in about $0.35{\sim}0.6{\mu}m$ range have been achieved and the doping profiles were very similar to emitter by thermal diffusion. So, It could be confirmed that plasma doping technique can be used for emitter formation in crystalline solar cells.

결정질 태양전지를 위한 HF 화학 패시베이션 연구 (A Study on HF Chemical Passivation for Crystalline Silicon Solar Cell Application)

  • 최정호;노시철;유동열;이진화;김영철;서화일
    • 반도체디스플레이기술학회지
    • /
    • 제10권1호
    • /
    • pp.51-55
    • /
    • 2011
  • The surface passivation is one of the important methods that can improve the efficiency of solar cells and can be classified into two methods: wet-chemical passivation and film passivation. In this paper, chemical HF treatment were employed for the passivation of n-type silicon wafers and their effects were studied. To investigate film passivation effects, the silicon nitride films were also deposited by PECVD (plasma-enhanced chemical vapor deposition) on n-type silicon wafers treated with chemical HF. The minority carrier lifetime measurements were used for evaluation of the passivation characteristics in the all experiments steps. We confirmed that the minority carrier lifetime was improved with chemical HF treatment due to passivation effects by H-termination.

ECG 진단을 위한 QRS 검출 알고리즘 (QRS Detection Algorithm for ECG Analysis)

  • 홍성호;김영섭;이명석;노학엽;지용석
    • 반도체디스플레이기술학회지
    • /
    • 제11권3호
    • /
    • pp.57-61
    • /
    • 2012
  • In order to analyze the ECG, it is important to pinpoint the repeat interval of the ECG. In this paper, we present an efficient algorithm for finding the QRS complex on the ECG. We escaped from the conventional methods to go through multiple steps of preprocessing to make ECG easier to find the QRS complex. We selected the candidate peak that has the possibility of the QRS complex in original ECG, and used technique to find the QRS complex among the candidate peak. In this way, we could get similar efficiency to Pan & Tompkins Algorithm that is most representative QRS complex detection algorithm, just used fewer operations than Pan & Tompkins Algorithm.

2.7Gbps/1.62Gbps DisplayPort 송신기용 PLL 및 확산대역 클록 발생기의 설계 (A Design of PLL and Spread Spectrum Clock Generator for 2.7Gbps/1.62Gbps DisplayPort Transmitter)

  • 김영신;김성근;부영건;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제47권2호
    • /
    • pp.21-31
    • /
    • 2010
  • 본 논문에서는 DisplayPort용 전자기기 또는 클록 발생을 요구하는 다양한 회로에서 발생 할 수 있는 전자방해(EMI) 현상을 줄일 수 있는 위상 동기 루프와 확산 대역 클록 발생기를 구현 하였다. 이 시스템은 기본적으로 송신용 위상 동기 루프와 확산 대역 클록 발생기 구현을 위한 전하펌프2 와 기준주파수 분주기 등으로 구성된다. 본 논문에서는 2.7Gbps/1.62Gbps DisplayPort 응용 회로에 적합 하도록 10개의 다중 위상 신호를 출력 할 수 있는 270MHz/162MHz 듀얼 모드 위상 동기 루프를 설계 하였고 추가적으로 1.35GHz/810MHz의 위상 동기 루프를 설계하여 지터를 크게 감소시킬 수 있는 구조를 제안하였다. 270MHz/162MHz 위상 동기 루프와 5:1 시리얼라이저 2개, 그리고 1.35GHz 위상 동기 루프와 2:1 시리얼라이저를 연동함으로써 지터 성분을 크게 줄일 수 있다. 위상 동기 루프에서 사용 된 주파수 전환 다중위상 전압제어 발진기와 더불어 DisplayPort 규격에 맞는 주파수 전환이 가능 하도록 분주기를 공유하고 50% duty ratio를 보장할 수 있는 주파수 분주기 구조를 제안 하였다. 또한, 지터를 줄이기 위해서 출력전류 오차를 크게 줄일 수 있는 전하펌프 구조를 제안 하였다. 0.13 um CMOS 공정을 사용하여 설계 하였으며, 270MHz/162MHz PLL의 칩 면적은 $650um\;{\times}\;500um$ 이고, 1.35GHz/810MHz PLL의 칩 면적은 $600um\;{\times}\;500um$ 이다. 270MHz/162MHz 위상 동기 루프 전압제어 발진기의 조절 범위는 330MHz이고, 위상 잡음은 1MHz 오프셋에서 -114cBc/Hz, 확산대역 클록 발생기의 확산 진폭도 는 0.5%이고, 변조 주파수는 31kHz이다. 전체 전력 소모는 48mW이다.