• 제목/요약/키워드: distributed amplifier

검색결과 70건 처리시간 0.027초

평형구조를 이용한 지표투과레이다용 2 GHz 대역 고효율 펄스발생기 (A High-Efficiency 2 GHz Balanced Pulse Generator for Ground Penetrating Radar System)

  • 정희창;서문교
    • 한국전자파학회논문지
    • /
    • 제28권11호
    • /
    • pp.928-931
    • /
    • 2017
  • 본 논문에서는 지표투과레이다용 2 GHz 대역 고효율 펄스발생기의 설계 및 측정결과에 대하여 기술하였다. 기존의 분산증폭기 기반 펄스 발생기의 입출력 정합특성을 개선하기 위해 $90^{\circ}$ 하이브리드 커플러를 이용한 평형 구조를 응용해 설계하였다. 설계된 펄스발생기는 PCB 공정을 이용하여 제작하였다. 펄스 발생기는 5 V 전원 공급 장치에서 약 1 mA 전류를 소모하며, 27.6 %의 전력 효율을 가진다. 출력 전압 진폭은 100 MHz의 PRF(Pulse Repetition Frequency: 펄스 반복 주파수)에서 $3.7V_{pp}$이다. 펄스의 폭은 약 2 ns이며 1.7~2.6 GHz의 동작 주파수에서 입출력 반사손실은 10 dB 이상이다.

디지털 록인 앰프를 이용한 비정현 계통 전압 하에서 강인한 단상계통 연계 인 버터용 고조파 보상법 (A Robust Harmonic Compensation Technique using Digital Lock-in Amplifier under the Non-Sinusoidal Grid Voltage Conditions for the Single Phase Grid Connected Inverters)

  • 칸 아마드 레이안;아쉬라프 모하마드 노만;최우진
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 추계학술대회
    • /
    • pp.95-97
    • /
    • 2018
  • The power quality of Single Phase Grid-Connected Inverters (GCIs) has received much attention with the increasing number of Distributed Generation (DG) systems. However, the performance of single phase GCIs get degraded due to several factors such as the grid voltage harmonics, the dead time effect, and the turn ON/OFF of the switches, which causes the harmonics at the output of GCIs. Therefore, it is not easy to satisfy the harmonic standards such as IEEE 519 and P1547 without the help of harmonic compensator. To meet the harmonic standards a certain kind of harmonic controller needs to be added to the current control loop to effectively mitigate the low order harmonics. In this paper, the harmonic compensation is performed using a novel robust harmonic compensation method based on Digital Lock-in Amplifier (DLA). In the proposed technique, DLAs are used to extract the amplitude and phase information of the harmonics from the output current and compensate it by using a simple PI controller in the feedforward manner. In order to show the superior performance of the proposed harmonic compensation technique, it is compared with those of conventional harmonic compensation methods in terms of the effectiveness of harmonic elimination, complexity, and implementation. The validity of the proposed harmonic compensation techniques for the single phase GCIs is verified through the experimental results with a 5kW single phase GCI. Index Terms -Single Phase Grid Connected Inverter (SPGCI), Harmonic Compensation Method, Total Harmonic Distortion (THD) and Harmonic Standard.

  • PDF

BCD 공정기반의 고속 EEPROM IP 설계 (Design of High-Speed EEPROM IP Based on a BCD Process)

  • 김일준;박헌;하판봉;김영희
    • 한국정보전자통신기술학회논문지
    • /
    • 제10권5호
    • /
    • pp.455-461
    • /
    • 2017
  • 본 논문에서는 읽기 모드에서 BL (Bit Line)의 전압을 DL (Data Line)에 전달하는 시간을 줄이기 위해 기생하는 커패시턴스가 큰 distributed DB 센싱 방식 대신 기생하는 커패시턴스가 작은 local DL 센싱 방식을 제안하였다. 그리고 읽기 모드에서 NMOS 스위치를 빠르게 ON 시키는 BL 스위치 회로를 제안하였다. 또한 BL 노드 전압을 VDD-VT로 선 충전하는 대신 DL 클램핑 회로를 사용하여 0.6V로 클램핑 하고 차동증폭기를 사용하므로 읽기 모드에서 access 시간을 35.63ns로 40ns를 만족시켰다. $0.13{\mu}m$ BCD 공정을 기반으로 설계된 512Kb EEPROM IP의 레이아웃 면적은 $923.4{\mu}m{\times}1150.96{\mu}m$($=1.063mm^2$)이다.

MCU용 Fast 256Kb EEPROM 설계 (Design of a Fast 256Kb EEPROM for MCU)

  • 김용호;박헌;박무훈;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제19권3호
    • /
    • pp.567-574
    • /
    • 2015
  • 본 논문에서는 MCU(Micro Controller Unit) IC를 위한 50ns 256Kb EEPROM 회로를 설계하였다. 설계된 EEPROM IP는 기준전압을 이용한 차동증폭기 형태의 DB(Data Bus) 센싱 회로를 제안하여 읽기 동작시 데이터 센싱 속도를 빠르게 하였으며, DB를 8등분한 Distributed DB 구조를 적용하여 DB의 기생 커패시턴스 성분을 줄여 DB의 스위칭 속도를 높였다. 또한 기존의 RD 스위치 회로에서 5V 스위치 NMOS 트랜지스터를 제거함으로써 읽기 동작 시 BL의 프리차징 시간을 줄여 액세스 시간을 줄였고 데이터 센싱 시 DB 전압과 기준전압 간의 전압차 ${\Delta}V$를 0.2VDD 정도 확보하여 출력 데이터의 신뢰도를 높였다. 매그나칩반도체 $0.18{\mu}m$ EEPROM 공정으로 설계된 256Kb EEPROM IP의 액세스 시간은 45.8ns 이며 레이아웃 면적은 $1571.625{\mu}m{\times}798.540{\mu}m$이다.

분산전원형 PV 인버터 성능 개선을 위한 실시간 처리기반의 PV-Power-Hardware-In-Loop 시뮬레이터 개발 (Development of PV-Power-Hardware-In-Loop Simulator with Realtime to Improve the Performance of the Distributed PV Inverter)

  • 김대진;김병기;유경상;이광세;장문석;고희상
    • 한국태양에너지학회 논문집
    • /
    • 제37권3호
    • /
    • pp.47-59
    • /
    • 2017
  • As the global warming threats to humanity, renewable energy is considered the key solution to overcome the climate change. In this circumstance, distributed PV systems are being expanded significantly its market share in the renewable energy industry. The performance of inverter is the most important component at PV system and numerous researches are focusing on it. In order to improve the inverter, PV simulator is an essential device to experiment under various load and conditions. This paper proposes the PV Power-Hardware-In-Loop simulator (PHILS) with real-time processing converted electrical and mathematical models to improve computation speed. Single-diode PV model is used in MATLAB/SIMULINK for the PV PHILS to boosting computation speed and dynamic model accuracy. In addition, control algorithms for sub-components such as DC amplifier, measurement device and several interface functions are implemented in the model. The proposed PV PHILS is validated by means of experiments with commercial PV module parameters.

마스크 레이아웃 합성을 위한 벡터화한 변을 사용한 블록 분할 기법 (A Block Disassembly Technique using Vectorized Edges for Synthesizing Mask Layouts)

  • 손영찬;주이아;유상대
    • 대한전자공학회논문지SD
    • /
    • 제38권12호
    • /
    • pp.75-84
    • /
    • 2001
  • 오늘날 집적회로의 집적도가 증가되고 있기 때문에 회로 소자는 기생성분의 영향을 최소화하고 회로의 성능을 감소시키는 요인을 최소화하도록 설계되어야 한다. 그래서 칩을 제작하기 전에 레이아웃으로부터 추출한 회로가 정확한가를 검증하고 시뮬레이션으로 추출된 회로가 설계사양을 만족하는지를 확인해야 한다. 본 논문에서는 스택 구조의 MOSFET의 기하학적인 파라미터와 레이아웃 배선 블록의 분산 RC를 추출할 수 있는 새로운 블록 분할 기법을 제안한다. 폴디드 캐스코드 CMOS 연산 증폭기의 레이아웃에 이 기법을 작용하여 회로를 추출하고, Hspice로 시뮬레이션을 수행하여 전기적 연결관계와 이들 소자의 영향을 검증하였다.

  • PDF

절연유중 부분방전 검출을 위한 안테나의 최적 설계 (Optimal Design of an Antenna for the Detection of Partial Discharges in Insulation Oil)

  • 이정윤;조향은;박대원;길경석;오재근
    • 한국전기전자재료학회논문지
    • /
    • 제26권4호
    • /
    • pp.309-314
    • /
    • 2013
  • This paper dealt with the radiated electromagnetic wave detection of partial discharge (PD) in oil for insulation diagnostics of oil-immersed transformers. Three types of electrode system were fabricated to simulate the insulation defects that could occur in oil-immersed transformers. Frequency components of radiated electromagnetic wave in oil was measured by broadband bi-conical antennas of 300 MHz~2 GHz and a spectrum analyzer of 9 kHz~3 GHz. Frequency component of electromagnetic waves from PD in oil were highly distributed at 500 MHz. From the result, a narrow-band monopole antenna with the center frequency of 500 MHz was fabricated. We could detect PD signal in insulation oil without an influence of external noise by a measurement system which consists of the prototype monopole antenna, a LNA (Low Noise Amplifier), an oscilloscope and a spectrum analyzer.

2.5 Gbps 신호의 98km 무중계 광섬유 전송 (Repeaterless Transmission of 2.5Gbps Signal Over 98Km Optical Fibers)

  • 윤태열;한정희;이창희;심창섭
    • 전자공학회논문지A
    • /
    • 제31A권2호
    • /
    • pp.26-38
    • /
    • 1994
  • We demonstrate a repeatless transmission of 2.5 Gbps digital signal over 98 km opticla filbers using optical transmitter and optcial receiver which are designed and implemented using commercially available devices. The optical transmitter is realized by using a distributed feedback(DFB) laser. Temperature of the laser is thermoelectrically stabilized and the output optical power is also stabilized by using negative feedback. The output power of the transmitter is 0 dBm. The optical receiver consists of an InGaAs avalanche photodiode, a preamplifier. an automatic gain control amplifier, and a clock/data regenerator. We find an optimum decision threshold that gives the best receiver sensitivity form the measured V curve. The best sensitivity is -35.5dBm( BER-1*10S010T, PRBS=2S023T -1 ) and the overload power is -9 dBm. Finally, we achieve error free optical transmission with 98 km optical fibers. The exinction ration penalty of 2 dB. the chromatic dispersion penalty of 1 dB, and the total power penalty of 3.0 dB are measured. These results satisfy CCITT recommendation.

  • PDF

병렬 연결된 다중 증발기 구조 2상 유동 순환형 열사이폰의 부분부하 및 저온운전 특성에 관한 실험적 연구 (Experimental Study on the Two Phase Thermosyphone Loop with Parallel Connected Multiple Evaporators under Partial Load and Low Temperature Operating Condition)

  • 강인석;최동규;김택영
    • 설비공학논문집
    • /
    • 제16권11호
    • /
    • pp.1051-1059
    • /
    • 2004
  • Two phase thermosyphone loop for electronics cooling are designed and manufactured to test its performance under the partial load and low environment temperature conditions. The thermosyphone device has six evaporators connected parallel for the purpose of cooling six power amplifier units (PAU) independently. The heater modules for simulating PAUs are adhered with thermal pad to the evaporator plates to reduce the contact resistance. There are unbalanced distributions of liquid refrigerant in the differently heated evaporators due to the vapor pressure difference. To reduce the vapor pressure differences caused by partial heating, two evaporators are connected each other using the copper tube. The pressure regulation tube successfully reduces these unbalances and it is good candidates for a field distributed systems. Under the low environment temperature operating condition, such as $-30^{\circ}C$, there may be unexpected subcooling in condenser. It leads the very low saturation pressure, and under this condition there exists explosive boiling in evaporator. The abrupt pressure rise due to the explosive boiling inhibits the supplement of liquid refrigerant to the evaporator for continuous cooling. Finally the cooling cycle will be broken. For the normal circulation of refrigerant there may be an optimum cooling air flow rate in condenser to adjust the given heat load.

초고속 정보통신망을 위한 이동수신 시스템에 관한 연구 (A Study on the Mobile Communication System for the Ultra High Speed Communication Network)

  • 김갑기;문명호;신동헌;이종악
    • 전기전자학회논문지
    • /
    • 제2권1호
    • /
    • pp.1-14
    • /
    • 1998
  • 본 논문에서는 초고속 정보통신망에 이용할 수 있는 이동수신 시스템 단말기의 RF 핵심부품인 안테나, 저잡음 증폭기, 혼합기, VCO와 베이스밴드 처리부에서의 변복조 시스템을 연구하였다. 고속 디지털 통신을 행하는 경우, 안테나의 대역폭과 멀티패스에 의해 생기는 선택성 페이딩이 커다란 문제가 될 수 있는 데 이를 해결하기 위한 방안으로 루프구조의 자계 안테나 특성을 갖는 광대역 소형 MSA(Microstrip Antenna)를 설계 제작하였다. 2단 저잡음 증폭기는 잡음 특성이 우수한 NE32584C를 사용하여 첫단에서 0.4dB 이하의 잡음지수를 갖도록 최적화 하였으며, 두 번째 단은 충분한 이득을 얻을 수 있도록 설계하였다. 그 결과 전체 잡음 지수는 중심 주파수에서 약 0.5dB, 이득은 39dB를 얻었다. 분포형 주파수 혼합기는 Dual-Gate GaAs MESFET를 사용하여 입력단에 하이브리드를 사용하지 않고 10dB 이상의 LO/RF 분리도를 얻었고, 회로의 크기를 최소화하였다. 또한, 선형적인 혼합 신호를 출력하여 베이스밴드에서의 신호왜곡을 감소 시켰으며, 주파수 혼합작용과 증폭작용이 동시에 이루어지므로 변환이득을 얻을 수 있고 분포형 증폭이론을 적용하여 광대역특성을 갖도록 설계하였다. VCO(voltage control oscillator)의 설계는 대신호 해석을 통한 발진기 이론을 도입하여 비교적 안정된 신호를 출력할 수 있도록 설계 제작하였다. 베이스밴드 처리부의 변복조 시스템은 선호의 대역폭을 넓히고 내잡음 간섭성 등에 우수한 방식으로 알려져 있는 DS/SS(Direct Sequence/spread Spectrum) 방식의 시스템 설계이론을 적용하였다. 본 연구에서는 BER 특성이 우수하고 고속 디지털 신호처리에 유리한 DQPSK 변/복조방식을 채택하였으며 PN 부호 발생기는 m-계열 부호를 출력하도록 하였다.

  • PDF