• 제목/요약/키워드: dc offset

검색결과 277건 처리시간 0.022초

H.264/AVC 동영상 압축율 향상을 위한 DC 오프셋 보정에 기반한 인터 예측 알고리즘 (DC Offset Adjusted Inter Prediction Algorithm for Improving H.264/AVC Video Coding Efficiency)

  • 윤대일;김해광
    • 방송공학회논문지
    • /
    • 제16권5호
    • /
    • pp.793-796
    • /
    • 2011
  • H.264/AVC 동영상 압축 표준 기술은 인터/인트라 예측에 의한 잔여 영상을 주파수 변환하고 양자화하여 엔트로피 부호화한다. 이 논문에서는 인터 예측에 의한 잔여 영상을 주변 영상 블록의 영상 정보를 사용하는 기존의 방법을 향상시킨 DC 오프셋 보정 방법에 의해 잔여 영상의 정보량을 감소하는 것에 의해 압축 성능을 향상시키는 기술을 제안한다. DC 오프셋에 관련한 오버헤드 정보는 비트스트림에 포함하지 않고 인코더와 디코더가 같은 방법의 DC 오프셋을 수행한다. 실험결과는 H.264/AVC에 비해서는 BD-Rate으로 평균 0.25% 좋아지지만 기존의 DC 오프셋 방법과 비교해서는 영상 시퀀스에 따라 성능이 향상 혹은 저하되는 것을 보여 준다. 평균적으로는 0.09%의 압축 성능이 저하된다. 이 논문의 실험결과를 통해 기존의 DC 오프셋 방법과 제안하는 방법을 슬라이스 단위, 매크로블록 단위 등의 부호화단위에 따라 적응적으로 적용하는 방법에 의한 압축율 향상에 대한 가능성을 확인하였다.

A Transimpedance Amplifier Employing a New DC Offset Cancellation Method for WCDMA/LTE Applications

  • Lee, Cheongmin;Kwon, Kuduck
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권6호
    • /
    • pp.825-831
    • /
    • 2016
  • In this paper, a transimpedance amplifier based on a new DC offset cancellation (DCOC) method is proposed for WCDMA/LTE applications. The proposed method applies a sample and hold mechanism to the conventional DCOC method with a DC feedback loop. It prevents the removal of information around the DC, so it avoids signal-to-noise ratio degradation. It also reduces area and power consumption. It was designed in a $0.13{\mu}m$ deep n-well CMOS technology and drew a maximum current of 1.58 mA from a 1.2 V supply voltage. It showed a transimpedance gain of $80dB{\Omega}$, an input-referred noise current lower than 0.9 pA/${\surd}$Hz, an out-of-band input-referred 3rd-order intercept point more than 9.5 dBm, and an output DC offset lower than 10 mV. Its area is $0.46mm{\times}0.48mm$.

Effects of Input Harmonics, DC Offset and Step Changes of the Fundamental Component on Single-Phase EPLL and Elimination

  • Luo, Linsong;Tian, Huixin;Wu, Fengjiang
    • Journal of Power Electronics
    • /
    • 제15권4호
    • /
    • pp.1085-1092
    • /
    • 2015
  • In this paper, the expressions of the estimated information of a single-phase enhanced phase-locked loop (EPLL), when input signal contains harmonics and a DC offset while the fundamental component takes step changes, are derived. The theoretical analysis results indicate that in the estimated information, the nth-order harmonics cause n+1th-order periodic ripples, and the DC offset causes a periodic ripple at the fundamental frequency. Step changes of the amplitude, phase angle and frequency of the fundamental component cause a transient periodic ripple at twice the frequency. These periodic ripples deteriorate the performance of the EPLL. A hybrid filter based EPLL (HF-EPLL) is proposed to eliminate these periodic ripples. A delay signal cancellation filter is set at the input of the EPLL to cancel the DC offset and even-order harmonics. A sliding Goertzel transform-based filter is introduced into the amplitude estimation loop and frequency estimation loop to eliminate the periodic ripples caused by the residual input odd-order harmonics and step change of the input fundamental component. The parameter design rules of the two filters are discussed in detail. Experimental waveforms of both the conventional EPLL and the proposed HF-EPLL are given and compared with each other to verify the theoretical analysis and advantages of the proposed HF-EPLL.

선형 홀센서 기반의 모터 회전속도 측정을 위한 평균 최소 자승 추정기 (Least Mean Square Estimator for Motor Frequency Measurement Based on Linear Hall Sensor)

  • 최가형;나원상;곽기석;윤태성;박진배
    • 전기학회논문지
    • /
    • 제57권5호
    • /
    • pp.866-874
    • /
    • 2008
  • Motor frequency can be measured by a hall sensor. Among the many hall sensors, a linear type hall sensor is good at high accuracy frequency measuring problem. However, in general, this linear type hall sensor has DC offset which can vary along sensor's operating voltage change. Therefore, In motor frequency measurement problem using the linear hall sensor, it needs an estimator that can estimate frequency and DC offset simultaneously. In this paper, we propose the least mean square estimator to estimate motor frequency. To verify its performance, we compare the LMS estimator with a commercial analog tachometer. Experimental results shows the proposed LMS estimator works well in varying frequency and stationary DC offset.

이진 검색 알고리즘을 이용한 Cartesian Feedback 송신기 불완전성의 자동보상 (Automatic Compensation for Cartesian Feedback Transmitter Imperfections Using the Binary Search Algorithm)

  • 임영희;이병로;임동민;이형수
    • 한국통신학회논문지
    • /
    • 제24권10A호
    • /
    • pp.1507-1516
    • /
    • 1999
  • 본 논문에서는 전력증폭기 선형화를 위한 Cartesian feedback 방식의 궤환 경로에서 발생하는 DC offset과 이득 및 위상 불일치를 자동적으로 보상하는 개선된 방식을 제안한다. Cartesian feedback에 의한 비선형 전력증폭기 왜곡성분의 감쇠 정도는 시스템 루프의 이득, 대역폭, 시간지연에 의해 결정된다고 알려져 있다. 그러나 궤환 경로 각 소자에서 발생하는 DC offset과 이득 및 위상의 불일치로 인하여 송신기의 출력신호에 원하지 않는 반송파 성분과 이미지 신호가 발생하여 궤환보상의 효과가 반감되는 결과를 초래한다. 본 논문에서는 디지털 신호처리 시스템 구조에서 이진 검색 (binary search) 알고리즘을 이용하여 궤환 경로에서 발생하는 DC offset과 이득 및 위상 불일치를 자동적으로 보상하는 방식을 제안하고 컴퓨터 모의실험을 통하여 제안된 방식의 성능을 분석한다. 모의실험에서 고려된 방식에 비하여 동일한 정도의 DC offset과 이득 및 위상 불일치의 보상에 걸리는 시간을 평균적으로 40% 단축할 수 있었다.

  • PDF

직접변환 수신기 구조에서 In-Band Full-Duplex 시스템 설계와 성능 특성 평가 (Design and Performance Evaluation of In-Band Full-Duplex System Based on Direct Conversion Receiver)

  • 금홍식;안창영;유흥균
    • 한국전자파학회논문지
    • /
    • 제25권12호
    • /
    • pp.1258-1268
    • /
    • 2014
  • 본 논문에서는 DCR 구조의 IBFD 시스템을 설계하고 제안하는 시스템에서 자기 간섭 신호에 의한 DC offset 영향이 신호에 미치는 영향과 그에 따른 전체적인 시스템의 성능 특성을 분석한다. 시뮬레이션의 결과로 자기 간섭 신호가 RF cancellation에의해 완전히 제거되지 않고 다양한 크기로 DCR 구조의 수신 시스템에 인가되었을 경우, 상대국에서 보낸 수신 신호를 왜곡할 뿐만 아니라, 자기 간섭 신호 자체의 선형 특성을 왜곡시키는 것을 확인할 수 있다. 또한, 이러한 자기 간섭 신호에 의한 DC offset은 m-QAM의 변조에서 보다 다양한 레벨로 나타나기 때문에 m-QAM으로 변조된 자기 간섭 신호의 경우, 전체적인 심볼의 성좌도 형상을 크게 왜곡시키는 것을 확인할 수 있다. 이와 대조적으로 모든 심볼의 크기가 동일한 m-PSK로 변조된 자기 간섭 신호에 의한 DC offset은 단일 레벨로 나타나기 때문에, 전체적인 심볼의 성좌도 형상은 잘 유지되어 선형성이 잘 유지되는 것을 확인하였다. 즉, DCR 구조의 IBFD 시스템에서 m-PSK 변조가 m-QAM 변조에 비하여 보다 효과적인 것을 확인할 수 있다.

PWM 방식을 이용한 옵셋 전압 주입에 따른 MMC 시스템 내부 에너지 맥동 분석 (Analysis of Internal Energy Pulsation in MMC System According to Offset Voltage Injection with PWM Methods)

  • 김재명;정재정
    • 전기전자학회논문지
    • /
    • 제23권4호
    • /
    • pp.1140-1149
    • /
    • 2019
  • 전압형 컨버터의 다양한 전압 합성 방법을 구현하기 위해서, 옵셋 전압을 주입하는 방법이 널리 사용되고 있다. 즉, 전압 변조 방식(pulse width modulation; PWM)들은 교류 측 전압 지령에 적절한 옵셋 전압을 주입하는 것과 수학적으로 동일하다. 이러한 옵셋 전압을 이용한 AC 단 출력 전압 합성 방법에 따라 DC 단 전압의 전압 이용률이 달라지며, 이는 모듈형 다단 컨버터(modular multilevel converter; MMC) 시스템에서도 동일하다. 따라서, DC 단의 용량이 정해져 있는 고압 직류(high voltage DC; HVDC) 송전 시스템의 경우에도 AC 단에 옵셋 전압을 이용함에 따라 AC 단으로 공급 가능한 최대 무효 전력의 크기를 변화시킬 수 있다. 본 논문에서는 대표적인 전압 변조 방식을 적용한 옵셋 전압 주입 시 합성된 AC 측 출력 전압에 따라 MMC 시스템의 레그 에너지 맥동을 수학적으로 분석하였다. 또한, 이를 실제 스케일의 400MVA급 MMC 시스템 시뮬레이션을 통해 수학적 분석의 경향성을 검증하였다.

지수 감쇄하는 DC 옵셋 영향을 제거한 푸리에 변환 기반 페이져 연산 기법 기법 (Fourier Transform-Based Phasor Estimation Method Eliminating the Effect of the Exponentially Decaying DC offsets)

  • 이동규;김철훈;강상희
    • 전기학회논문지
    • /
    • 제57권9호
    • /
    • pp.1485-1490
    • /
    • 2008
  • This paper proposes a new Fourier transform-based phasor estimation method to eliminate the adverse influence of the exponentially decaying dc offsets when Discrete Fourier Transform (DFT) is used to calculate the phasor of the fundamental frequency component in a relaying signal. By subtracting the result of odd-sample-set DFT from the result of even-sample-set DFT, the information of dc offsets can be obtained. Two dc offsets in a relaying signal are treated as one dc offset which is piecewise approximated in one cycle data window. The effect of the dc offsets can be eliminated by the approximated dc offset. The performance of the proposed algorithm is evaluated by using computer-simulated signals and EMTP-generated signals. The algorithm is also tested on a hardware board with TMS320C32 microprocessor. The evaluation results indicate that the proposed algorithm has the stable and accurate eliminating performance even if the input signal contains two decaying dc components having different time constants.

모터 운전 주파수에 동기화된 차단주파수를 갖는 HPF(High pass filter)를 적용한 영구자석 동기전동기의 자속기반 센서리스 제어의 추정 자속 DC offset 제거 기법 (Eliminating Method of Estimated Magnetic Flux Offset in Flux based Sensorless Control of PM Synchronous Motor using High Pass filter with Variable Cutoff Frequency)

  • 강지훈;조관열;김학원
    • 한국산학기술학회논문지
    • /
    • 제20권3호
    • /
    • pp.455-464
    • /
    • 2019
  • 영구자석동기전동기의 쇄교자속 기반 센서리스 제어는 저속에서 위치추정 특성이 우수 하지만 계측된 전류가 ADC를 통해 변환되는 과정에서 발생한 DC offset에 의하여 쇄교자속 추정기의 적분기가 포화되는 문제점을 가지고 있습니다. 이러한 현상을 방지하기 위해 낮은 차단주파수를 갖는 HPF를 사용하여 DC offset 성분을 제거하는 방법이 사용되나, HPF의 낮은 차단주파수로 인해 고속에서 추정 성능이 저하되는 문제점이 있다. 반면 HPF의 차단 주파수를 높이게 되면, 저속에서 위상 앞섬 및 초기기동 실패의 문제가 발생한다. 본 논문에서는 HPF의 차단주파수를 영구자석동기전동기의 운전주파수에 동기화함으로써 낮은 속도에서는 HPF의 차단주파수를 낮게 하여 HPF에 의한 위상 앞섬을 줄이고, 높은 속도에서는 HPF의 차단주파수를 높게 함으로써 높은 DC offset 제거 성능을 통해 운전영역을 200% 확대한다. 또한, 추가적인 위상 보상 알고리즘을 통해 전 운전영역에서 HPF의 위상 앞섬이 1.5도 미만으로 감소되는 방법을 제안한다. 제안된 센서리스 제어 알고리즘은 세탁기용 영구자석동기전동기를 이용한 실험을 통해 검증한다.

Compensation of Current Offset Error in Half-Bridge PWM Inverter for Linear Compressor

  • Kim, Dong-Youn;Im, Won-Sang;Hwang, Seon-Hwan;Kim, Jang-Mok
    • Journal of Power Electronics
    • /
    • 제15권6호
    • /
    • pp.1593-1600
    • /
    • 2015
  • This paper proposes a novel compensation algorithm of current offset error for single-phase linear compressor in home appliances. In a half-bridge inverter, current offset error may cause unbalanced DC-link voltage when the DC-link is comprised of two serially connected capacitors. To compensate the current measurement error, the synchronous reference frame transformation is used for detecting the measurement error. When an offset error occurs in the output current of the half-bridge inverter, the d-axis current has a ripple with frequency equal to the fundamental frequency. With the use of a proportional-resonant controller, the ripple component can be removed, and offset error can be compensated. The proposed compensation method can easily be implemented without much computation and additional hardware circuit. The validity of the proposed algorithm is verified through experimental results.