• 제목/요약/키워드: block design

검색결과 3,025건 처리시간 0.035초

고속 생산형 필름 진동판 성형기 및 금형 국산화 개발(II) - 다량 생산 진동판 성형기 - (Domestic Development of Vibrational Film Forming Machine and Die in the High Speed Production(II) - Multi-production forming machine -)

  • 김정현
    • 한국기계가공학회지
    • /
    • 제13권1호
    • /
    • pp.52-58
    • /
    • 2014
  • This study consists of two parts. The first discusses the development of a single production forming machine which was reported in earlier papers. The second outlines the development of a multi-production forming machine, which consists primarily of a film feeding unit, an unwinding unit, and a heating block unit. The heating block unit of the multi-production forming machine has 30 members per die. An analysis of the stress deformation and temperature deviation of this machine is carried out using ANSYS Workbench and CFX-11 under the design conditions. According to this analysis, the maximum deflection in the Z-direction is $0.05104{\mu}m$ and the maximum temperature deviation is $0.7^{\circ}C$ when the temperature of the heating block unit is $175^{\circ}C$. It was also found that these values are structurally safe. The advantage of the developed multi-production forming machine is demonstrated to be in its offering of a proper voice test.

전자상거래를 위한 128비트 블록 암호 알고리즘의 구현 (An Implementation of 128bit Block Cipher Algorithm for Electronic Commerce)

  • 서장원;전문석
    • 한국전자거래학회지
    • /
    • 제5권1호
    • /
    • pp.55-73
    • /
    • 2000
  • Recently; EC(Electronic Commerce) is increasing with high speed based on the expansion of Internet. EC which is done on the cyber space through Internet has strong point like independence from time and space. On the contrary, it also has weak point like security problem because anybody can access easily to the system due to open network attribute of Internet. Therefore, we need the solutions that protect the security problem for safe and useful EC activity. One of these solutions is the implementation of strong cipher algorithm. NC(Nonpolynomial Complete) cipher algorithm proposed in this paper is good for the security and it overcome the limit of current 64bits cipher algorithm using 128bits key length for input, output and encryption key, Moreover, it is designed for the increase of calculation complexity and probability calculation by adapting more complex design for subkey generation regarded as one of important element effected to encryption. The result of simulation by the comparison with other cipher algorithm for capacity evaluation of proposed NC cipher algorithm is that the speed of encryption and decryption is 7.63 Mbps per block and the speed of subkey generation is 2,42 μ sec per block. So, prosed NC cipher algorithm is regarded as proper level for encryption. Furthermore, speed of subkey generation shows that NC cipher algorithm has the probability used to MAC(Message Authentication Code) and block implementation of Hash function.

  • PDF

평문과 키의 종속관계를 이용한 혼합형 블록 암호시스템 설계에 관한 연구 (A Study on the design of mixed block crypto-system using subordinate relationship of plaintext and key)

  • 이선근
    • 한국컴퓨터정보학회논문지
    • /
    • 제16권1호
    • /
    • pp.143-151
    • /
    • 2011
  • 기존 블록 암호알고리즘은 평문과 키가 독립적이다. 또한 구조적인 특징을 이용하여 암/복호화를 수행한다. 이러한 특징은 해킹의 근거자료로 활용된다. 그러므로 제안된 혼합형 암호알고리즘은 외부환경은 기존과 동일하지만 내부적으로 평문과 키를 종속함수로 만들어 기존 블록암호알고리즘의 특징을 없애고자 하였다. 또한 인증처리에 대한 부하를 줄이기 위하여, 종속특징을 가진 인증 부가기능을 포함시켜 대칭형 암호알고리즘 활용을 증대시키고자 하였다. 제안된 혼합형 암호시스템을 칩 레벨로 구현하여 모의실험을 수행한 결과, 기존 시스템에 비하여 키 길이는 평문보다 작지만, 처리속도는 2배 높은 특징을 확인하였다.

Light-Weight Ethernet 기반 MiTS 네트워크 프로토콜 개발 (A Development of MiTS Network Protocol based on Light-Weight Ethernet)

  • 황훈규;윤진식;이성대;서정민;장길웅;이장세;박휴찬
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제34권8호
    • /
    • pp.1172-1179
    • /
    • 2010
  • 이 논문에서는 Light-Weight Ethernet 기반 MiTS 네트워크에서 시스템 간의 통신 및 데이터 처리를 위한 프로토콜의 개발에 관한 내용을 다룬다. 개발을 위해, Light-Weight Ethernet 기반 MiTS 네트워크 프로토콜을 구성하는 NF 및 SF를 분석하고 그 내용을 바탕으로 라이브러리를 개발하며 검증한다. 프로토콜의 구성 요소인 NF는 UDP 기반의 멀티캐스팅 방식으로 데이터그램을 송/수신하는 역할을 하고 SF는 NF를 통해 송/수신된 메시지를 Sentence 및 바이너리 이미지로 구별하여 처리하는 역할을 한다.

TMO 기반의 정적 분석 도구를 위한 PS-Block 구조 설계 (Design of PS-Block Structure for TMO Model based Static Analysis Tool)

  • 김윤관;신원;김태완;장천현
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2005년도 추계학술발표대회 및 정기총회
    • /
    • pp.263-266
    • /
    • 2005
  • 실시간 시스템은 시간적 정확성을 갖기 때문에 소형 임베디드 시스템부터 대형 분산 시스템까지 많은 분야에서 사용되고 실시간 시스템을 기반으로 하는 실시간 프로그램도 많은 분야에서 사용되고 있다. 이러한 실시간 프로그램의 시간적 특성을 지키기 위해 개발자들은 프로그램 개발에 집중하지 못하고 실행시간의 정의와 정의한 실행시간의 정확성 검사에 많은 시간을 보내고 있다. 실시간 시스템에 대한 연구 결과로서 TMO 모델은 실시간 개념에 따른 시간 처리의 다양한 기능을 지원하고, 응답시간을 보장하여 개발자가 프로그램 개발에 집중할 수 있다. 하지만, 실행시간의 정의는 개발자에 의해 이루어지기 때문에 이를 정의하고 그 정확성 여부를 확인하는 작업은 어렵다. 이러한 문제로 인하여 실행시간 정의의 기준점을 제시할 수 있는 도구가 필요하지만 이를 위한 TMO 분석 도구에 대한 연구는 미흡하다. 이에 본 논문에서는 TMO 기반 정적 분석 도구를 위한 PS-Block을 제시한다. PS-Block은 블록 단위로 실행시간을 분석할 수 있는 기반으로써 프로그램을 작업 단위로 분리하여 분석할 수 있도록 한다. 이를 기반으로 실행시간을 분석하여 시간 정보 결정의 기준으로 하고, 실시간 메소드의 적시성 확인을 쉽게 함으로써 실시간/신뢰성의 향상과 개발 기간을 단축할 수 있다.

  • PDF

KTX-산천 열차용 모터 감속기 고정대의 피로 수명 평가 (Fatigue Life Evaluation of Motor Block Bracket Units for KTX-Sancheon Trains)

  • 이찬우;이동형
    • 한국정밀공학회지
    • /
    • 제29권6호
    • /
    • pp.626-631
    • /
    • 2012
  • In this study, fatigue life of the motor block bracket units for KTX-Sancheon trains was assessed. Design evaluation for railway structures was performed based on the UIC 566 regulation, and test and evaluation of fatigue life in welded parts was performed in accordance with standard ERRI B 12/RP17 and ERRI B 12/RP60. The actual vehicle dynamic stress testing was executed in KTX-Sancheon service line with the service operating speed. The dynamic stress was measured with commercial data acquisition system (MGC plus). The cumulative damage was evaluated by applying standard BS 7608 - Class F and cycle counting was used rain-flow counting method. As a result, the motor block bracket units for KTX-Sancheon trains was designed to fit the regulation and the safety of fatigue life for 30 years, assuming that KTX-Sancheon trains travels 600,000km annually, were confirmed under current operating conditions.

균형불완비블럭설계의 사영분석 (Projection analysis for balanced incomplete block designs)

  • 최재성
    • Journal of the Korean Data and Information Science Society
    • /
    • 제26권2호
    • /
    • pp.347-354
    • /
    • 2015
  • 본 논문은 균형불완비블럭설계 (balanced incomplete block design)의 자료분석에 사영을 이용한 블럭내 분석 (intrablock analysis)방법을 다루고 있다. 블럭내 분석을 위해 단계별 방법 (stepwise procedure)에서 유도되는 분석모형을 이용하고 있다. 단계별 방법의 적용으로 인해 모형행렬로 주어지는 사영공간이 변동요인에 따른 부분공간들로 직교분할됨을 보여주고 있다. 단계별 과정에서 변동요인에 따른 변동량을 구하기 위해 해당하는 효과벡터의 계수행렬에 근거한 사영의 구조적 형태를 기술하고 있으며 상호직교하는 부분공간으로의 사영을 이용하여 블럭효과에 적합된 처리효과의 변동량를 구하는 과정을 구체적으로 다루고 있다. 또한, 사영에 의해 처리효과를 구하는 과정을 제시하고 있으며 단계별로 잔차벡터를 이용하여 모형설정하는 방법과 고유벡터에 의한 추정가능함수의 구성과 추정가능성을 논의하고 있다.

13.56 MHz RFID 시스템 설계 및 구현 (Design and Implementation of a 13.56 MHz RFID System)

  • 이상훈
    • 융합신호처리학회논문지
    • /
    • 제9권1호
    • /
    • pp.46-53
    • /
    • 2008
  • 본 논문에서는 지능형 홈 시큐리티의 도어록 시스템으로 사용될 수 있는 13.56 MHz RFTD(Radio Frequency IDentification) 시스템 설계 및 구현에 관한 내용을 다룬다. RFID는 리더와 태그 및 호스트 컴퓨터로 구성되는 시스템으로서, 리더와 태그간의 유도성 결합이나 전자기적 결합방식에 의해, 태그의 정보를 주고받는 비접촉 시스템이다. RFID 리더의 송신부, 수신부를 PSPICE를 이용해 설계하고 시뮬레이션을 통해 동작을 검증하였다. 아울러 에러 검출 모듈과 맨체스터 코딩 모듈은 VHDL 언어를 이용해 설계하고 시뮬레이션을 통해 동작을 검증하였다. 데이터 처리부의 충돌방지(Anti-collision) 기능은 별도의 컨트롤러를 사용하여 소프트웨어적으로 구현하였다. 구현된 시스템의 성능시험을 위해 5개의 RF 태그 환경에서 실험한 결과 데이터의 충돌 없이 모든 태그의 데이터를 올바르게 인식하였다.

  • PDF

Pipeline CORDIC을 이용한 저전력 주파수 옵셋 동기화기 설계 및 구현 (Low-Power Frequency Offset Synchronization Block Design and Implementation using Pipeline CORDIC)

  • 하준형;정요성;조용훈;장영범
    • 대한전자공학회논문지TC
    • /
    • 제47권10호
    • /
    • pp.49-56
    • /
    • 2010
  • 이 논문에서는 pipeline CORDIC(COordinate Rotation DIgital Computer)을 이용한 저전력 주파수 옵셋 동기화기 구조를 제안하였다. 주파수 옵셋 동기화기의 핵심 블록은 주파수 옵셋 추정부와 보상부이다. 제안된 주파수 옵셋 추정부에서는 sequential CORDIC을 사용하여 구현면적을 감소시켰으며 한번에 2 단계씩 CORDIC을 수행하는 방식을 사용하여 연산 속도를 높였다. 또한 제안된 주파수 옵셋 보상부에서는 pipeline CORDIC을 사용하여 구현면적을 줄임과 동시에 계산 속도를 향상시킬 수 있었다. MatLab을 사용하여 제안 구조가 주파수 옵셋을 추정 및 보상하는 function을 검증하였다. 제안 구조에 대하여 Verilog-HDL로 코딩하고 Synopsys tool을 사용하여 합성하여 구현면적을 실험하였다.

An Efficient Block Cipher Implementation on Many-Core Graphics Processing Units

  • Lee, Sang-Pil;Kim, Deok-Ho;Yi, Jae-Young;Ro, Won-Woo
    • Journal of Information Processing Systems
    • /
    • 제8권1호
    • /
    • pp.159-174
    • /
    • 2012
  • This paper presents a study on a high-performance design for a block cipher algorithm implemented on modern many-core graphics processing units (GPUs). The recent emergence of VLSI technology makes it feasible to fabricate multiple processing cores on a single chip and enables general-purpose computation on a GPU (GPGPU). The GPU strategy offers significant performance improvements for all-purpose computation and can be used to support a broad variety of applications, including cryptography. We have proposed an efficient implementation of the encryption/decryption operations of a block cipher algorithm, SEED, on off-the-shelf NVIDIA many-core graphics processors. In a thorough experiment, we achieved high performance that is capable of supporting a high network speed of up to 9.5 Gbps on an NVIDIA GTX285 system (which has 240 processing cores). Our implementation provides up to 4.75 times higher performance in terms of encoding and decoding throughput as compared to the Intel 8-core system.