• 제목/요약/키워드: balanced design

검색결과 771건 처리시간 0.025초

Crosstalk를 방지한 100 MHz 고속 데이터 전송 Modular Jack의 설계 및 제작에 관한 연구 (A Study on a Reduced Crosstalk for the Design of 100 MHz High Speed Data Transmission Modular Jack)

  • 이중근;안현수
    • 한국전자파학회논문지
    • /
    • 제10권1호
    • /
    • pp.1-10
    • /
    • 1999
  • 본 논문에서는 100 Mb/s Unshielded Twisted Pairs (UTP) 케이블 Modular Jack의 평형 통신 시스템(Balanced Communication System)에서 시스템의 성능에 영향을 주지 않으변서, UTP 케이블의 꼬임이 풀림 으로 인해 서로 근접하게 배치된 평형통신 선로(Balanced Communication Lines)간에 존재하는 불균일한 결 합으로 인한 차등 누화 선호(Differen tial- Mode Crosstalk Signal)를 효과적으로 제거하거나 억제시킬 수 있는 접근 방법에 대하여 논하고 있으며, 실제 UTP 케이블의 Modular Jack에 이를 적용시켜 이에 대한 큰단누화 (Near-End Crosstalk (Next)를 측정함으로써 그 타당성을 입증하였다.

  • PDF

Ku-band용 Double Balanced MMIC Mixer의 설계 및 제작 (Design of Double Balanced MMIC Mixer for Ku-band)

  • 류근관
    • 한국ITS학회 논문지
    • /
    • 제2권2호
    • /
    • pp.97-101
    • /
    • 2003
  • 본 논문에서는 Ku-band용 주파수 하향변환기에 사용할 수 있는 MMIC (monolithic microwave integrated circuit) mixer를 InGaAs/GaAs p-HEMT 공정의 Schottky diode를 이용하여 설계 및 제작하였다. 일반적인 double balanced mixer의 구조에서 IF단자와 LO 단자를 서로 바꾸어 설계함으로써 mC chip의 크기를 크게 줄일 수 있었다. 설계된 MMIC mixer는 RF(14.0 - 14.5 GHz)와 IF(12.252 - 12.752 GHz)의 주파수 대역에서 사용할 수 있다. 제작된 초소형의 MMIC mixer chip은 크기가 3.3 m X 3.0 m이고, on-wafer측정 결과 9.8 dB 이하의 변환손실과 23 dB 이상의 RF-to-IF 격리도 및 38 dB 이상의 LO-to-IF 격리도의 특성을 각각 얻었다.

  • PDF

신경회로망기법에 의한 조립작업시간의 추정 및 라인밸런싱을 고려한 조립순서 추론 (On the Generation of Line Balanced Assembly Sequences Based on the Evaluation of Assembly Work Time Using Neural Network)

  • 신철균;조형석
    • 대한기계학회논문집
    • /
    • 제18권2호
    • /
    • pp.339-350
    • /
    • 1994
  • This paper presents a method for automatic generation of line balanced assembly sequences based on disassemblability and proposes a method of evaluating an assembly work time using neural networks. Since a line balancing problem in flexible assembly system requires a sophisticated planning method, reasoning about line balanced assembly sequences is an important field of concern for planning assembly lay-out. For the efficient inference of line balanced assembly sequences, many works have been reported on how to evaluate an assembly work time at each work station. However, most of them have some limitations in that they use cumbersome user query or approximated assembly work time data without considering assembly conditions. To overcome such criticism, this paper proposes a new approach to mathematically verify assembly conditions based on disassemblability. Based upon the results, we present a method of evaluating assembly work time using neural networks. The proposed method provides an effective means of solving the line balancing problem and gives a design guidance of planning assembly lay-out in flexible assembly application. An example study is given to illustrate the concepts and procedure of the proposed scheme.

Optimized Energy Cluster Routing for Energy Balanced Consumption in Low-cost Sensor Network

  • Han, Dae-Man;Koo, Yong-Wan;Lim, Jae-Hyun
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제4권6호
    • /
    • pp.1133-1151
    • /
    • 2010
  • Energy balanced consumption routing is based on assumption that the nodes consume energy both in transmitting and receiving. Lopsided energy consumption is an intrinsic problem in low-cost sensor networks characterized by multihop routing and in many traffic overhead pattern networks, and this irregular energy dissipation can significantly reduce network lifetime. In this paper, we study the problem of maximizing network lifetime through balancing energy consumption for uniformly deployed low-cost sensor networks. We formulate the energy consumption balancing problem as an optimal balancing data transmitting problem by combining the ideas of corona cluster based network division and optimized transmitting state routing strategy together with data transmission. We propose a localized cluster based routing scheme that guarantees balanced energy consumption among clusters within each corona. We develop a new energy cluster based routing protocol called "OECR". We design an offline centralized algorithm with time complexity O (log n) (n is the number of clusters) to solve the transmitting data distribution problem aimed at energy balancing consumption among nodes in different cluster. An approach for computing the optimal number of clusters to maximize the network lifetime is also presented. Based on the mathematical model, an optimized energy cluster routing (OECR) is designed and the solution for extending OEDR to low-cost sensor networks is also presented. Simulation results demonstrate that the proposed routing scheme significantly outperforms conventional energy routing schemes in terms of network lifetime.

CRLH 전송 선로 리키 웨이브 안테나를 이용한 평형 믹서 (Balanced Mixer Based on Composite Right/Left-Handed Transmission Line Leaky-Wave Antenna)

  • 김영
    • 한국전자파학회논문지
    • /
    • 제19권9호
    • /
    • pp.985-991
    • /
    • 2008
  • 본 논문은 차동과 공통 모드로 동작하는 메타 재질 구조를 바탕으로 평형 믹서 수신기를 제안한 것이다. 이 메타 재질 구조는 리키 웨이브 안테나로 동작하며, 순수 공통 모드는 억압한다. 이러한 특성은 낮은 LO 누설전력과 높은 RF-LO 고립도를 갖고 있어 LO과 RF 경로에 추가적인 여파기가 필요로 하지 않는다. 이 메타 재질은 차동 모드 동작에서는 Composite Right/Left-Handed(CRLH) 메타 재질처럼 동작하고, 공통 모드에서는 차단되는 성질을 갖는 단위 셀을 기초로 설계하였다. 제안된 메타 재질의 차동과 공통 모드 특성은 실험 결과를 통하여 증명하였다. 메타 재질을 이용한 수신기는 $1.96{\sim}2.40$ GHz의 주파수 범위에서 동작하는 안테나와 평형 믹서를 집적화시켜 제작하였고, 2.4 GHz에서 21.1 dB의 믹서의 변환 손실을 얻었다.

완전평형 전류 적분기를 이용한 3V CMOS 연속시간 필터 설계 (Design of 3V CMOS Continuous-Time Filter Using Fully-Balanced Current Integrator)

  • 안정철;유영규;최석우;김동용;윤창훈
    • 전자공학회논문지SC
    • /
    • 제37권4호
    • /
    • pp.28-34
    • /
    • 2000
  • 본 논문에서는 완전평형 전류 적분기를 이용하여 저전압 구동이 가능하고 고주파수 응용이 가능한 연속시간 필터를 설계하였다. 적분기 회로의 평형 구조 특성 때문에 짝수 차수의 고조파 성분들이 제거되고, 입력 신호 범위가 2배가되어 제안된 필터는 개선된 잡음 특성과 넓은 동적범위를 갖는다. 또한 상보형 전류미러를 이용하기 때문에 바이어스 회로가 간단하고 필터의 차단주파수는 단일 바이어스 전류원에 의해 간단히 제어할 수 있다. 설계의 예로 3차 버터워스 저역통과 필터를 개구리도약법으로 구현하였고, 제안된 완전평형 전류모드 필터는 0.65㎛ CMOS n-well 공정 파라미터를 이용하여 SPICE 시뮬레이션한 후 필터의 특성을 검토하였다. 시뮬레이션 결과 3V의 공급 전압에서 50㎒의 차단주파수, 1%의 THD에서 69㏈의 동적 범위를 갖고, 전력소모는 4㎽이다.

  • PDF

하중 혼합감도함수를 이용한 RTP 시스템의 $H^{\infty}$ 제어기 설계 ($H^{\infty}$ Controller Design for RTP System using Weighted Mixed Sensitivity Minimization)

  • 이상경;김종해;오도창;박홍배
    • 전자공학회논문지S
    • /
    • 제35S권6호
    • /
    • pp.55-65
    • /
    • 1998
  • 산업현장에서는 반도체 공정의 산화막(oxidation)과 소둔(annealing) 공정에서 생산성을 향상시키기 위해 기존의 확산로(furnace)보다 RTP(rapid thermal processing) 시스템을 많이 사용하고 있다. 이러한 RTP 시스템의 주요 제어대상은 정확한 웨이퍼(wafer)의 온도조절과 웨이퍼 내의 균일성이다. 본 논문에서는 RTP 시스템의 온도변화와 같은 외란에 대한 견실안정성 문제를 해결하기 위해 하중 혼합감도함수를 이용하여 $H^{\infty}$ 제어기를 설계하고, 온도추적 및 웨이퍼 내의 균일성 등의 견실성능 개선은 루프쉐이핑 방법을 이용한다. 온도에 따른 선형화된 모델은 차수문제로 인하여 실 시스템 구현시 제약조건이 있으므로 한켈(Hankel), 자승근 균형(square-root balanced) 및 슈어 균형(Schur balanced) 방법을 사용하여 모델 차수축소를 하여 제어기를 설계한다. 원래의 모델과 축소된 모델에 대해 성능을 비교하고 시뮬레이션을 통하여 설계한 제어기의 견실안정성과 성능을 확인한다.

  • PDF

수중 음향센서용 전력증폭기를 위한 멀티레벨 가변전압출력 AC-DC 전원회로 설계 (Design of Multilevel Variable Output Voltage AC-DC Converter for Power Amplifier of Underwater Acoustic Sensor)

  • 이창열;김인동;노의철;문원규;김원호
    • 전력전자학회논문지
    • /
    • 제18권1호
    • /
    • pp.72-83
    • /
    • 2013
  • The paper proposes a new multilevel variable output voltage AC/DC Converter for power supply of power amplifiers used in underwater acoustic sensors. The proposed multilevel variable output voltage AC/DC Converter is composed of two parts. One as the input section is the high efficiency phase-shifted PWM full bridge DC-DC converter to get multiport power sources. The other as the output section is composed of two flying-capacitor 3-level DC-DC converters and a diode bridge circuit to get fast-response and multilevel variable output voltage for an envelope amplifier. Also the paper suggests the detailed circuit topology and design guideline of multilevel variable output voltage AC/DC converter. It also proposes the power balanced control method between 3-level converters and the voltage balanced algorithm for flying capacitors. Its characteristics should be verified by the detailed simulation results. It is anticipated that the proposed converter will be used very well for power amplifiers used in underwater acoustic sensors.

GFRP적층복합재료관의 신뢰성 해석 (Reliability Analysis of GFRP Laminated Composite Cylindrical Shells)

  • 조효남;이승재
    • 전산구조공학
    • /
    • 제6권1호
    • /
    • pp.117-125
    • /
    • 1993
  • 일반적으로 복합재료 적층원통관의 강도와 강성은 세장모수, coupling 강성모수, 섬유배향각, 적층방법, 그리고 적층수 등의 변동성에 매우 민감하게 변화한다. 본 논문에서는 복합재료 적층원통관의 합리적인 신뢰성해석을 수행할 수 있는 강도 및 좌굴한계상태함수를 제안하고, 전술한 인자들이 GFRP(Glass Fiber Reinforced Plastic) 적층원통관의 강도 및 좌굴신뢰성에 미치는 영향을 고찰하였다. 이들은 복합재료 적층원통관의 강도 및 좌굴신뢰성에 매우 다양하고 복합적인 영향을 미치기 때문에 최적설계기법이나 설계규준의 개발등을 통하여 설계관련 인자들을 설계에 합리적으로 반영하므로서 실무에서 균형설계(Balanced Design)를 위한 일관성 있는 안전도/신뢰도의 확보가 가능하다고 사료된다.

  • PDF

Multi-Level Rotation Designs for Unbiased Generalized Composite Estimator

  • Park, You-Sung;Choi, Jai-Won;Kim, Kee-Whan
    • 한국통계학회:학술대회논문집
    • /
    • 한국통계학회 2003년도 추계 학술발표회 논문집
    • /
    • pp.123-130
    • /
    • 2003
  • We define a broad class of rotation designs whose monthly sample is balanced in interview time, level of recall, and rotation group, and whose rotation scheme is time-invariant. The necessary and sufficient conditions are obtained for such designs. Using these conditions, we derive a minimum variance unbiased generalized composite estimator (MVUGCE). To examine the existence of time-in-sample bias and recall bias, we also propose unbiased estimators and their variances. Numerical examples investigate the impacts of design gap, non-sampling error sources, and two types of correlations on the variance of MVUGCE.

  • PDF