• Title/Summary/Keyword: Xc

Search Result 232, Processing Time 0.026 seconds

FX3 USB 3 브릿지 칩과 slave FIFO 인터페이스를 사용하는 FPGA 검증 시스템 구현 (Implementation of FPGA Verification System with Slave FIFO Interface and FX3 USB 3 Bridge Chip)

  • 최병윤
    • 한국정보통신학회논문지
    • /
    • 제25권2호
    • /
    • pp.259-266
    • /
    • 2021
  • USB 버스는 편리하게 사용할 수 있고 빠르게 데이터를 전송하는 장점이 있어서, FPGA 개발보드와 PC 사이의 표준적인 인터페이스이다. 본 논문에서는 Cypress FX3 USB 3 브릿지 칩에 대한 slave FIFO 인터페이스를 사용하여 FPGA 검증 시스템을 구현하였다. slave FIFO 인터페이스 모듈은 FIFO 구조의 호스트 인터페이스 모듈과 마스터 버스 제어기와 명령 해독기로 구성되며, FX3 브릿지 칩에 대한 스트리밍 데이터 통신과 사용자 설계 회로에 대한 메모리 맵 형태의 입출력 인터페이스를 지원한다. 설계 검증 시스템에는 Cypress FX3 칩과 Xilinx Artix FPGA (XC7A35T-1C5G3241) 칩으로 구성된 ZestSC3 보드가 사용되었다. C++ DLL 라이브러리와 비주얼 C# 언어를 사용하여 개발한 GUI 소프트웨어를 사용하여, 사용자 설계 회로에 대한 FPGA 검증 시스템이 다양한 클록 주파수 환경에서 올바로 동작함을 확인하였다. 설계한 FPGA 검증 시스템의 slave FIFO 인터페이스 회로는 모듈화 구조를 갖고 있어서 메모리맵 인터페이스를 갖는 다른 사용자 설계 회로에도 응용이 가능하다.

Hazy Particle Map 기반 실시간 처리 가능한 자동화 안개 제거방법의 하드웨어 구현 (Hardware implementation of automated haze removal method capable of real-time processing based on Hazy Particle Map)

  • 심휘보;강봉순
    • 전기전자학회논문지
    • /
    • 제26권3호
    • /
    • pp.401-407
    • /
    • 2022
  • 최근 자율주행 자동차를 구현하기 위해 카메라 영상을 통해 객체 및 차선을 인식하여 자율주행하는 영상처리 기술이 연구되고 있다. 안개는 카메라 촬영 영상의 가시성을 떨어뜨리기 때문에 자율주행 자동차 오작동의 원인이 된다. 이를 해결하기 위해 카메라에 실시간 처리가 가능한 안개 제거 기능을 적용하는 것이 필요하다. 따라서 본 논문에서는 성능이 우수한 Sim의 안개 제거방법을 실시간 처리가 가능한 하드웨어로 구현한다. 제안하는 하드웨어는 Verilog HDL을 사용하여 설계하였고, Xilinx사의 xc7z045-2ffg900을 Target device로 설정하여 FPGA 구현하였다. Xilinx Vivado 프로그램을 이용한 논리합성 결과 4K(4096×2160) 고해상도 환경에서 최대 동작 주파수 276.932MHz, 최대 처리 속도 31.279fps를 가짐으로써 실시간 처리 기준을 만족한다.

JPEG 베이스라인 디코더용 헤더 파서 모듈 구현 (Implementation of Header Parser Module for JPEG Baseline Decoder)

  • 노시찬;손승일;오승호;이민수
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2008년도 춘계종합학술대회 A
    • /
    • pp.747-750
    • /
    • 2008
  • JPEG(Joint Photographic Expert Group)은 손실 압축 기법을 사용하여 데이터 양을 20:1 이상으로 현저히 줄이면서도 원 영상과 거의 유사한 영상을 복원할 수 있도록 해주기 때문에, 요즘 디지털 카메라 및 휴대폰 등 영상을 저장할 매 대부분 Exif(Exchangeable image file format)로 JPEG 압축형식을 널리 사용하고 있다. 본 논문은 JPEG 베이스라인 모드로 압축되어진 영상의 디코딩 단계에서 필요한 비계층형 헤더를 파싱하는 모듈의 기능을 소프트웨어로 모델링하고 VHDL을 이용하여 회로를 합성하고 동작을 검증하였다. 설계 결과 Xilinx xc3s1000 fg676-4 환경에서 154.488MHz의 동작속도를 나타내었고, JPEG 디코더의 고속 데이터 처리에 적응 가능하다.

  • PDF

Kinetics and Mechanism of the Aminolysis of O-Methyl S-Aryl Thiocarbonates in Acetonitrile

  • Oh, Hyuck-Keun
    • Bulletin of the Korean Chemical Society
    • /
    • 제32권5호
    • /
    • pp.1539-1542
    • /
    • 2011
  • The aminolysis of O-methyl S-aryl thiocarbonates with benzylamines are studied in acetonitrile at -45.0$^{\circ}C$. The ${\beta}_X$(${\beta}_{nuc}$) values are in the range 0.62-0.80 with a negative cross-interaction constant, ${\rho}_{XZ}$ = -0.42, which are interpreted to indicate a concerted mechanism. The kinetic isotope effects involving deuterated benzylamine nucleophiles ($XC_6H_4CH_2ND_2$) are large, $k_H/k_D$ = 1.29-1.75, suggesting that the N-H(D) bond is partially broken in the transition state by forming a hydrogen-bonded four-center cyclic structure. The concerted mechanism is enforced by the strong push provided by the MeO group which enhances the nucleofugalities of both benzylamine and arenethiolate from the putative zwitterionic tetrahedral intermediate.

Kinetics and Mechanism of the Pyridinolysis of Diethyl Isothiocyanophosphate in Acetonitrile

  • Adhikary, Keshab Kumar;Lee, Hai-Whang
    • Bulletin of the Korean Chemical Society
    • /
    • 제33권3호
    • /
    • pp.1042-1046
    • /
    • 2012
  • The kinetics and mechanism of the pyridinolysis ($XC_5H_4N$) of diethyl isothiocyanophosphate are investigated in acetonitrile at $55.0^{\circ}C$. The Hammett and Bronsted plots for substituent X variations in the nucleophiles exhibit the two discrete slopes with a break region between X = 3-Ac and 4-Ac. These are interpreted to indicate a mechanistic change at the break region from a concerted to a stepwise mechanism with rate-limiting expulsion of the isothiocyanate leaving group from a trigonal bipyramidal pentacoordinated intermediate. The relatively large ${\beta}_x$ values with more basic and less basic pyridines imply much greater fraction of frontside nucleophilic attack TSf than that of backside attack TSb.

향상된 영상 획득을 위한 실시간 시스템의 VHDL 모델링 (VHDL modeling of a real-time system for image enhancement)

  • 오세진;김영모
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.509-512
    • /
    • 2005
  • The aim of this work is to design a real-time reusable image enhancement architecture for video signals, based on a spatial processing of the video sequence. The VHDL hardware description language has been used in order to make possible a top-down design methodology. By adding proposed algorithms to the LPR(License Plate Recognition) system, the system is implemented with reliability and safety on a rainy day. Spartan-2E XC2s300E is used as implementation platforms for real-time system.

  • PDF

AMBA 기반 플랫폼을 이용한 디블록킹 필터 회로의 설계 및 검증 (Design and Verification of Deblocking Filter Circuit Using AMBA-Based Platform)

  • 박강필;이선영;조경순
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.735-738
    • /
    • 2005
  • This paper presents an AMBA-based IP that can perform the deblocking filtering operations required in the H.264 video compression. The deblocking filter circuit was optimized for area and performance. The AHB wrapper was added to the circuit to interface with the AMBA-based platform. The AMBA-compliant operation of the proposed IP was verified on the platform board with Xilinx Virtex2 XC2V600 FPGA and ARM9 processor.

  • PDF

직접 메탄올 연료전지에서 담지체로서의 GW 응용 (Application of Graphite Nano-fiber as a supporting material in the DMFC)

  • 박인수;박경원;최종호;김영민;정두환;성영은
    • 한국전기화학회:학술대회논문집
    • /
    • 한국전기화학회 2002년도 연료전지심포지움 2002논문집
    • /
    • pp.197-200
    • /
    • 2002
  • The electrooxidation of methanol was studied using carbon-supported PtRu(1:1) alloy nanoparticles In sulfuric acid solution for application to a direct methanol fuel cell. The GNF-supported catalyst showed excellent catalytic activities compared to those of Vulcan XC-72. The structure and electrocatalytic activity of carbon-supported electrocatalyst were investigated using X-ray diffraction (XRD), Transmission electron microscopy (TEM), cyclic voltammetry (CV), chronoamperometry (CA), X-ray photoelectron spectroscopy (XPS). The CV and CA confirmed the advantage of GNF as the supporting material. This can be explained by assuming that the enhanced activities of GNF-supported catalyst for methanol electrooxidation were caused by the unique properties of GNF.

  • PDF

체바 정리의 교수학적 변환 및 확장 (A Didactic Transposition and Enlargement of the Ceva Theorem)

  • 한인기
    • 한국수학사학회지
    • /
    • 제17권2호
    • /
    • pp.61-72
    • /
    • 2004
  • 본 연구에서는 문헌 연구를 통해, 수학사적 발전 과정 및 교수학적 변환을 통해 얻어진 체바 정리의 변환에 대한 구체적인 자료를 제시하였으며, 이를 통해 체바 정리가 변환되고 확장되는 패턴을 고찰하였다. 특히, 본 연구에서는 체바 정리의역, 유향선분, 삼각함수, 벡터 등의 개념과 관련된 체바 정리의 변형 및 발전을 분석하였으며, n각형에 대한 체바 정리, 사면체에 대한 체바 정리를 제시하면서 일반화 및 유추에 관련된 체바 정리의 변환과 확장을 고찰하였다.

  • PDF

저비용 FPGA를 이용한 AES 암호프로세서 설계 및 구현 (A Design and Implementation of AES Cryptography Processor using a Low Cost FPGA chip)

  • 호정일;이강;조윤석
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2004년도 봄 학술발표논문집 Vol.31 No.1 (A)
    • /
    • pp.934-936
    • /
    • 2004
  • 본 논문의 목적은 AES(Advanced Encryption Standard)로 선정된 Rijndael 암호 및 복호 알고리즘을 하드웨어로 설계하고 이를 저비용의 FPGA로 구현하는 것이다. 설계된 AES 암호프로세서는 20만 게이트 급 이하의 FPGA로 구현한다는 비용의 제약 조건 하에서 대용량의 데이터를 암호화, 복호화 하기에 적합한 성능을 가지도록 하였다. 또한 구현 단계에서는 설계한 AES 암호프로세서와 UART 모듈을 동일 FPGA상에서 통합하여 실용성 및 면적 효율성을 보였다. 구현된 Rijndael 암호 프로세서는 20만 게이트를 갖는 Xilinx사의 Spartan-II 계열의 XC2S200 칩 사용시 53%의 면적을 차지하였고, Static Timing Analyzer로 분석한 결과 최대 29.3MHz 클럭에서 동작할 수 있고 337Mbps의 최대 성능을 가진다. 구현된 회로는 실제 FPGA를 이용하여 검증을 수행하였다.

  • PDF