• 제목/요약/키워드: Wideband Filter

검색결과 168건 처리시간 0.025초

A UHF CMOS Variable Gain LNA with Wideband Input Impedance Matching and GSM Interoperability

  • Woo, Doo Hyung;Nam, Ilku;Lee, Ockgoo;Im, Donggu
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제17권4호
    • /
    • pp.499-504
    • /
    • 2017
  • A UHF CMOS variable gain low-noise amplifier (LNA) is designed for mobile digital TV tuners. The proposed LNA adopts a feedback topology to cover a wide frequency range from 474 to 868 MHz, and it supports the notch filter function for the interoperability with the GSM terminal. In order to handle harmonic distortion by strong interferers, the gain of the proposed LNA is step-controlled while keeping almost the same input impedance. The proposed LNA is implemented in a $0.11{\mu}m$ CMOS process and consumes 6 mA at a 1.5 V supply voltage. In the measurement, it shows the power gain of greater than 16 dB, NF of less than 1.7 dB, and IIP3 of greater than -1.7 dBm for the UHF band.

NLF를 이용한 광대역 PCS용 CE-OQPSK의 설계 및 제작 (The Design and Implementation of CE-OQPSK using NLF for Wideband PCS)

  • 방성일;장홍주
    • 전기전자학회논문지
    • /
    • 제1권1호
    • /
    • pp.164-175
    • /
    • 1997
  • 본 논문에서는 PSK 를 비선형증폭기에 적용하여 전력효율을 개선하고자 등포락선을 갖는 CE-OQPSK 를 설계하였다. 이의 실현을 위해서 비교적 전력소모가 적은 ROM 과 D/A 변환기를 사용하였다. CE-OQPSK의 전력스팩트럼밀도를 기존의 OQPSK 와 비교한 결과 등포락선을 만들기 위한 계수 ${\alpha}$ =0.707 인 경우 주로브와 부로브에서 각각 최대 5% 와 20%의 대역효율의 개선을 보였으며 여기에 대역제한 필터를 부가하였을 경우 설계기준으로 설정한 FCC 무선 LAN 규격을 만족함을 보였다.

  • PDF

A 3.1 to 5 GHz CMOS Transceiver for DS-UWB Systems

  • Park, Bong-Hyuk;Lee, Kyung-Ai;Hong, Song-Cheol;Choi, Sang-Sung
    • ETRI Journal
    • /
    • 제29권4호
    • /
    • pp.421-429
    • /
    • 2007
  • This paper presents a direct-conversion CMOS transceiver for fully digital DS-UWB systems. The transceiver includes all of the radio building blocks, such as a T/R switch, a low noise amplifier, an I/Q demodulator, a low pass filter, a variable gain amplifier as a receiver, the same receiver blocks as a transmitter including a phase-locked loop (PLL), and a voltage controlled oscillator (VCO). A single-ended-to-differential converter is implemented in the down-conversion mixer and a differential-to-single-ended converter is implemented in the driver amplifier stage. The chip is fabricated on a 9.0 $mm^2$ die using standard 0.18 ${\mu}m$ CMOS technology and a 64-pin MicroLead Frame package. Experimental results show the total current consumption is 143 mA including the PLL and VCO. The chip has a 3.5 dB receiver gain flatness at the 660 MHz bandwidth. These results indicate that the architecture and circuits are adaptable to the implementation of a wideband, low-power, and high-speed wireless personal area network.

  • PDF

무선 중계기용 저전력, 고선형 Up-down Converter (A Low Power and High Linearity Up Down Converter for Wireless Repeater)

  • 홍남표;김광진;장종은;최영완
    • 전기학회논문지
    • /
    • 제64권3호
    • /
    • pp.433-437
    • /
    • 2015
  • We have designed and fabricated a low power and high linearity up down convertor for wireless repeaters using $0.35{\mu}m$ SiGe Bipolar CMOS technology. Repeater is composed of a wideband up/down converting mixer, programmable gain amplifiers (PGA), input buffer, LO buffer, filter driver amplifier and integer-N phase locked loop (PLL). As of the measurement results, OIP3 of the down conversion mixer and up conversion mixer are 32 dBm and 17.8 dBm, respectively. The total dynamic gain range is 31 dB with 1 dB gain step resolution. The adjacent channel leakage ratio (ACLR) is 59.9 dBc. The total power consumption is 240 mA at 3.3 V.

A 0.13 ${\mu}m$ CMOS UWB RF Transmitter with an On-Chip T/R Switch

  • Kim, Chang-Wan;Duong, Quoc-Hoang;Lee, Seung-Sik;Lee, Sang-Gug
    • ETRI Journal
    • /
    • 제30권4호
    • /
    • pp.526-534
    • /
    • 2008
  • This paper presents a fully integrated 0.13 ${\mu}m$ CMOS MB-OFDM UWB transmitter chain (mode 1). The proposed transmitter consists of a low-pass filter, a variable gain amplifier, a voltage-to-current converter, an I/Q up-mixer, a differential-to-single-ended converter, a driver amplifier, and a transmit/receive (T/R) switch. The proposed T/R switch shows an insertion loss of less than 1.5 dB and a Tx/Rx port isolation of more than 27 dB over a 3 GHz to 5 GHz frequency range. All RF/analog circuits have been designed to achieve high linearity and wide bandwidth. The proposed transmitter is implemented using IBM 0.13 ${\mu}m$ CMOS technology. The fabricated transmitter shows a -3 dB bandwidth of 550 MHz at each sub-band center frequency with gain flatness less than 1.5 dB. It also shows a power gain of 0.5 dB, a maximum output power level of 0 dBm, and output IP3 of +9.3 dBm. It consumes a total of 54 mA from a 1.5 V supply.

  • PDF

음향반항 제거 시스템을 위한 강인한 동시통화 검출기에 관한 연구 (A Study on the Robust Double Talk Detector for Acoustic Echo Cancellation System)

  • 백수진;박규식
    • 한국음향학회지
    • /
    • 제22권2호
    • /
    • pp.121-128
    • /
    • 2003
  • 원거리 회의 시스템이나 차량 내 핸즈프리 통화에서 이용되는 음향 반향제거 시스템은 근단화자의 통화 상태에 대한 정보제공을 위해 동시통화검출기 (DTD: Double Talk Detector)를 포함한다. 이러한 동시 통화검출기는 주변 음향환경에 민감하게 작용하여 근단화자의 통화상태에 대해 잘못된 정보를 제공하기도 하는데, 본 논문에서는 이러한 기존의 문제점을 해결하여 보다 신뢰성 있는 음향 반향제어 시스템을 구축할 수 있는 새로운 동시통화 검출 알고리즘을 제안한다. 본 논문에서 제안된 음향 반향 제거 시스템은 지연없는 (Delayless) 서브밴드 적응 필터를 이용한 음향반향 제거기와 협대역 동시통화 검출기로 구성된다. 지연없는 서브밴드 적응음향 반향 알고리즘은 적은 계산량과 높은 수렴속도를 가지며 기존의 서브밴드(Subband) 적응음향 반향 제거기에서 문제가 되었던 지연 문제를 해결하는 등 음향 반향 제거 성능이 뛰어난 것으로 알려져 있다. 한편 본 논문에서 제안된 협대역 동시통화 검출기는 협대역 서브밴드 내에서 동시통화 검출 동작을 수행함으로서 다운 샘플링 (down-sampling)으로 인한 계산량 감소와 최저 주파수 서브밴드 대역의 저주파 신호 특성으로 인해 보다 신뢰성 있는 통화상태 정보를 제공할 수 있는 장점을 가진다. 본 연구에서 제안된 협대역 동시통화 검출 알고리즘의 성능은 광대역 동시통화 검출 알고리즘과 다양한 비교 시뮬레이션을 통해 그 성능을 입증하도록 한다.

MB-OFDM 방식의 UWB 시스템을 위한 CMOS LNA 설계 (Design of a CMOS LNA for MB-OFDM UWB Systems)

  • 이재경;강기섭;박종태;유종근
    • 한국정보통신학회논문지
    • /
    • 제10권1호
    • /
    • pp.117-122
    • /
    • 2006
  • 본 논문에서는 MB-OFDM 방식의 초광대역 시스템 응용을 위한 단일 단 cascode 구조의 CMOS 저잡음증폭기를 설계하였다. 광대역 ($3.1GHz\~4.9GHz$) 입력 매칭은 칩 면적과 잡음지수를 줄이기 위해 간단한 대역 통과 필터를 사용하여 수행하였다. $0.18{\mu}m$ CMOS 공정변수를 사용하여 모의실험 한 결과, 설계된 증폭기는 9.7dB의 최대 이득, $2.1GHz\~7.1GHz$의 3dB 대역폭, 2dB의 최소잡음지수, -2dBm의 IIP3, -11.8dB 이하의 입력 반사 손실 특성을 보이며, 1.8V 공급 전원전압에 25.8mW의 전력을 소모한다. 칩면적은 패드를 포함해서 $0.74mm^2$이다.

코로나와 직렬아크 방전에 의해 발생한 음향신호의 분석 (Analysis of Acoustic Signals Produced by Corona and Series-arc Discharges)

  • 조향은;진창환;박대원;길경석;안창환
    • 한국전기전자재료학회논문지
    • /
    • 제25권2호
    • /
    • pp.147-152
    • /
    • 2012
  • This paper dealt with the frequency component analysis of acoustic signals produced by corona and series-arc discharges as a diagnostic technique for closed-switchboards. Corona and series-arc discharge were simulated by a needle-plane electrode and an arc generator specified in UL1699, respectively. Acoustic signal was detected by a wideband acoustic sensor with a frequency bandwidth of 4 Hz~100 kHz (-3 dB). We analyzed frequency spectrums of the acoustic signals detected in various discharge conditions. The results showed that acoustic signals mainly exist in ranges from 30 kHz to 60 kHz. From the experimental results, an acoustic detection system which consists of a constant current power supply (CCP), a low noise amplifier (LNA) and a band pass filter was designed and fabricated. The CCP separates the signal component from the DC source of acoustic sensor, and the LNA has a gain of 40 dB in ranges of 280 Hz~320 kHz. The high and the low cut-off frequency are 30 kHz and 60 kHz, respectively. We could detect corona and series-arc discharges without any interference by the acoustic detection system, and the best frequency is considered in ranges of 30 kHz~60 kHz.

다중경로 페이딩 채널에서 콘볼루션 채널코딩을 적용한 중복된 멀티캐리어 DS-CDMA 시스템에 관한 연구 (A Study on Convolutionally-Coded Overlapped Multicarrier DS-CDMA Systems in a Multipath Fading Channel)

  • 오정헌;황용남;염정원;김기두
    • 대한전자공학회논문지TC
    • /
    • 제37권1호
    • /
    • pp.76-87
    • /
    • 2000
  • 멀티캐리어 DS-CDMA는 다중경로 페이딩 채널에서 광대역 시스템의 구현에 효과적인 방법이다. 본 논문에서는 콘볼류션 코딩을 적용한 중복된 멀티캐리어 DS-CDMA 시스템을 제안하고, 기존의 멀티캐리어 시스템과 비교하여 성능의 우수성을 입증한다. 제안된 멀티캐리어 DS-CDMA 시스템을 분할된 각 서브밴드를 가용주파수 대역 내에서 보다 효율적으로 구성하기 위하여 50% 중복 (overlapping) 된 구조를 갖도록 한다. 그리고 전송률이 1/M인 콘볼루션 채널코딩과 반복율이 1/R인 반복코딩을 적용하여 채널 코딩에 의한 이득과 주파수 다이버시티 (frequency diversity) 효과를 동시에 획득하고, 또한 MUI(Multiple User Interference)를 효과적으로 감소시키기 위하여 각 서브밴드의 확산신호에 raised-cosine 칩 성형필터를 적용하였다. 사용된 칩 성형필터의 rolloff 인자 (0< ${\beta}{\le}1$)의 변화에 따른 MUI를 분석하여 기존의 멀티캐리어 시스템의 성능보다 우수함을 보인다.

  • PDF

미사용 OVSF 부호를 이용한 WCDMA 역방향 링크 수신기의 SIR 기반 전력제어 성능 분석 (Performance of SIR-based power control using unused OVSF codes for WCDMA reverse link receiver)

  • 이영용;박수진;안재민;임민중;정성현;최형진
    • 대한전자공학회논문지TC
    • /
    • 제40권7호
    • /
    • pp.282-292
    • /
    • 2003
  • 본 논문에서는 폐루프 고속 전력 제어를 수행하여 WCDMA(Wideband Code Division Multiple Access) 역방향 링크 수신기 시스템의 성능을 분석하였다. 고속 전력 제어를 수행하기 위해서는 기지국에서 SIR(Signal to Interference power Ratio)이 정확히 측정되어야 한다. 이를 위해 본 논문에서는 간단한 구조를 갖는 SIR 측정 알고리즘을 제안하였다. 제안한 구조는 미사용 OVSF(Orthogonal Variable Spreading Factor) 부호를 이용하여 간섭 전력을 측정하는 새로운 방식이다. 본 논문에서 제안된 SIR 측정 알고리즘과 참고 문헌 [1]에 제시된 기존외 SIR 측정 알고리즘을 폐루프 고속 전력 제어에 적용하여 성능을 비교하였다. 동기 데이터 복조를 수행하기 위한 채널 추정 알고리즘으로는 Κ=2인 WMSA (Weighted Multi-Slot Averaging) 채밀 추정 필터를 적용하였다. 모의 실험 결과를 통해 제안한 SIR 측정 방식이 평균 BER 10/sup -3/관점에서 수신 Ε/sub b//Ι/sub 0/를 최대 0.9㏈ 감소시킬 수 있으며 다중 경로 수가 증가할수록 그리고 페이딩 속도가 더 빨라질수록 성능 차이는 더욱 커진다는 것을 제시하였다.