• 제목/요약/키워드: Turn-off control

검색결과 218건 처리시간 0.062초

에너지 절감형 서버 클러스터 환경에서 QoS 향상을 위한 소비 전력 예측 (Prediction of Power Consumption for Improving QoS in an Energy Saving Server Cluster Environment)

  • 조성철;강산하;문흥식;곽후근;정규식
    • 정보처리학회논문지:컴퓨터 및 통신 시스템
    • /
    • 제4권2호
    • /
    • pp.47-56
    • /
    • 2015
  • 에너지 절감형 서버 클러스터 환경에서는 서버 전원 모드가 부하상황에 따라 제어된다. 다시 말하면 현재 부하를 처리하는 데 필요한 대수의 서버들만 ON하고 나머지 서버들은 OFF한다. 이 알고리즘은 정상적인 상황에서는 잘 동작하지만 부하가 급증 또는 급감하는 비정상적인 상황에서는 QoS를 보장할 수 없다. 왜냐하면 서버가 OFF에서 ON으로 바뀌는 데 필요한 지연시간 때문에 ON 서버 대수를 당장 증가시킬 수 없기 때문이다. 본 논문에서는 정상적인 상황뿐만 아니라 비정상적인 상황에서도 QoS를 향상시키는 새로운 소비 전력 예측 알고리즘을 제안한다. 제안된 예측 알고리즘은 기존 시계열 분석에 기반한 예측과 추세를 반영한 예측 조정의 두 부분으로 구성된다. 15대의 서버 클러스터를 이용하여 실험이 수행되었고, 4가지 유형의 기존의 시계열 예측 모델과 본 논문에서 제안하는 4가지 유형의 수정된 모델에 대해 성능을 비교하였다. 실험 결과 4가지 유형 중 추세조정 지수평활법(ESTA)과 본 논문에서 제안된 ESTA(MESTA)가 표준화된 QoS 및 단위전력당 좋은 응답수 측면에서 가장 우수한 성능을 보였으며, 또한 본 논문에서 제안한 MESTA 알고리즘이 기존의 ESTA 알고리즘에 비해 가상 부하패턴과 실제 부하패턴에 대해 QoS가 7.5%, 3.3% 각각 향상됨을 보여주었다.

EEFL을 이용한 지능형 조명시스템 제어장치 (EEFL using intelligent lighting system control device)

  • 박양재
    • 디지털융복합연구
    • /
    • 제11권4호
    • /
    • pp.229-234
    • /
    • 2013
  • 본 연구의 목적은 감성조명용 조명기기의 조도 및 색온도 표현능력을 극대화할 수 있는 최적의 광원조합을 효율적으로 제어할 수 있는 제어장치를 개발하는데 있다. 실내조명으로 사용할 수 있는 다양한 색온도에 대하여 사람이 편안함을 느끼는 조도영역을 찾아내고 이를 조합함으로서 감성조명을 실현할 수 있다. 이를 위하여 감성조명용 조명기기는 2000K와 8000K의 서로 다른 색온도를 가지는 형광램프로 구성하였으며 각각의 형광램프의 수량을 변화시키며 조명기기의 조도 및 색온도 표현능력을 광학 시뮬레이션을 통하여 평가하였다. 사용자가 원하는 조명환경을 휴식, 대화, 모임, 손님접대, 예술 등의 5가지로 구분하여 적외선 리모콘으로 수신단에 전송하면 수신단에서 PC0~PC4 병렬포트를 통해서 사용자가 선택한 모드에 맞는 DC전압을 출력한다. DC전압이 EEFL 인버터에 입력되고 입력된 DC전압 레벨에 따라 EEFL의 dimming 값이 변하면서 사용자가 원하는 조명환경(조도 및 색온도)를 만들고 인체감지센서를 사용하여 사람이 없을 경우에는 EEFL을 자동으로 꺼지도록 함으로써 소비전력을 절약할 수 있도록 개발하였다.

Design and Realization of a Digital PV Simulator with a Push-Pull Forward Circuit

  • Zhang, Jike;Wang, Shengtie;Wang, Zhihe;Tian, Lixin
    • Journal of Power Electronics
    • /
    • 제14권3호
    • /
    • pp.444-457
    • /
    • 2014
  • This paper presents the design and realization of a digital PV simulator with a Push-Pull Forward (PPF) circuit based on the principle of modular hardware and configurable software. A PPF circuit is chosen as the main circuit to restrain the magnetic biasing of the core for a DC-DC converter and to reduce the spike of the turn-off voltage across every switch. Control and I/O interface based on a personal computer (PC) and multifunction data acquisition card, can conveniently achieve the data acquisition and configuration of the control algorithm and interface due to the abundant software resources of computers. In addition, the control program developed in Matlab/Simulink can conveniently construct and adjust both the models and parameters. It can also run in real-time under the external mode of Simulink by loading the modules of the Real-Time Windows Target. The mathematic models of the Push-Pull Forward circuit and the digital PV simulator are established in this paper by the state-space averaging method. The pole-zero cancellation technique is employed and then its controller parameters are systematically designed based on the performance analysis of the root loci of the closed current loop with $k_i$ and $R_L$ as variables. A fuzzy PI controller based on the Takagi-Sugeno fuzzy model is applied to regulate the controller parameters self-adaptively according to the change of $R_L$ and the operating point of the PV simulator to match the controller parameters with $R_L$. The stationary and dynamic performances of the PV simulator are tested by experiments, and the experimental results show that the PV simulator has the merits of a wide effective working range, high steady-state accuracy and good dynamic performances.

전력선통신(PLC) 방식을 이용한 스마트콘센트와 게이트웨이에 관한 연구 (A Study on the Smart Outlet and Gateway Using Power Line Communication)

  • 박성진;김유진;박인지;김진영;임창균
    • 한국전기전자재료학회논문지
    • /
    • 제33권4호
    • /
    • pp.331-335
    • /
    • 2020
  • In this study, through the accumulated technologies such as real-time monitoring of power consumption using power line communication (PLC) method, power control, and automatic blocking of standby power, to commercialize them, we developed the hardware design, algorithm, protocol and module along with data transmission using PLC. We conducted the study to develop advanced products. We also proposed cloud-based smart outlet products with a novel type of outlet. These products can measure the internal power consumption through the H/W modules and the modules that control the power of household appliances connected to the smart outlets and smart plugs. Subsequently, they transmit the measurements to the energy saving system server via a communication module. This system can control the terminal device connected to the Gateway (G/W) server through a mobile phone. This will allow the customer to check the power consumption of the building at any given time, to turn the terminal on/off, and to maximize the energy efficiency during the construction of new apartments or multi-family housing in an area.

Tetracycline Inducible Retrovirus Vector System에 의한 GFP 유전자의 발현 조절 (Regulation of GFP Expression Using the Tetracycline Inducible Retroviral Vector System)

  • 구본철;권모선;김태완
    • Reproductive and Developmental Biology
    • /
    • 제29권1호
    • /
    • pp.57-62
    • /
    • 2005
  • 본 연구에서는 retrovirus를 이용한 유전자 전이에 있어서 대두되는 큰 문제점의 하나인 외래 유전자의 지속적인 발현으로 인한 개체의 생리적인 손상을 최소화하기 위하여 tetracycline계 물질의 공급 여부에 따라서 발현을 유도적으로 조절할 수 있는 one vector 형태의 Tet-On system을 구축하고자 하였다. 또한 WPRE 서열을 이 vector 상에 도입하여 유도적 조건에서 외래 유전자의 발현이 보다 강하게 일어날 수 있는 효율적인 retrovirus vector system을 확립하고자 하였다. 구축한 각각의 vector system에서 fluorometry와 western blotting을 이용하여 GFP 유전자의 발현 정도를 비교 측정한 결과, RevTRE-EGFP-WPRE-RSVp-rtTA2SM2 virus를 이용하여 유전자를 전이시킨 표적세포에서 GFP의 절대적인 발현량이 가장 큰 것으로 나타났고, 유전자 발현의 turn on/off에 의한 유도율은 RevTRE-EGFP-RSVp-rtTA2SM2-WPRE virus의 경우에서 8∼21배로 가장 높은 것으로 나타났다. 이상의 결과에서 외래 유전자의 발현을 효율적으로 조절할 수 있는 vector system은 WPRE가 rtTA2SM2 서열의 3에 위치한 형태로, 이 system을 이용하여 생산한 고감염가의 virus는 유전자 치료나 형질전환 동물의 생산에 있어서 요구되는 외래 유전자의 발현을 효율적으로 조절할 수 있는 수단이 될 것이다.

포워드형 3선 PWM 정류기를 이용한 새로운 DC 48[V] 통신용 전원시스템의 특성 해석 (The Characteristics Analysis of New Dc 48[V] Telecommunication Power System using Forward Type three Phase Rectifier)

  • 서기영
    • 조명전기설비학회논문지
    • /
    • 제20권1호
    • /
    • pp.34-40
    • /
    • 2006
  • 본 논문에서는 포워드형 3상 PWM 정류기를 이용한 새로운 DC 48[V] 통신용 전원시스템을 제안하여 역률과 효율, 리플 전압의 개선에 관하여 서술하였다. 제안된 DC 48[V] 통신용 전원시스템은 각 선간에 스위치와 인덕터 그리고 콘덴서가 조합된 전력변환장치로 구성되며, 전력변환장치내의 각 스위치의 턴-온시 제어 주기내의 도통시간을 조정하여 역률 1의 정현파 전류를 얻었다. 그리고 일반적인 PWM 정류기를 포워드 형태의 PWM 정류기로 구성함으로써 스위치의 온-오프시 발생되는 피크 전류를 작게 하여 변환 효율 92.1[%]을 얻었다. 또한 고조파 입력전류 규제값(IEC61000-3-2 Class-A)을 만족하는 입력 전류를 가지며, 3상 전원의 왜곡이 중첩되는 상태에서도 출력 전압의 맥동성분을 저감시켰다.

소형 휴대기기용 DC-DC 변환기를 위한 전압 보호회로 설계 (Design of a Voltage Protection Circuit for DC-DC Converter of the Potable Device Application)

  • 박호종;허윤석;박용수;김남태;송한정
    • 전자공학회논문지 IE
    • /
    • 제49권1호
    • /
    • pp.18-23
    • /
    • 2012
  • 본 논문에서 소형 휴대기기용 DC-DC 변환기를 위한 전압보호회로를 설계 하였다. 제안하는 전압보호회는 저전압 보호회로(UVLO)와 고전압 보호회로(OVP) 로 구성되며, 비교기와 바이어스 회로를 사용하여 구현하였다. XFAB $1{\mu}m$ CMOS 공정을 SPICE 모의실험을 통하여 특성 확인을 하였다. 모의실험 결과, 저전압 보호회로(UVLO)는 입력 전압이 4.8 V 이상이 되면 턴-온 되며, 4.2 V 이하가 되면 턴-오프가 되어 저전압의 입력전압이 인가될 때 회로의 오작동을 막을 수 있다. 고전압 보호회로(OVP)는 기준전압 3.8V 이상의 출력전압이 발생하였을 때 회로를 차단하여 소자의 파괴를 막아 안정성과 신뢰성을 높일 수 있다. 또 가상의 DC-DC 변환기 제어회로에 연결한 결과 전압의 이상에 따른 전압보호회로의 동작여부를 확인하였다. 본 논문에서 제안하는 전압보호회로는 DC-DC 변환기의 보호회로 셀로 유용하게 사용 될 것으로 사료된다.

외래 유전자의 효율적인 발현 조절을 위한 개선된 Tetracycline-Inducible Expression System의 구축 (Construction of Improved Tetracycline-Inducible Expression System for the Effective Regulation of Transgene Expression)

  • 구본철;권모선;김태완
    • Reproductive and Developmental Biology
    • /
    • 제33권1호
    • /
    • pp.63-69
    • /
    • 2009
  • In this study we tried to construct a more efficient tetracycline-inducible gene expression system by replacing previous key elements with more advance ones. At the beginning, we substituted PGK (phophoglycerate kinase) promoter for CMV (cytomegalovirus) promoter to control "$rtTA2^sM2$" which has been known for high induction efficiency in response to tetracycline. With this modification, expression of the EGFP marker gene under the induction condition was significantly increased. Next, we replaced "TRE" fragment with a modified version named "TRE-tighf" which has been reported to have higher affinity and specificity to the transactivator by minor base change of the "TRE" DNA fragment sequence. Use of "TRE-tighf" instead of "TRE" resulted in more than 10 fold increment in terms of induction efficiency and significant decrement of background expression in non-inducible condition. By combining PGK promoter and "TRE-tight" fragment, we could upgrade previous tetracycline-inducible system to show more stringent turn on/off gene switch ability and stronger expression of the gene of our interest. Use of this newly developed system must be very helpful to the studies of gene expression, especially to the transgenic animal study in which non-controllable constitutive expression of the transgene has been one of the urgent problems to be solved.

분산형 서버 구조 기반 Map 밸런스 서버를 이용한 게임 서버 간 부하 관리 방법 (A Management method of Load Balancing among Game Servers based on Distributed Server System Using Map Balance Server)

  • 김순곤;이남재;양승원
    • 한국항행학회논문지
    • /
    • 제15권6호
    • /
    • pp.1034-1041
    • /
    • 2011
  • 일반적으로 분산 형 구조의 게임서버시스템 하에서 게임 배경처리는 일정크기로 나누어진 여러 개의 부분 배경들을 다수의 게임서버가 나누어서 처리한다. 그런데 분할된 게임 배경에 대한 게임 사용자들의 선호도가 사용자의 특성에 따라 다르게 나타나기 때문에 모든 게임 배경 내 사용자들의 분포를 일률적으로 만들기는 매우 어렵다. 이 때문에 캐릭터들이 한 장소에 급격히 집중되어 게임이 진행되는 경우, 서버가 처리할 수 있는 한계를 넘어 시스템이 일시적으로 다운되는 문제가 발생 할 수 있으며, 그 반대의 경우 수행할 캐릭터가 없는 상황에서도 배경처리를 계속 수행해야 하므로 게임서버의 효율이 상당히 떨어지게 된다. 이를 해결하기 위하여 본 논문에서는 Map 밸런스 서버를 이용하여 사용자 처리를 위한 부하를 비교적 균등화 시킬 수 있는 Map 관리 방법을 제안 하였다. 제안한 모델 하에서는 사용자가 활동하지 않는 게임 내 공간 처리를 일시 중지시키는 방법으로 게임 서버의 부하를 감소시킬 수 있으며, 서버 간 처리하는 배경을 새로 할당하여 부하를 재분배함으로써 서버들의 효율을 극대화할 수 있다.

DC-DC 부스트 변환기를 이용한 열전에너지 하베스팅 회로 (Thermoelectric Energy Harvesting Circuit Using DC-DC Boost Converter)

  • 윤은정;박종태;유종근
    • 전기전자학회논문지
    • /
    • 제17권3호
    • /
    • pp.284-293
    • /
    • 2013
  • 본 논문에서는 열전에너지 하베스팅을 위한 저전압 DC-DC 부스트 변환기를 설계하였다. 설계된 변환기는 열전소자의 작은 출력전압으로부터 시동회로를 통해 일정 전압까지 승압된 VDD를 얻으며, 이는 내부 컨트롤 블록을 동작시키는데 사용된다. VDD가 원하는 전압 값에 도달하면 전압감지기가 이를 감지하고 시동회로에 공급되는 전류를 차단하여 전류소모를 최소화한다. 이후 비교기의 출력에 따라 VDD를 위한 DC-DC 변환기와 최종출력 VOUT을 위한 DC-DC 변환기를 번갈아가며 동작시켜서 최종적으로 승압된 VOUT을 얻는다. 모의실험 결과, 설계한 변환기는 200mV의 입력으로부터 2.65V의 VOUT을 출력하며, 최대 전력효율은 63%이다. $0.35{\mu}m$ CMOS 공정을 사용하여 설계한 칩의 크기는 PAD를 포함하여 $1.3mm{\times}0.7mm$이다.