• 제목/요약/키워드: Trapped charge

검색결과 87건 처리시간 0.032초

고전계인가처리된 고밀도 폴리에티렌의 열자극전류 (Thermally Stimulated Current from High Density Polyethylene Treated by a High Field Application)

  • 이덕출
    • 전기의세계
    • /
    • 제27권3호
    • /
    • pp.31-35
    • /
    • 1978
  • In this paper, in order to clarify the mature of traps in polymer, the thermally stimulated current (TSC) measurements were mad on high density polyethylene by changing the condition of the high-field treatment such as the strength of the field (Fe), the treatment time (te) and the heating rate (.betha.). In addition, the TSC measured from the HDPE was compared with that from LDPE having different crystallinity. The obtained results can suggest that the trapping proceeds during the high-field treatment and the trap associated with the peak P$_{2}$ may have the closed relation to drystallinity and the release of trapped charge is enhanced by the molecular motion.

  • PDF

EMTP를 이용한 선로 재폐로시 포획 전하의 영향 분석 (Analysis of Trapped Charge for Reclosing using EMTP)

  • 신민화;여상민;김철환
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 제38회 하계학술대회
    • /
    • pp.1942-1943
    • /
    • 2007
  • 전력 계통에서는 순간적인 고장을 제거하고 양질의 전력공급을 지속시키기 위해 재폐로가 사용된다. 계통에서 고장검출 이후 차단기가 개방 되면, 전송 선로에 포획전하가 발생하여 높은 잔류 전압을 발생 시키고, 이러한 포획 전하는 선로의 재폐로시 과전압, 과전류를 발생시킨다. 재폐로시 포획 전하에 의한 과전압은 pre-insertion 저항을 삽입함으로서 경감시킬 수 있다. 본 논문에서는 이러한 포획 전하에 의한 영향을 EMTP를 통하여 분석하였다.

  • PDF

High-k 유전박막 MIS 커패시터의 플라즈마 etching damage에 대한 연구 (Plasma Etching Damage of High-k Dielectric Layer of MIS Capacitor)

  • 양승국;송호영;오범환;이승걸;이일항;박새근
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 II
    • /
    • pp.1045-1048
    • /
    • 2003
  • In this paper, we studied plasma damage of MIS capacitor with $Al_2$O$_3$ dielectric film. Using capacitor pattern with the same area but different perimeters, we tried to separate etching damage mechanism and to optimize the dry etching process. After etching both metal and dielectric layer by the same condition, leakage current and C-V measurements were carried out for Pt/A1$_2$O$_3$/Si structures. The flatband voltage shift was appeared in the C-V plot, and it was caused by the variation of the fixed interface charge and the interface trapped charge. From I-V measurement, it was found the leakage current along the periphery could not be ignored. Finally, we established the process condition of RF power 300W, 100mTorr, Ar/Cl$_2$ gas 60sccm as an optimal etching condition.

  • PDF

CSL-NOR형 SONOS 플래시 메모리의 Multi-bit 적용과 국소 트랩 전하 분포 조사 (A investigation for Local Trapped Charge Distribution and Multi-bit Operation of CSL-NOR type SONOS Flash Memory)

  • 김주연;안호명;한태현;김병철;서광열
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2004년도 하계학술대회 논문집 Vol.5 No.1
    • /
    • pp.37-40
    • /
    • 2004
  • SONOS를 이용한 전하트랩형 플래시 메모리를 통상의 0.35um CMOS 공정을 이용하여 제작하였으며 그 구조는 소스를 공통(CSL. Common Source Line)으로 사용하는 NOR형으로 하였다. 기존의 공정을 그대로 이용하면서 멀티 비트 동작을 통한 실질적 집적도 향상을 얻을 수 있다면 그 의미가 크다고 하겠다. 따라서 본 연구에서는CSL-NOR형 플래시 구조에서 멀티 비트을 구현하기위한 최적의 프로그램/소거/읽기 전압 조건을 구하여 국소적으로 트랩된 전하의 분포를 전하펌핑 방법을 이용하여 조사하였다. 또한 이 방법을 이용하여 멀티 비트 동작 시 문제점으로 제시된 전하의 측면확산을 측정하였다.

  • PDF

3D NAND Flash Memory의 Remnant Polarization(Pr)과 Saturated Polarization(Ps)에 따른 Retention 특성 분석 (The Analysis of Retention Characteristic according to Remnant Polarization(Pr) and Saturated Polarization(Ps) in 3D NAND Flash Memory)

  • 이재우;강명곤
    • 전기전자학회논문지
    • /
    • 제26권2호
    • /
    • pp.329-332
    • /
    • 2022
  • 본 논문에서는 ferroelectric(HfO2)구조가 적용된 3D NAND flash memory의 parameter에 따른 lateral charge migration의 retention과 Vth를 분석하였다. Ps가 클수록 Program 시 ferroelectric에서 가능한 최대 polarization이 크기 때문에 초기 Vth는 Ps 25µC/cm2 보다 Ps 70µC/cm2에서 약 1.04V차이로 커진다. 또한 Program 이후 trap된 전자는 시간이 지남에 따라서 lateral charge migration이 발생한다. Program 이후 gate에 전압을 가하지 않고 ferroelectric은 polarization을 유지하기 때문에 Ps와 크게 관계없이 Pr이 클수록 polarization이 커지고 lateral charge migration에 의한 ∆Vth는 Pr 5µC/cm2 보다 Pr 50µC/cm2에서 약 1.54V차이로 작아진다.

실리콘 나노와이어 N-채널 GAA MOSFET의 항복특성 (Breakdown Characteristics of Silicon Nanowire N-channel GAA MOSFET)

  • 류인상;김보미;이예린;박종태
    • 한국정보통신학회논문지
    • /
    • 제20권9호
    • /
    • pp.1771-1777
    • /
    • 2016
  • 본 논문에서는 나노와이어 N-채널 GAA MOSFET의 항복전압 특성을 측정과 3 차원 소자 시뮬레이션을 통하여 분석하였다. 측정에 사용된 나노와이어 GAA MOSFET는 게이트 길이가 250nm이며 게이트 절연층 두께는 6nm이며 채널 폭은 400nm부터 3.2um이다. 측정 결과로부터 나노와이어 GAA MOSFET의 항복전압은 게이트 전압에 따라 감소하다가 높은 게이트 전압에서는 증가하였다. 나노와이어의 채널 폭이 증가할수록 항복전압이 감소한 것은 floating body 현상으로 채널의 포텐셜이 증가하여 기생 바이폴라 트랜지스터의 전류 이득이 증가한 것으로 사료된다. 게이트 스트레스로 게이트 절연층에 양의 전하가 포획되면 채널 포텐셜이 증가하여 항복전압이 감소하고 음의 전하가 포획되면 포텐셜이 감소하여 항복전압이 증가하는 것을 알 수 있었다. 항복전압의 측정결과는 소자 시뮬레이션의 포텐셜 분포와 일치하는 것을 알 수 있었다.

DC 스트레스에 의해 노쇠화된 LDD MOSFET에서 문턱 전압과 Subthreshold 전류곡선의 변화 (The Shift of Threshold Voltage and Subthreshold Current Curve in LDD MOSFET Degraded Under Different DC Stress-Biases)

  • 이명복;이정일;강광남
    • 대한전자공학회논문지
    • /
    • 제26권5호
    • /
    • pp.46-51
    • /
    • 1989
  • DC 스트레스에 의해 노쇠화된 짧은 채널 LDD NMOSFET에서 문턱전압과 subthreshold 전류곡선의 변화를 관측하여 hot-carrier 주입에 의한 노쇠화를 연구하였다. 포화영역에서 정의된 문턱전압의 변화 ${Delta}V_{tex}$를 trapped charge에 기인한 변화성분 ${Delta}V_{ot}$와 midgap에서 문턱전압 영역에 생성된 계면상태에 의한 변화성분${Delta}V_{it}$로 분리하였다. 게이트 전압이 드레인 전압보다 큰 positive oxid field ($V_g>V_d$) 조건에서는 전자들이 게이트 산화막으로 주입되어 문턱전압이 증가되었으나 subthreshold swing은 크게 변화하지 않고 subthreshold 전류곡선만 높은 게이트 전압으로 평행 이동하였다. 게이트 전압이 드레인 전압보다 낮은 negative oxide field ($V_g) 조건에서는 hole이 주입되고 포획된 결과를 보였으나 포획된 positive charge수 보다 더 많은 계면상태가 동시에 생성되어 문턱전압과 subth-reshold swing이 증가되었다.

  • PDF

Cavity and Interface effect of PI-Film on Charge Accumulation and PD Activity under Bipolar Pulse Voltage

  • Akram, Shakeel;Wu, Guangning;Gao, GuoQiang;Liu, Yang
    • Journal of Electrical Engineering and Technology
    • /
    • 제10권5호
    • /
    • pp.2089-2098
    • /
    • 2015
  • With the continuous development in insulation of electrical equipment design, the reliability of the system has been enhanced. However, in the manufacturing process and during operation under continues stresses introduce local defects, such as voids between interfaces that can responsible to occurrence of partial discharge (PD), electric field distortion and accumulation of charges. These defects may lead to localize corrosion and material degradation of insulation system, and a serious threat to the equipment. A model of three layers of PI film with air gap is presented to understand the influence of interface and voids on exploitation conditions such as strong electrical field, PD activity and charge movement. The analytical analysis, and experimental results are good agreement and show that the lose contact between interfaces accumulate more residual charges and in consequences increase the electric field intensity and accelerates internal discharges. These residual charges are trapped charges, injected by the electrodes has often same polarity, so the electric field in cavities increases significantly and thus partial discharge inception voltage (PDIV) decreases. Contrary, number of PD discharge quantity increases due to interface. Interfacial polarization effect has opposite impact on electric field and PDIV as compare to void.

CCD Image Sensor with Variable Reset Operation

  • Park, Sang-Sik;Uh, Hyung-Soo
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제3권2호
    • /
    • pp.83-88
    • /
    • 2003
  • The reset operation of a CCD image sensor was improved using charge trapping of a MOS structure to realize a loe voltage driving. A DC bias generating circuit was added to the reset structure which sets reference voltage and holds the signal charge to be detected. The generated DC bias is added to the reset pulse to give an optimized voltage margin to the reset operation, and is controlled by adjustment of the threshold voltage of a MOS transistor in the circuit. By the pulse-type stress voltage applied to the gate, the electrons and holes were injected to the gate dielectrics, and the threshold voltage could be adjusted ranging from 0.2V to 5.5V, which is suitable for controlling the incomplete reset operation due to the process variation. The charges trapped in the silicon nitride lead to the positive and negative shift of the threshold voltage, and this phenomenon is explained by Poole-Frenkel conduction and Fowler-Nordheim conduction. A CCD image sensor with $492(H){\;}{\times}{\;}510(V)$ pixels adopting this structure showed complete reset operation with the driving voltage of 3.0V. The resolution chart taken with the image sensor shows no image flow to the illumination of 30 lux, even in the driving voltage of 3.0V.

Influence of Illumination on Domain Switching and Photovoltaic Current in Poled $(Pb_{1x}La_x)TiO_3$ Freeoelectric Ceramics

  • Park, Si-Kyung;Park, Dong-Gu;Kim, Sung-Ryul
    • The Korean Journal of Ceramics
    • /
    • 제6권3호
    • /
    • pp.267-271
    • /
    • 2000
  • The influence of photoexcited nonequilibrium carriers on domain switching and photovoltaic current was investigated in two kinds of poled La-modified PbTiO$_3$ferroelectric ceramics, (Pb$_{0.85}$La$_{0.15}$)TiO$_3$and (Pb$_{0.76}$La$_{0.24}$)TiO$_3$, under illumination in the absence of external electric field. Both photovoltaic current and cumulative AE event counts increased with illumination time. The observed nonsteady-state photovoltaic current could be explained on the basis of the cycles of a series of physical events consisting the establishment of space charge field by photoexcited carriers trapped at the grain boundaries, the photoinduced domain switching, and the increase in the remanent polarization. An analysis of energy distribution of the observed AE signals also revealed that the space charge field in (Pb$_{0.85}$La$_{0.15}$)TiO$_3$allowed both 18$0^{\circ}C$ and 90$^{\circ}$domains to be switched during illumination.

  • PDF