• 제목/요약/키워드: Transmission Gate

검색결과 187건 처리시간 0.03초

STATCON과 송전계통의 동적응동 분석을 위한 EMTP 시뮬레이션 모델 (EMTP SIMULATION MODEL TO ANALYZE DYNAMIC INTERACTION BETWEEN STATCON AND TRANSMISSION SYSTEM)

  • 한병문
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1995년도 하계학술대회 논문집 A
    • /
    • pp.446-448
    • /
    • 1995
  • This paper dscribes a detail simulation model with EMTP (Electro-Magnetic Transients Program) which is very effective to analyze the interaction between the ac transmission line and STATCON (static condenser). The SATCON was represented by two voltage-source converters connected in parallel and sharing an energy storage dc capacitor bank. The voltage source converters was modeled with ideal gate turn-off switches. The power system was represented by a detail generator model and a distributed tramnsmission line model for detail performance analyses. Analysis results show that the conceived simulation model is very effective to analyze the interaction between the ac transmission line and STATCON, and to evaluate the performance of STATCON.

  • PDF

HSTL을 이용한 전송선로에서의 데이터 전송특성 시뮬레이션 (Data Transmission Specific Simulation of Transmission Line using HSTL)

  • 김석환;허창우
    • 한국정보통신학회논문지
    • /
    • 제15권8호
    • /
    • pp.1777-1781
    • /
    • 2011
  • 본 연구는 통신 시스템 설계 시 백플레인 (Backplane)에서 HSTL (High-Speed Transceiver Logic)의 데이터 전송 및 수신 특성을 HSPICE를 사용하여 시뮬레이션을 수행하고 FPGA에 실제 구현하여 데이터 전송특성 분석하여 시뮬레이션 결과 비교 설명 하였다. 시뮬레이션과 측정 조건은 point to point 배선 길이에 대해 데이터 전송 특성을 가능한 데이터 전송 및 수신 한계 속도에 대해 검토 하였다. 측정 결과 point to point 접속 신호 전송 및 수신 한계속도에 영향을 주는 요인은 배선 길이와 주변 전기적 잡음이 매우 중요한 역할을 함을 알 수 있었다.

Organic-Inorganic Nanohybrid Structure for Flexible Nonvolatile Memory Thin-Film Transistor

  • 윤관혁;;성명모
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.118-118
    • /
    • 2011
  • The Nano-Floating Gate Memory(NFGM) devices with ZnO:Cu thin film embedded in Al2O3 and AlOx-SAOL were fabricated and the electrical characteristics were evaluated. To further improve the scaling and to increase the program/erase speed, the high-k dielectric with a large barrier height such as Al2O3 can also act alternatively as a blocking layer for high-speed flash memory device application. The Al2O3 layer and AlOx-SAOL were deposited by MLD system and ZnO:Cu films were deposited by ALD system. The tunneling layer which is consisted of AlOx-SAOL were sequentially deposited at $100^{\circ}C$. The floating gate is consisted of ZnO films, which are doped with copper. The floating gate of ZnO:Cu films was used for charge trap. The same as tunneling layer, floating gate were sequentially deposited at $100^{\circ}C$. By using ALD process, we could control the proportion of Cu doping in charge trap layer and observe the memory characteristic of Cu doping ratio. Also, we could control and observe the memory property which is followed by tunneling layer thickness. The thickness of ZnO:Cu films was measured by Transmission Electron Microscopy. XPS analysis was performed to determine the composition of the ZnO:Cu film deposited by ALD process. A significant threshold voltage shift of fabricated floating gate memory devices was obtained due to the charging effects of ZnO:Cu films and the memory windows was about 13V. The feasibility of ZnO:Cu films deposited between Al2O3 and AlOx-SAOL for NFGM device application was also showed. We applied our ZnO:Cu memory to thin film transistor and evaluate the electrical property. The structure of our memory thin film transistor is consisted of all organic-inorganic hybrid structure. Then, we expect that our film could be applied to high-performance flexible device.----못찾겠음......

  • PDF

중성빔 식각과 중성빔 원자층 식각기술을 이용한 TiN/HfO2 layer gate stack structure의 저 손상 식각공정 개발

  • 연제관;임웅선;박재범;김이연;강세구;염근영
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.406-406
    • /
    • 2010
  • 일반적으로, 나노스케일의 MOS 소자에서는 게이트 절연체 두께가 감소함에 따라 tunneling effect의 증가로 인해 PID (plasma induced damage)로 인한 소자 특성 저하 현상을 감소하는 추세로 알려져 있다. 하지만 요즘 많이 사용되고 있는 high-k 게이트 절연체의 경우에는 오히려 더 많은 charge들이 trapping 되면서 PID가 오히려 더 심각해지는 현상이 나타나고 있다. 이러한 high-k 게이트 식각 시 현재는 주로 Hf-based wet etch나 dry etch가 사용되고 있지만 gate edge 영역에서 high-k 게이트 절연체의 undercut 현상이나 PID에 의한 소자특성 저하가 보고되고 있다. 본 연구에서는 이에 차세대 MOS 소자의 gate stack 구조중 issue화 되고 있는 metal gate 층과 gate dielectric 층의 식각공정에 각각 중성빔 식각과 중성빔 원자층 식각을 적용하여 전기적 손상 없이 원자레벨의 정확한 식각 조절을 해줄 수 있는 새로운 two step 식각 공정에 대한 연구를 진행하였다. 먼저 TiN metal gate 층의 식각을 위해 HBr과 $Cl_2$ 혼합가스를 사용한 중성빔 식각기술을 적용하여 100 eV 이하의 에너지 조건에서 하부층인 $HfO_2$와 거의 무한대의 식각 선택비를 얻었다. 하지만 100 eV 조건에서는 낮은 에너지에 의한 빔 스케터링으로 실제 패턴 식각시 etch foot이 발생되는 현상이 관찰되었으며, 이를 해결하기 위하여 먼저 높은 에너지로 식각을 진행하고 $HfO_2$와의 계면 근처에서 100 eV로 식각을 해주는 two step 방법을 사용하였다. 그 결과 anistropic 하고 하부층에 etch stop된 식각 형상을 관찰할 수 있었다. 다음으로 3.5nm의 매우 얇은 $HfO_2$ gate dielectric 층의 정확한 식각 깊이 조절을 위해 $BCl_3$와 Ar 가스를 이용한 중성빔 원자층 식각기술을 적용하여 $1.2\;{\AA}$/cycle의 단일막 식각 조건을 확립하고 약 30 cycle 공정시 3.5nm 두께의 $HfO_2$ 층이 완벽히 제거됨을 관찰할 수 있었다. 뿐만 아니라, vertical 한 식각 형상 및 향상된 표면 roughness를 transmission electron microscope(TEM)과 atomic force microscope (AFM)으로 관찰할 수 있었다. 이러한 중성빔 식각과 중성빔 원자층 식각기술이 결합된 새로운 gate recess 공정을 실제 MOSFET 소자에 적용하여 기존 식각 방법으로 제작된 소자 결과를 비교해 본 결과 gate leakage current가 약 one order 정도 개선되었음을 확인할 수 있었다.

  • PDF

2-선 양방향 선로 스위칭 링을 위한 자기치유 공간분할 스위치 소자 (A Self-healing Space-Division Switch for a 2-Fiber Bidirectional Line Switched Ring)

  • 이상훈;김성진
    • 한국통신학회논문지
    • /
    • 제26권12C호
    • /
    • pp.240-248
    • /
    • 2001
  • 본 논문에서는 현재 우리 나라의 초고속 국가기간전송망의 기본 전송장비인 2.5Gb/s SDH 전송시스템에 적용되어 2-선 양방향 선로 스위칭 링의 자기치유동작을 가능하게 하는 공간분할스위치 소자의 설계와 시스템에의 적용을 다룬다. Compass tool로 설계된 스위치 소자는 1.25Gb/s의 스위치 처리용량을 가지며 0.8$\mu\textrm{m}$ CMOS gate-array로 제작되었다. 제안된 스위치 소자는 2-선 양방향 전송선로 상에 장애가 발생했을 때 신속한 자기치유동작을 가능하게 한다. 스위치의 구조는 Add/Drop 제어부, Cross-point switch, 데이터 프레임 위상 정렬부, 비장착(Unequipped) 신호 프레이머부, 프로세서 접속부 등으로 구성된다. 제작된 2개의 스위치를 병렬구조로 구성하여 2.5Gb/s SDH 전송시스템에 적용하여 시험한 결과 임의의 광선로 장애 시 신호채널들의 링 스위칭 동작으로 즉시 복구가 가능함을 보여준다.

  • PDF

3차원 신호 전송을 위한 체계적인 역사상 알고리즘 (A Systematic Demapping Algorithm for Three-Dimensional Signal Transmission)

  • 강석근
    • 한국정보통신학회논문지
    • /
    • 제18권8호
    • /
    • pp.1833-1839
    • /
    • 2014
  • 본 논문에서는 3차원 격자형 신호성상도를 위한 체계적인 역사상 알고리즘을 제시한다. 제안된 알고리즘은 8분 공간 결정, 원점과의 거리 계산, 심볼 좌표 결정 등의 세부 기능으로 구성된다. 이는 세부 기능의 조정에 따라 체계적인 확장이 가능하므로 더 큰 격자형 신호성상도에도 적용이 가능하다. 제시된 알고리즘의 검증을 위하여 3차원 신호전송시스템을 구현하여 모의실험을 수행하였다. 여기서는 field programmable gate array를 이용한 하드웨어 기반 시스템과 $Matlab^{(R)}$을 이용한 소프트웨어 기반 시스템을 구현하여 시스템의 동작과 성능을 비교하였다. 그 결과, 가산성 백색 가우시안 잡음 환경에서 두 시스템은 거의 동일한 오류성능을 가지는 것으로 나타났다. 또한 하드웨어 기반 시스템은 정보원 이진 데이터열의 3차원 신호로의 변환과 이로부터 원래의 이진열을 완벽하게 복원함을 확인하였다. 이로부터 제안된 알고리즘과 구현된 3차원 전송시스템은 정확하게 동작하는 것으로 판단된다.

Simulative Investigation of Spectral Amplitude Coding Based OCDMA System Using Quantum Logic Gate Code with NAND and Direct Detection Techniques

  • Sharma, Teena;Maddila, Ravi Kumar;Aljunid, Syed Alwee
    • Current Optics and Photonics
    • /
    • 제3권6호
    • /
    • pp.531-540
    • /
    • 2019
  • Spectral Amplitude Coding Optical Code Division Multiple Access (SAC OCDMA) is an advanced technique in asynchronous environments. This paper proposes design and implementation of a novel quantum logic gate (QLG) code, with code construction algorithm generated without following any code mapping procedures for SAC system. The proposed code has a unitary matrices property with maximum overlap of one chip for various clients and no overlaps in spectra for the rest of the subscribers. Results indicate that a single algorithm produces the same length increment for codes with weight greater than two and follows the same signal to noise ratio (SNR) and bit error rate (BER) calculations for a higher number of users. This paper further examines the performance of a QLG code based SAC-OCDMA system with NAND and direct detection techniques. BER analysis was carried out for the proposed code and results were compared with existing MDW, RD and GMP codes. We demonstrate that the QLG code based system performs better in terms of cardinality, which is followed by improved BER. Numerical analysis reveals that for error free transmission (10-9), the suggested code supports approximately 170 users with code weight 4. Our results also conclude that the proposed code provides improvement in the code construction, cross-correlation and minimization of noises.

밸브 형식별 유량제어범위 결정에 관한 연구 (Study of Flow Control Range according to Valve Type)

  • 박종호;박한영
    • 한국유체기계학회 논문집
    • /
    • 제14권5호
    • /
    • pp.39-47
    • /
    • 2011
  • Flow control range of valve, which is installed on pipeline, varies according to valve type, pipe diameter, pipe length, roughness, and elevation difference of both ends of pipeline. A lot of computation efforts and knowledge are needed to estimate flow control range of valve, considering above many parameters. The table of flow control range of each valve type is presented for convenience of pipeline design engineers who must make decision of valve size and type in this study. Also the reason that butterfly valve is recommended for flow control, and gate valve is forbidden is presented via quantification and figures in this study.

전력계통용 파워일렉트로닉스 기기

  • 대한전기협회
    • 전기저널
    • /
    • 통권277호
    • /
    • pp.69-77
    • /
    • 2000
  • 최근 전력설비 운용상의 여러 가지 과제에 대한 유망한 해결책으로서 파워일렉트로닉스 기기를 사용한 FACTS(Flexible AC Transmission System)가 주목을 받고 있다. 그 중에서도 자려식 변환기를 사용한 FACTS기기는 계통의 유효전력$\cdot$무효전력을 계통의 상태에 의존하지 않고 자유롭게 제어할 수 있어, 계통운용의 유연성을 비약적으로 확대할 수 있는 가능성이 있다. 미쓰비시전기는 전력기기간 계통에서의 자려식 변환기 응용의 파이어니어로서 1991년 간사이전력(주) 태산개폐소에 80Mvar SVG(전지형 무효전력발생장치)를 납품하였으며 또한 자원에너지청의 ''연계강화기술개발'' 보조사업으로 도쿄전력(주)을 비롯하여 전력회사 각사, 전원개발(주)와 (재)전력중앙연구소의 지도 하에 3단자 BTB(Back to Back) 실증시스템용으로 세계 최초의 6인치 GTO(Gate Turn-off Thyristor)를 사용한 53MVA의 자려식 변환기를 제작납품하여 수백MVA 클래스의 자려식변환기 제작기술을 확립하였다. 또한 최근에는 동사가 개발한 신소자 GCT(Gate Commutated Turn-off Thyristor)는 지금까지 대용량 자려식 변환기의 커다란 과제였던 운전손실을 반감할 수 있을 것으로 기대되고 있다. 한편 배전 분야에서는 전압변동, 고조파, 순간전압강하 등의 과제가 증가하고 있어, 미쓰비시전기는 이에 응할 수 있는 파워일렉트로닉스 기기로서 콤팩트 SVG(Static Var Generator), SSTS(Solid-state Transfer Switch), 액티브필너를 다수 납품하여 전력품질문제 해결에 공헌하고 있다.

  • PDF

Au 및 $Au/SiO_2$ 나노입자를 이용한 나노부유게이트메모리 단일소자의 전기적 특성 (Electrical Properties of Nano Floating Gate Memory for Using Au and$ Au/SiO_2$ Nanoparticles)

  • 박병준;김현석;조경아;김상식
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2005년도 하계학술대회 논문집 Vol.6
    • /
    • pp.107-108
    • /
    • 2005
  • Au and $Au/SiO_2$ nanoparticles(NPs) were synthesized by the colloidal method. The formation of Au and $Au/SiO_2$ NPs was confirmed using high resolution transmission electron microscopy (HRTEM). Synthesized solutions were deposited on Si wafer. The electrical properties of structures were measured using a semiconductor analyzer and a LCR meter. Capacitance versus voltage hysterisis curves showed the charge storage effect by Au and $Au/SiO_2$ NPs.

  • PDF