• Title/Summary/Keyword: Transfer switch

검색결과 204건 처리시간 0.022초

동맥전환술: 판상돔맥이식 수기변형과 수술사망의 위험인자 (Arterial Switch Operation: The Technical Modification of Coronary Reimplantation and Risk Factors for Operative Death)

  • 성시찬;이형두;김시호;조광조;우종수;이영석
    • Journal of Chest Surgery
    • /
    • 제37권3호
    • /
    • pp.235-244
    • /
    • 2004
  • 동맥전환술은 대혈관전위증이나 Taussig-Bing 기형의 가장 보편적인 수술법으로 인정되고 있다. 동맥전환술 후 수술사망에 영향을 미치는 위험인자와 함께 관상동맥 이식 수기변형의 유효성을 알아보고자 하였다. 1994년부터 2002년 7월까지 동맥전환술을 동아대학교 병원에서 한 명의 외과의에 의하여 시행된 85예의 대혈관전위증과 양대혈관 우심실기시증 환아를 대상으로 후향적 조사를 하였다. 관상동맥이식 수기변형 등 수술(병원)사망에 관여한다고 생각하는 여러 인자들을 다변량 회귀분석을 통해 수술사망에 미치는 위험인자들을 파악하였다. 전체 수술사망(병원사망)은 모두 17예(20%)였으며 수술사망률이 98년 이전은 31.0% (13/42), 98년 이후는 9.3% (4/43)로 감소하였다. 대동맥궁 기형을 동반하지 않은 경우는 전체 사망률이 12.5% (9/72)였으나 동반된 경우는 61.5% (8/13)로 높은 사망률을 보였다. 관상동맥이식 수기변형을 하지 않은 경우 사망률은 28.1%(18/64)를 보인 반면 관상동맥이식 수기변형을 한 경우는 4.8% (1/21)로 많은 사망률의 감소가 관찰되었다. 다변량 회귀분석에서 심폐기가동시간($\geq$ 250분), 대동맥차단시간($\geq$ 150분), 대동맥궁기형이 동반된 경우, 수술 전 사건(event)이 있었던 경우, 개방 관상동맥 이식술(open coronary reimplantation technique)이 수술사망의 위험인자로 파악되었다. 동맥전환술의 수술사망률은 수술시기가 경과함에 따라 감소하였으며, 대동맥궁 기형의 동반과 술 전 사건(event)이 수술사망의 중요 위험인자였다. 비전형적 관상동맥 형태는 수술사망의 위험요소가 아니었으며 관상동맥 이식의 수기변형이 수술사망을 낮추는 데 매우 유효하였던 것으로 생각된다.

ATM 기반 기지국 제어기에서 저속 가입자 인터페이스 구현 (Implementation of Low-Speed Subscriber Interface in BSC(Base Station Controller) based on ATM)

  • 박재영;최억우허용민홍진표
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.115-118
    • /
    • 1998
  • ATM(Asynchronous Transfer Mode)을 기반으로한 BSC(Base Station Controller)를 이용한 무선 이동통신망에서는 크게 MSC, BSC, BTS로 구성 되어진다. BSC는 MSC(Mobile Switch Center)와의 STM-1급 (155.52Mbps) 정합이 이루어지며, 여러 BTS(Base Transceiver Subsystem)와 T1(1.544Mbps)/E1(2.048Mbps)급 정합이 이루어져 호연결, 관리, 제어 및 MT(Mobile Terminal)의 soft-handoff를 담당한다. BSC내의 저속 가입자 I/F에서는 BTS와 BSC내의 ATM switch와의 정합을 수행하면서 VPI/VCI변환, BSC 내부 cell format으로 변환, 그리고 UPC(Usage Parameter Control)등이 이루어진다. 본 논문에서는 ATM switch를 이용한 BSC 내부의 저속 가입자 I/F의 구현에 관해서 살펴본다.

  • PDF

초전도 코일의 유도성 에너지에 의한 아크현상과 유기 과전압 (Arc Phenomena and Induced Voltage due to Inductive Energy of Superconducting Coil)

  • 최병주;류경우;성기철;김해종
    • 한국초전도ㆍ저온공학회논문지
    • /
    • 제2권1호
    • /
    • pp.24-30
    • /
    • 2000
  • This paper present the characteristics of the internal induced voltage and arc phenomena in liquid helium at the energy transfer from a superconducting magnet to a load resistor. Especially generation mechanism of the oscillated wave from of the coil terminal voltage is analyzed by considering circuit constant of the superconducting magnet, load condition and arc resistance of the mechanical opening switch. The wavefront and peak portion of the voltage are strongly influenced by arc discharge triggered by the switch separation in liquid helium. Abrupt arc extinction leads to voltage oscillation with an enormous peak. It is suggested that the superconducting magnet should be designed to ensure the internal surge when arc is possibly formed by switch opening or coil short circuit between turns or layers. Finally, a suppression method of the oscillating surge is proposed based on the load condition.

  • PDF

버퍼를 장착한 a$\times$b 스위치로 구성된 Fat-tree 망의 성능분석 (Analytical modeling of a Fat-tree Network with buffered a$\times$b switches)

  • 신태지;양명국
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 I
    • /
    • pp.374-377
    • /
    • 2003
  • In this paper, a performance evaluation model of the Fat-Tree network with the multiple-buffered crossbar switches is proposed and examined. Buffered switch technique is well known to solve the data collision problem in the switch network The proposed evaluation model is developed by investigating the transfer patterns of data packets in a switch with output-buffers. Steady state probability concept is used to simplify the analyzing processes. Two important parameters of the network performance, throughput and delay, are then evaluated. To validate the proposed analysis model, the simulation is carried out on the various sizes of Fat-tree networks that use the multiple a$\times$b buffered crossbar switches. It is observed that both analysis and simulation results are match closely.

  • PDF

PSPICE Modeling of Commercial ICs for Switch-Mode Power Supply (SMPS) Design and Simulation

  • Yi, Yun-Jae;Yu, Yun-Seop
    • Journal of information and communication convergence engineering
    • /
    • 제9권1호
    • /
    • pp.74-77
    • /
    • 2011
  • PSPICE modeling of a commercial LED driver IC (TOP245P) and PC817A optocoupler is proposed for the switch-mode power supply (SMPS) (applicable to LED driver) design and simulation. An analog behavioral model of the TOP245P IC including the shunt regulator, under-voltage(UV) detection, over-voltage(OV) shut-down and SR flip-flop is developed by using PSPICE. The empirical equation of PC817A current transfer ratio (CTR) is fitted from the datasheet of PC817A. Two types of SMPSs are simulated with the averaged-model and switching-model. The simulation results by the proposed PSPICE models are in good agreement with those in the data sheet and an experimental data.

Study of a SEPIC-input Self-driven Active Clamp ZVS Converter

  • Cao, Guo-En;Kim, Hee-Jun
    • Journal of international Conference on Electrical Machines and Systems
    • /
    • 제2권2호
    • /
    • pp.202-215
    • /
    • 2013
  • This paper proposes a SEPIC-input, self-driven, active clamp ZVS converter, where an auxiliary winding and a RC delay circuit are employed to drive the active clamp switch and to achieve asymmetrical duty control without any other extra circuits. Based on the fixed dead time and the resonance between capacitors and inductors, both the main switch and the auxiliary switch can rule the ZVS operation. Detailed operation modes are presented to illustrate the self-driven and ZVS principles. Furthermore, an accurate state-space model and the transfer functions of the proposed converter have been presented and analyzed in order to optimize dynamic performance. The model provides efficient prediction of converter operations. Experimental results, based on a prototype with 80V input and 15V/20A output, are discussed to verify the transient and steady performance of the proposed converter.

시뮬레이션을 통한 정류형 초전도 전류발생장치의 동작특성해석 (The Analysis of operational characteristic of superconducting current generator by computer simulation)

  • 추용;주민석;홍중배;고태국
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1995년도 하계학술대회 논문집 A
    • /
    • pp.95-97
    • /
    • 1995
  • A superconducting current generator, or a superconducting rectifier(SCR) is used as a current source to energize a superconducting magnets in SMES, MRI. We selected a full-wave SCR among various SCR models and analyzed its operational characteristics by computer simulation. In process of pumping the current, the improvement of performance is dependent on how much bigger the open resistance of the switch is in comparison to load coil impedance when one of two switches become active. Faster transfer can he seen in resistive commutation mode by shortening the time elapsed for the resistance to arrive at certain level from zero state. Although recovery time for the switch has no direct effect on current pumping, optimal switch design is needed to increasing operational frequency.

  • PDF

ATM망에서 ABR서비스를 위한 Relative Rate 스위치 알고리즘의 성능 해석 (Analysis of a relative rate switch algorithm for the ABR service in ATM networks)

  • 김동호;조유제
    • 한국통신학회논문지
    • /
    • 제23권5호
    • /
    • pp.1384-1396
    • /
    • 1998
  • 본 논문에서는 ATM망에서 ABR (Available Bit Rate) 흐름제어를 위한 RR (Relative Rate) 스위치 알고리즘의 성능을 해석하였다. RR 스위치는 망의 폭주상황을 BRM (Backward Resource Management) 셀의 CI(Congestion Indication) 비트와 NI(No Increase) 비트를 이용하여 송신원에 전달하는 방식이다. 이러한 RR 스위치는 폭주 판단 (congestion detection)과 폭주 통지(congestion notification) 방법에 따라 여러 방식 으로 구현될 수 있다. 본 논문에서는 폭주 판단과 통지 방법에 따른 세 가지 방식의 RR 스위치 알고리즘의 구현 방식을 제안하고, 평형 상태에서 송신원의 ACR (Allowed Cell Rate)과 스위치의 큐 길이의 변화를 유체흐름 근사법(fluid flow approxim­a ation)을 이용하여 해석하였다. 이를 이용하여 RR 스위치에 대한 평형상태에서의 큐 길이의 최대값과 최소값에 대한 상.하한치를 유도하고, ABR 파라미터들의 변화에 따른 큐 길이의 영향을 분석하였다. 또한, 버퍼 고갈에 의한 링크 이용 효율의 저하와 버퍼 범람에 의한 셀 손실을 동시에 방지할 수 있는 RIF(Rate Increase Factor)와 RDF(Rate Decrease Factor) 파라미터의 선택영역을 제시하였다.

  • PDF

ATM망에서 ABR 서비스를 위한 혼잡회피 알고리즘의 성능 분석 및 평가 (A Performance Analysis and Evaluation of Congestion Avoidance Algorithm for ABR service over ATM Networks)

  • 하창승;조익성
    • 한국컴퓨터정보학회논문지
    • /
    • 제7권3호
    • /
    • pp.80-91
    • /
    • 2002
  • ATM 네트워크의 목적은 다양한 네트워크의 접속을 지원하는 것이다. ATM 망에서 ABR 서비스는 CBR, VBR에 할당된 전송률을 제외한 나머지를 이용해서 데이터를 전송한다. 오디오 또는 비디오 데이터와 같이 실시간 전송이 필요한 서비스들은 전송지연이 제한되는 CBR이나 VBR 트래픽을 이용하여 제공할 수 있지만, 이런 경우에는 전체 전송률을 효과적으로 사용하지 못하는 단점이 있다. 따라서 본 논문에서는 ABR 스위치의 스위치 알고리즘인 ERICA(Explicit Rate Indicate Avoidance) 스위치 방식과 EPRCA(Enhanced Proportional Rate Control Algorithm) 스위치 방식의 성능을 평가하기 위하여 시뮬레이션을 수행하였다. 시뮬레이션의 평가 기준으로 과도상태와 정상상태에서 각 송신원에서의 전송률(ACR:Allowed Cell Rate)의 변화, 큐 길이, 링크 대역폭 이용률과 전송률의 공평성 여부를 사용하였다. 실험결과 EPRCA 스위치 방식은 ERICA 방식보다 뛰어난 반응 특성을 나타내는 결과를 얻을 수 있었으며, 안정성과 페어웨어 특성은 ERICA 스위치 방식이 EPRCA 스위치 방식보다 우수한 결과를 얻을 수 있었다.

  • PDF

전하 전달 능력 향상 및 벌크 forward 문제를 개선한 CMOS 전하 펌프 (A Charge Pump with Improved Charge Transfer Capability and Relieved Bulk Forward Problem)

  • 박지훈;김정열;공배선;전영현
    • 대한전자공학회논문지SD
    • /
    • 제45권4호
    • /
    • pp.137-145
    • /
    • 2008
  • 본 논문에서는 출력 단 전달 스위치로 NMOS와 PMOS를 병렬 결합하여 사용하고 벌크 펌핑 회로를 채용한 CMOS 전하펌프를 제안하였다. 제안된 전하 펌프는 NMOS 및 PMOS의 병렬 결합을 통하여 출력 단의 전류전달 능력을 향상시킬 수 있다. 또한, 채용된 벌크 펌핑 회로는 PMOS에 의한 벌크의 순방향 바이어스 문제를 효과적으로 해결할 수 있다. 제안된 회로의 성능을 확인하기 위하여, 80-nm CMOS 공정기술을 이용하여 전하 펌프를 설계하였다. 모사실험을 통한 비교 결과, 제안된 CMOS 전하 펌프는 기존의 NMOS 혹은 PMOS 만을 사용한 전하 펌프들과 비교하여 47% 이상의 전류전달 능력의 향상을 가져왔고 펌핑 속도도 9% 이상 개선되었으며, 동작 시 최대 벌크 순방향 전압 또한 24%이상 개선되어 벌크 순방향 바이어스 문제가 완화되었음을 확인하였다.