• 제목/요약/키워드: Thin film silicon

검색결과 1,233건 처리시간 0.031초

p-채널 다결정 실리콘 박막 트랜지스터의 문턱전압 변동을 보상할 수 있는 5-TFT OLED 화소회로 (5-TFT OLED Pixel Circuit Compensating Threshold Voltage Variation of p-channel Poly-Si TFTs)

  • 정훈주
    • 한국전자통신학회논문지
    • /
    • 제9권3호
    • /
    • pp.279-284
    • /
    • 2014
  • 본 논문에서는 p-채널 저온 다결정 실리콘 박막 트랜지스터의 문턱전압 변동을 보상할 수 있는 새로운 OLED 화소회로를 제안하였다. 제안한 5-TFT OLED 화소회로는 4개의 스위칭 박막 트랜지스터, 1개의 OLED 구동 박막 트랜지스터 및 1개의 정전용량으로 구성되어 있다. 제안한 화소회로의 한 프레임은 초기화 구간, 문턱전압 감지 및 데이터 기입 구간, 데이터 유지 구간 및 발광 구간으로 나누어진다. SmartSpice 시뮬레이션 결과, 구동 트랜지스터의 문턱전압이 ${\pm}0.25V$ 변동 시 최대 OLED 전류의 오차율은 -4.06%이였고 구동 트랜지스터의 문턱전압이 ${\pm}0.50V$ 변동 시 최대 OLED 전류의 오차율은 9.74%였다. 따라서 제안한 5T1C 화소회로는 p-채널 다결정 실리콘 박막 트랜지스터의 문턱전압 변동에 둔감하여 균일한 OLED 전류를 공급함을 확인하였다.

비정질 실리콘 태양전지에서 투명전도막/p층 계면 특성분석 (The characteristic analysis of TCO/p-layer interface in Amorphous Silicon Solar cell)

  • 이지은;이정철;오병성;송진수;윤경훈
    • 신재생에너지
    • /
    • 제3권4호
    • /
    • pp.63-68
    • /
    • 2007
  • 유리를 기판으로 하는 superstrate pin 비정질 실리콘 태양전진에서 전면 투명전도막(TCO)과 p-층의 계면은 태양전지 변환효율에 큰 영향을 미친다. 면투명전도막(TCO)으로 현재 일반적으로 사용되는 ZnO:Al는 $SnO_2:F$보다 전기, 광학적으로 우수하고, 안개율 (Haze)높으며, 수소 플라즈마에서 안정성이 높은 특징을 갖고 있다. 그래서 박막 태양전지의 특성향상에 매우 유리하나, 태양전지로 제조했을 때, $SnO_2$보다 충진율(Fill Factor:F.F)과 $V_{oc}$가 감소한다는 단점을 가지고 있다. 본 실험실에서는 $SnO_2:F$dml F.F.가 72%이 나온 반면 ZnO:Al의 F.F은 68%에 그쳤다. 이들 원인을 분석하기 위해 TCO/p-layer의 전기적 특성을 알아 본 결과, $SnO_2:F$보다 ZnO:Al의 직렬저항이 높게 측정되었다. 이러한 결과를 바탕으로 p-layer에 $R=(H_2/SiH_4)=25$로 변화, p ${\mu}c$-Si:H/p a-SiC:H로 p-layer 이중 증착, p-layer의 boron doping 농도를 증가시키는 실험을 하였다. 직렬저항이 가장 낮았던 p ${\mu}c$-Si:H/p a-SiC:H 인 p-layer 이중 증착에서 $V_{oc}$는 0.95V F.F는 70%이상이 나왔다. 이들 각 p층의 $E_a$(Activiation Energy)를 구해본 결과, ${\mu}c$-Si:H의 Ea 가 가장 낮은 것을 관찰 할 수 있었다.

  • PDF

용액법에 의한 SiO2-TiO2-AgO계 박막의 제조 및 특성에 관한 연구 (Chacterization and Preparation of SiO2-TiO2-AgO thin Films by the Chemical Solution Process)

  • 김상문;심문식;임용무;황규석
    • 한국안광학회지
    • /
    • 제3권1호
    • /
    • pp.217-222
    • /
    • 1998
  • $SiO_2-TiO_2-AgO$ 코팅박막을 졸-겔법으로 현미경용 슬라이드 유리판과 씰리콘 기판에 제조하였다. 이 박막의 열처리온도는 $500^{\circ}C$가 적절하였으며 5회 반복코팅한 박막의 두께는 310nm였다. AgO가 10mol% 첨가된 박막의 표면은 균일한 구조를 보였으나 첨가량이 많아질수록 박막의 표면에 pin hole과 AgO의 석출에 기인한 cluster를 보였다. 열처리온도의 증가에 따라 IR흡수의 정도가 점차 감소하였고, AgO 첨가량의 증가에 따라 반사율은 점차 감소하였으며 색상은 light yellow에서 무채색 쪽으로 점차 전이하였다.

  • PDF

Micromachined ZnO Piezoelectric Pressure Sensor and Pyroelectric Infrared Detector in GaAs

  • Park, Jun-Rim;Park, Pyung
    • Journal of Electrical Engineering and information Science
    • /
    • 제3권2호
    • /
    • pp.239-244
    • /
    • 1998
  • Piezoelectric pressure sensors and pyroelectric infrared detectors based on ZnO thin film have been integrated with GaAs metal-semiconductor field effect transistor (MESFET) amplifiers. Surface micromachining techniques have been applied in a GaAs MESFET process to form both microsensors and electronic circuits. The on-chip integration of microsensors such as pressure sensors and infrared detectors with GaAs integrated circuits is attractive because of the higher operating temperature up to 200 oC for GaAs devices compared to 125 oC for silicon devices and radiation hardness for infrared imaging applications. The microsensors incorporate a 1${\mu}$m-thick sputtered ZnO capacitor supported by a 2${\mu}$m-thick aluminum membrane formed on a semi-insulating GaAs substrate. The piezoelectric pressure sensor of an area 80${\times}$80 ${\mu}$m2 designed for use as a miniature microphone exhibits 2.99${\mu}$V/${\mu}$ bar sensitivity at 400Hz. The voltage responsivity and the detectivity of a single infrared detector of an area 80${\times}$80 $\mu\textrm{m}$2 is 700 V/W and 6${\times}$108cm$.$ Hz/W at 10Hz respectively, and the time constant of the sensor with the amplifying circuit is 53 ms. Circuits using 4${\mu}$m-gate GaAs MESFETs are fabricated in planar, direct ion-implanted process. The measured transconductance of a 4${\mu}$m-gate GaAs MESFET is 25.6 mS/mm and 12.4 mS/mm at 27 oC and 200oC, respectively. A differential amplifier whose voltage gain in 33.7 dB using 4${\mu}$m gate GaAs MESFETs is fabricated for high selectivity to the physical variable being sensed.

  • PDF

n-채널 다결정 실리콘 박막 트랜지스터의 문턱전압 변동 보상을 위한 전압 기입 AMOLED 화소회로 (A Voltage Programming AMOLED Pixel Circuit Compensating Threshold Voltage Variation of n-channel Poly-Si TFTs)

  • 정훈주
    • 한국전자통신학회논문지
    • /
    • 제8권2호
    • /
    • pp.207-212
    • /
    • 2013
  • 본 논문에서는 n-채널 저온 다결정 실리콘 박막 트랜지스터의 문턱전압 변동을 보상할 수 있는 전압 기입 AMOLED 화소회로를 제안하였다. 제안한 6T1C 화소회로는 5개의 스위칭 박막 트랜지스터, 1개의 OLED 구동 박막 트랜지스터 및 1개의 정전용량으로 구성되어 있다. SmartSpice 시뮬레이션 결과, 구동 트랜지스터의 문턱전압이 ${\pm}0.33$ V 변동시 최대 OLED 전류의 오차율은 7.05 %이고 Vdata = 5.75 V에서 OLED 양극 전압 오차율은 0.07 %로 제안한 6T1C 화소회로가 구동 트랜지스터의 문턱전압 변동에도 균일한 OLED 전류를 공급함을 확인하였다.

Phase Distribution and Interface Chemistry by Solid State SiC/Ni Reaction

  • Lim, Chang-Sung;Shim, Kwang-Bo;Shin, Dong-Woo;Auh, Keun-Ho
    • The Korean Journal of Ceramics
    • /
    • 제2권1호
    • /
    • pp.19-24
    • /
    • 1996
  • The phase distribution and interface chemistry by the solid-state reaction between SiC and nickel were studied at temperatures between $550 \;and\; 1250^{\circ}C$ for 0.5-100 h. The reaction with the formation of silicides and carbon was first observed above $650^{\circ}C$. At $750^{\circ}C$, as the reaction proceeded, the initially, formed $Ni_3Si_2$ layer was converted to $Ni_2$Si. The thin nickel film reacted completely with SiC after annealing at $950^{\circ}C$ for 2 h. The thermodynamically stable $Ni_2$Si is the only obsrved silicide in the reaction zone up to $1050^{\circ}C$. The formation of $Ni_2$Si layers with carbon precipitates alternated periodically with the carbon free layers. At temperatures between $950^{\circ}C$ and $1050^{\circ}C$, the typical layer sequences in the reaction zone is determined by quantitative microanalysis to be $SiC/Ni_2$$Si+C/Ni_2$$Si/Ni_2$$Si+C/…Ni_2$Si/Ni(Si)/Ni. The mechanism of the periodic band structure formation with the carbon precipitation behaviour was discussed in terms of reaction kinetics and thermodynamic considerations. The reaction kinetics is proposed to estimate the effective reaction constant from the parabolic growth of the reaction zone.

  • PDF

Buried Channel 4단자 Poly-Si TFTs 제작 (The Fabrication of Four-Terminal Poly-Si TFTs with Buried Channel)

  • 정상훈;박철민;유준석;최형배;한민구
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제48권12호
    • /
    • pp.761-767
    • /
    • 1999
  • Poly-Si TFTs(polycrystalline silicon thin film transistors) fabricated on a low cost glass substrate have attracted a considerable amount of attention for pixel elements and peripheral driving circuits in AMLCS(active matrix liquid crystal display). In order to apply poly-Si TFTs for high resolution AMLCD, a high operating frequency and reliable circuit performances are desired. A new poly-Si TFT with CLBT(counter doped lateral body terminal) is proposed and fabricated to suppress kink effects and to improve the device stability. And this proposed device with BC(buried channel) is fabricated to increase ON-current and operating frequency. Although the troublesome LDD structure is not used in the proposed device, a low OFF-current is successfully obtained by removing the minority carrier through the CLBT. We have measured the dynamic properties of the poly-Si TFT device and its circuit. The reliability of the TFTs and their circuits after AC stress are also discussed in our paper. Our experimental results show that the BC enables the device to have high mobility and switching frequency (33MHz at $V_{DD}$ = 15 V). The minority carrier elimination of the CLBT suppresses kink effects and makes for superb dynamic reliability of the CMOS circuit. We have analyzed the mechanism in order to see why the ring oscillators do not operate by analyzing AC stressed device characteristics.

  • PDF

LTPS TFT의 Vth와 mobility 편차를 보상하기 위한 AMOLED 화소 회로 (AMOLED Pixel Circuit with Electronic Compensation for Vth and Mobility Variation in LTPS TFTs)

  • 우두형
    • 대한전자공학회논문지SD
    • /
    • 제46권4호
    • /
    • pp.45-52
    • /
    • 2009
  • 본 연구를 통해서 대 면적, 고 휘도 AMOLED 응용에 적합한 화소 회로와 이에 대한 구동 방식을 제안하였다. 균일도는 다소 떨어지지만 안정성이 뛰어난 저온 다결정 실리론(LTPS) 박막 트랜지스터(TFT)를 기반으로 설계했다. 영상 화소의 균일도를 향상시키기 위해, 화소 TFT의 $V_{TH}$와 이동도 편차를 함께 보상할 수 있도록 했다. 기존의 이동도 보상 회로가 갖는 문제점을 극복하여 대 면적 패널에 적합하도록 했고, 동영상 특성을 개선하기 위해 black data insertion 방식을 도입하였다. 이동도 보상 시 휘도가 떨어지는 문제를 개선하기 위해, 패널이 두 가지 보상 모드에서 동작할 수 있도록 하였다. 화소 회로를 제어하기 위한 스캔 구동 회로를 최적화하여, 이를 통해서 보정 모드를 쉽게 제어할 수 있었다. 최종 구동 타이밍은 여유 있는 마진으로 안정적인 동작이 가능하다. 14.1" WXGA top emission AMOLED 패널에 대해 설계했으며, 이동도 보상 시간을 1us로 했을 때 패널의 불균일도는 5% 이하로 예측되었다.

비정질 실리콘 태양전지 고효율화를 위한 전면투명전도막/p 최적연구 (A optimum studies of TCO/p-layer for high Efficiency in Amorphous Silicon Solar cell)

  • 이지은;이정철;오병성;송진수;윤경훈
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2007년도 추계학술대회 논문집
    • /
    • pp.275-277
    • /
    • 2007
  • 유리를 기판으로 하는 superstrate pin 비정질 태양전지에서 전면투명전도막(TCO)과 p-layer의 계면이 태양전지의 효율을 내는데 가장 큰 기여를 한다. 전면투명전도막(TCO)으로 현재 일반적으로 사용되는 ZnO:Al는 $SnO_2:F$ 보다 전기,광학적으로 우수하고, 안개율(Haze)높으며, 수소 플라즈마에서의 안정성이 높은 특정을 갖고 있다. 그래서 박막 태양전지 특성향상에 매우 유리하나, 태양전지로 제조했을 때, $SnO_2:F$보다 충진율(Fill factor:F.F)과 V_{\infty}$ 가 감소한다는 단점을 가지고 있다. 본 실험실에서는 $SnO_2:F$의 F.F가 72%이 나온 반면 ZnO:Al의 F.F은 68%에 그쳤다. 이들 원인을 분석하기 위해 TCO/p-layer의 전기적 특성을 알아 본 결과, $SnO_2:F$보다 ZnO:Al의 직렬저항이 높게 측정되었다. 이러한 결과를 바탕으로 p-layer 에 R={$H_2/SiH_4$}=25로 변화, p ${\mu$}c$-Si:H/p a-SiC:H 로 p-layer 이중 증착, p-layer의 boron doping 농도를 증가시키는 실험을 하였다. 직렬저항이 가장 낮았던 p ${\mu$}c$-Si:H/p a-SiC:H 로 p-layer 이중 증착에서 Voc는 0.95V F.F는 70% 이상이 나왔다. 이들 각 p층의 $E_a$(Activation Energy)를 구해본 결과, ${\mu$}c$-Si:H의 Ea 가 가장 낮은 것을 관찰 할 수 있었다.

  • PDF

Effect of plasma treatments on the initial stage of micro-crystalline silicon thin film

  • 장상철;남창우;홍진표;김채옥
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.71-71
    • /
    • 1999
  • 현재 소자 제작에 응용되는 수소화된 비정질 실리콘은 PECVD 방법으로 제작하는 것이 보편적인 방법이다. 그러나 비정질 실리콘 박막 트랜지스터는 band gap edge 근처에서 국재준위가 많아 mobility가 작으며 상온에서 조차 불안정하여 신뢰성이 높지 않고, 도핑된 비정질 실리콘의 높은 비저항 등의 단점으로 인하여 고속 회로에 응용이 불가능하다. 반면 다결정질 실리콘 박막 트랜지스터는 a-Si:H TFT 에 비해 재현성이 우수하고 high resolution, high resolution, high contrast LCD에 응용할 수 있다. 하지만, 다결정 실리콘의 grain boundary로 인해 단결정에 비해 많은 defect 들이 존재하여 전도성을 감소시킨다. 따라서 Mobility를 증가시키기 위해서 grain size를 증가시키고 grain boundary 내에 존재하는 trap center를 감소시켜야 한다. 따라서 본 실험에서는 PECVD 장비로 초기 기판을 plasma 처리하여 다결정 실리콘 박막을 제작하여, 기판 처리에 대한 다결정 실리콘 박막의 성장의 특성을 조사하였다. 실험 방법으로는 PECVD 시스템을 이용하여 SiH4 gas와 H2 gas를 선택적으로 증착시키는 LBL 방법을 사용하여 $\mu$c-Si:H 박막을 제작하였다. 비정질 층을 gas plasma treatment 하여 다결정질 실리콘의 증착 initial stage 관찰을 주목적으로 관찰하였다. 다결정 실리콘 박막의 구조적 성질을 조사하기 위하여 Raman, AFM, SEM, XRD를 이용하여 grain 크기와 결정화도에 대해 측정하여 결정성장 mechanism을 관측하였다. LBL 방법으로 증착시킨 박막의 Raman 분석을 통해서 박막 증착 초기에 비정질이 증착된 후에 결정질로 상태가 변화됨을 관측할 수 있었고, SEM image를 통해서 증착 회수를 증가시키면서 grain size가 작아졌다 다시 커지는 현상을 볼 수 있었다. 이 비정질 층의 transition layer를 gas plasma 처리를 통해서 다결정 핵 형성에 영향을 관측하여 적정한 gas plasma를 통해서 다결정질 실리콘 박막 증착 공정을 단축시킬 수 있는 가능성을 짐작할 수 있었고, 또한 표면의 roughnes와 morphology를 AFM을 통하여 관측함으로써 다결정 박막의 핵 형성에 알맞은 증착 표면 특성을 분석 할 수 있었다.

  • PDF