• 제목/요약/키워드: Table look-up

검색결과 459건 처리시간 0.043초

스캐너 입력방식에 의한 융선의 방향성 특징추출에 관한 연구 (A Study on Drawing Direction-related characteristics of Ridge by the Scanner Input Method)

  • 김은영;양영수;강진석;최연성;김장형
    • 한국정보통신학회논문지
    • /
    • 제6권7호
    • /
    • pp.1113-1119
    • /
    • 2002
  • 본 논문에서는 지문인식 과정의 비용을 줄임으로써 보안유지시스템의 활용범위를 보다 확대시키는 기술응용의 파급효과를 기대하여, 현재 널리 보급된 스캐너 영상입력 장치로 획득된 지문영상처리 과정을 개선하여 보았다. 먼저 영상향상 단계에서는 비교적 양호하다고 이미 알려진 적응적 이진화 기법을 선택하여 이진화 효과를 높였고, 테이블 매핑(Table Mapping)탭을 적용시켜 속도 개선 효과까지 얻을 수 있었다. 또한 이러한 과정을 거쳐 추출된 융선의 방향 특징점들이 지문인식 처리에 유효하게 적용됨을 보였다.

스캐너 입력방식에 의한 융선의 방향성 특징추출에 관한 연구 (A Study on Drawing Direction-related characteristics of Ridge by the Scanner Input Method)

  • 김은영;양영수;강진석;김장형;최연성
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 추계종합학술대회
    • /
    • pp.386-390
    • /
    • 2002
  • 본 논문에서는 지문인식 과정의 비용을 줄임으로써 보안유지시스템의 활용범위를 보다 확대시키는 기술 응용의 파급효과를 기대하여, 현재 널리 보급된 스캐너 영상입력 장치로 획득된 지문영상 처리 과정을 개선하여 보았다. 먼저 영상향상 단계에서는 비교적 양호하다고 이미 알려진 적응적 이진화 기법을 선택하여 이진화 효과를 높였고, 테이블 매핑(Table Mapping)법을 적용시켜 속도 개선 효과까지 얻을 수 있었다. 또한 이러한 과정을 거쳐 추출된 융선의 방향 특징점들이 지문인식 처리에 유효하게 적용됨을 보였다.

  • PDF

Failure Prediction of Metal Oxide Varistor Using Nonlinear Surge Look-up Table Based on Experimental Data

  • Kim, Young Sun
    • Transactions on Electrical and Electronic Materials
    • /
    • 제16권6호
    • /
    • pp.317-322
    • /
    • 2015
  • The metal oxide varistor (MOV) is a major component of the surge protection devices (SPDs) currently in use. The device is judged to be faulty when fatigue caused by the continuous inflow of lightning accumulates and reaches the damage limit. In many cases, induced lightning resulting from lightning strikes flows in to the device several times per second in succession. Therefore, the frequency or the rate at which the SPD is actually exposed to stress, called a surge, is outside the range of human perception. For this reason, the protective device should be replaced if it actually approaches the end of its life even though it is not faulty at present, currently no basis exists for making the judgment of remaining lifetime. Up to now, the life of an MOV has been predicted solely based on the number of inflow surges, irrespective of the magnitude of the surge current or the amount of energy that has flowed through the device. In this study, nonlinear data that shows the damage to an MOV depending on the count of surge and the amount of input current were collected through a high-voltage test. Then, a failure prediction algorithm was proposed by preparing a look-up table using the results of the test. The proposed method was experimentally verified using an impulse surge generator

Look-Up Table Based Implementations of SHA-3 Finalists: JH, Keccak and Skein

  • Latif, Kashif;Aziz, Arshad;Mahboob, Athar
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제6권9호
    • /
    • pp.2388-2404
    • /
    • 2012
  • Cryptographic hash functions are widely used in many information security applications like digital signatures, message authentication codes (MACs), and other forms of authentication. In response to recent advances in cryptanalysis of commonly used hash algorithms, National Institute of Standards and Technology (NIST) announced a publicly open competition for selection of new standard Secure Hash Algorithm called SHA-3. One important aspect of this competition is evaluation of hardware performances of the candidates. In this work we present efficient hardware implementations of SHA-3 finalists: JH, Keccak and Skein. We propose high speed architectures using Look-Up Table (LUT) resources on FPGAs, to minimize chip area and to reduce critical path lengths. This approach allows us to design data paths of SHA-3 finalists with minimum resources and higher clock frequencies. We implemented and investigated the performance of these candidates on modern and latest FPGA devices from Xilinx. This work serves as performance investigation of leading SHA-3 finalists on most up-to-date FPGAs.

Set-Up model for the silicon steel cold rolling mill

  • Kim, Sang-Kyun;Won, Sang-Chul
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2003년도 ICCAS
    • /
    • pp.1323-1326
    • /
    • 2003
  • In this paper, we propose set-up model of silicon steel cold rolling mill. Until now, the working of Silicon Steel is operated using the look-up table value of roll force which a field operator finds by making good use of his experience. Therefore, the standardization of data and an improvement of the quality on product are very difficult. So we establish neural model using field data of various kinds of coil at each pass.

  • PDF

찾아보기 목록에 의한 고차 펄스의 푸리에 변환법 (Deriving the Fourier Transforms of Pulse Signals Through the Look-up Tables)

  • 오용선
    • 한국통신학회논문지
    • /
    • 제18권3호
    • /
    • pp.327-338
    • /
    • 1993
  • 본 논문에서는 일반적 형태의 고차원 펄스신호에 대한 푸리에 변환을 구하는 새롭고 용이한 방법을 제안한다. 우선 일반적 형태의 부분응답 전송시스템 모델을 수정하여 n-차 펄스신호의 푸리에 해석을 위한 새로운 모델을 설정하고, 그로부터 차수에 대하여 순환적으로 작용하는 대표 관계식을 유도한다. 이러한 대표 관계식으로부터 목록 찾아보기 방식의 푸리에 변환법을 위한 일반적 뼈대공식을 형성시킨다. 이 때, 각각의 찾아보기 목록은 해당 펄스신호의 모든 차수에 대하여 그 푸리에 변환을 뼈대공식으로 구하기 위해 필요한 모든 매개변수를 포함하게 된다. 고차원 펄스 신호에 대한 푸리에 변환과정의 복잡성과 계산량등을 비교하여 볼 때, 본 논문에서 제시하는 방법은 기존의 방법에 비하여 대단히 간단하고 계산시간을 단축시킨다. 특별히 몇몇 펄스의 고차 형태는 매우 좁은 폭을 갖게 되는데, 이는 최근 지대한 관심을 불러 일으키고 있는 극초단 펄스의 형태를 근사화 하며, 본 논문에서 제시하는 방법은 이들에 대하여 진가를 발휘한다.

  • PDF

프로그램된 FPGA의 비트스트림 데이터로부터 로직추출 알고리즘 구현 (Implementation of a Logic Extraction Algorithm from a Bitstream Data for a Programmed FPGA)

  • 정민영;이재흠;장영조;정은구;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제18권1호
    • /
    • pp.10-18
    • /
    • 2018
  • 본 논문은 Xilinx FPGA(Field Programmable Gate Array)에 다운로드하는 비트스트림으로부터 FPGA의 리소스 중 하나인 LUT(Look Up Table)로직을 재합성하는 방법을 제안한다. 비트스트림과 디바이스 구조는 밀접한 관계가 있기 때문에, 비트스트림을 분석하기 위해서 FPGA디바이스 구조를 분석해야 한다. 동일한 네트리스트를 사용하여 여러 가지 로직을 합성하거나, 위치를 변경하면서 로직을 합성하는 등 다양한 상황, 여러 입력 변수에 대한 비트스트림과 FPGA 디바이스 구조를 비교분석해 비트스트림 구조를 파악한다. 분석된 비트스트림 구조와 다양한 논리함수의 비트스트림을 바탕으로 하나의 LUT에 대한 진리표를 구성하고, 구성된 LUT의 진리표와 제안한 알고리즘을 기반으로 LUT의 로직을 재합성 한다. 제안한 알고리즘은 LUT에 로직을 구현할 때 사용되는 입력 핀과 출력 핀을 결정할 수 있으며, FPGA에 다운로드 되는 비트스트림으로부터 게이트 레벨의 로직회로를 얻을 수 있었다.

FPGA를 이용한 실시간 영상 워핑 구현 (An Implementation of Real-time Image Warping Using FPGA)

  • 류정래;이은상;도태용
    • 대한임베디드공학회논문지
    • /
    • 제9권6호
    • /
    • pp.335-344
    • /
    • 2014
  • As a kind of 2D spatial coordinate transform, image warping is a basic image processing technique utilized in various applications. Though image warping algorithm is composed of relatively simple operations such as memory accesses and computations of weighted average, real-time implementations on embedded vision systems suffer from limited computational power because the simple operations are iterated as many times as the number of pixels. This paper presents a real-time implementation of a look-up table(LUT)-based image warping using an FPGA. In order to ensure sufficient data transfer rate from memories storing mapping LUT and image data, appropriate memory devices are selected by analyzing memory access patterns in an LUT-based image warping using backward mapping. In addition, hardware structure of a parallel and pipelined architecture is proposed for fast computation of bilinear interpolation using fixed-point operations. Accuracy of the implemented hardware is verified using a synthesized test image, and an application to real-time lens distortion correction is exemplified.

3진 BCH (Bose - Chaudhuri - Hocquenghem) 코드를 이용하는 스테가노그라피 기법 (Ternary Bose - Chaudhuri - Hocquenghem (BCH) with t = 2 code for steganography)

  • ;최용수
    • 디지털콘텐츠학회 논문지
    • /
    • 제17권6호
    • /
    • pp.461-469
    • /
    • 2016
  • 본 논문에서는 t = 2인 3진 BCH 코드를 기반으로 하는 새로운 스테가노그라피 방법을 제시한다. 제안 된 방법에서는 JPEG 영상으로부터 추출된 DCT 계수들에 데이터 은닉을 하기 위해 t = 2인 강력한 BCH 코드를 사용하였다. 제안하는 데이터 은닉 기술은 삼진 BCH 코드(t=2인 경우)에서 다양한 해결책을 찾기 위한 접근으로 제안된 룩업테이블을 사용하였다. 고안된 룩업 테이블 접근법은 데이터 은닉을 위해 수정이 필요한 DCT 계수들의 위치를 빠르고 효율적으로 연산 가능하게 하였다. 제시된 데이터 은닉 기술은 삼진 BCH 코드를 이용하는 최초의 스테가노그라피 기술이다. 실험 결과를 통해 이진 BCH 코드에 비해 삼진 BCH 코드를 사용하는 것이 우수함을 명확하게 증명하였다.