• 제목/요약/키워드: TFT (thin-film transistor)

검색결과 502건 처리시간 0.036초

다결정 실리콘 박막 트렌지스터의 self-heating 효과를 감소시키기 위한 ILD 구조 개선 (ILD(Inter-layer Dielectric) engineering for reduction of self-heating effort in poly-Si TFT)

  • 박수정;문국철;한민구
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 추계학술대회 논문집 전기물성,응용부문
    • /
    • pp.134-136
    • /
    • 2002
  • 유리기판 위에서 제작된 다결정 실리콘 TFT(Thin Film Transistor) 에서는 열전도율이 낮은 실리콘 산화막 같은 물질이 사용되기 때문에 열에 대해서 낮은 임계점을 갖는다. 이로 인하여. 게이트와 드레인에 높은 전압이 걸리는 조건에서 동작시킬 경우에는 다결정 실리콘 TFT에서의 열화 현상이 두드러지게 나타나게 된다. 그러나, 열전도율이 실리콘 산화막(SiO2) 보다 열배 이상 높은 실리콘 질화막(SiNx)을 ILD(inter-layer dielectric) 재료로 사용했을 때 같은 스트레스 조건에서 다결정 실리콘의 신뢰성이 개선되는 것을 확인할 수 있었다.

  • PDF

원자층 증착법의 투명 박막 트랜지스터에의 응용 (The application of Atomic Layer Deposition for Transparent Thin Film Transistor)

  • 김형준;임성준;권순주
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2007년도 춘계학술발표회 초록집
    • /
    • pp.26-26
    • /
    • 2007
  • ALD는 저온 증착과 대면적에의 증착 균일도에 있어 디스플레이 소자의 제조에 유용한 특성을 지니고 있다. ZnO TFT는 차세대 디스플레이의 구동 소자의 한 후보로, 본 연구에서는 기존의 다른 연구와는 달리 ALD를 이용한 ZnO TFT의 제조에 관해 연구하였다. ZnO를 sputtering과 ALD 두가지 방법으로 증착하여 각각의 물성 및 전기적 특성 연구를 진행하였다. ALD ZnO의 경우 TEZ와 물을 이용한 증착방법으로는 높은 캐리어 농도로 인해 TFT에의 적용이 어려웠으므로 질소 도핑을 통해 캐리어 농도를 조절하여 소자 특성을 확보할 수 있었다. 이 경우 $I_{off}$, $I_{on}/I_{off}$, mobility, sub-threadshold swing 등과 같은 특성이 매우 향상됨을 확인하였다.

  • PDF

IGZO TFT의 캐리어 이동 경로 변화에 따른 특성 향상

  • 강금식;최혁우;노용한
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.479-479
    • /
    • 2013
  • 산화물 반도체 물질을 이용한 Thin film transistor (TFT) 소자는 기존의 비정질 Si TFT와 저온 다결정 Si TFT 소자가 가지지 못하는 장점들이 보고되면서 차세대 디스플레이용 소자로 주목을 받고 있다. 그 중 TFT의 채널 물질로 a-IGZO가 많이 활용되고 있다. a-IGZO의 활용이 더 많아지고 있는 이유는 저온공정이 가능하고 3.2 eV의 큰 밴드갭으로 투명하며 높은 균일도, 캐리어 이동도를 모두 가지고 있기 때문이다. 본 연구에서는 산화물 물질인 IGZO를 채널 층으로 사용한 TFT소자에서 IGZO의 캐리어인 전자의 이동경로를 금속을 통하여 이동하게 함으로써 전기적 특성의 변화를 관찰하였다. TFT는 다수 캐리어가 게이트 전압에 의하여 박막 아래쪽에 채널을 형성하여 동작한다. 이 때 IGZO박막과 SiO2 사이의 Al을 증착하여 다수 캐리어인 전자의 이동도를 향상시켰다. 전극으로 사용되어지는 Al은 IGZO박막과 ohmic contant이기 때문에 전자의 이동이 어렵지 않기 때문이다. 소자 제작은 게이트로 도핑된 P형 기판을 사용하였고 게이트 절연체로 SiO2 200 nm를 증착하였다. 채널층로 IGZO를 증착하기 전에 게이트 절연체 위에 evaporation으로 Al을 20 nm를 증착하였다. 이때 mask는 $2.4{\times}10^{-4}cm^2$ 크기의 dot 형태를 사용하였다. Al을 증착 후 RF sputtering으로 IGZO를 30 nm 증착하였으며 $350^{\circ}C$에서 90 min 동안 열처리하였다. 소스와 드레인은 evaporation으로 Al을 100 nm 증착하였다. HB 4145B 측정기로 I-V 그래프를 통하여 전기적 특성의 변화를 관찰하였다.

  • PDF

TFT/LCD 시스템 패키지 전기적 특성 분석 및 설계도구의 구현 (Development of a Tool for the Electrical Analysis and Design of TFT/LCD System Package)

  • 임호남;지용
    • 전자공학회논문지A
    • /
    • 제32A권12호
    • /
    • pp.149-158
    • /
    • 1995
  • This paper describes the development of a software tool LCD FRAME that may guide the analyzing process for the electrical characteristics and the design procedure for constructing the thin film transistor liquid crystal display(TFT/LCD) packages. LCD FRAME can analyze its electrical characteristics from the TFT/LCD system package configuration, and provide the design variables to meet the user's requirements. These analysis and design procedure can be done in real time according to the model at simplified package level of TFT/LCD. LCD_FRAME is an object-oriented expert system which considers package elements as objects. With this LCD_FRAME software tool, we analyzed the I-V characteristics of a-Si TFT and its signal distortion which has maximum 1.58 $\mu$s delay along the panel scan line of the package containing 480 ${\times}$ 240 pixels. We designed the package structure of maximum 6.35 $\mu$s signal delays and 3360 ${\times}$ 780 pixels, and as a result we showed that the proper structure of 20 $\mu$m scan line width, 60$\mu$m panel TFT gate width and 8 $\mu$m gate length. This LCD_FRAME software tool provides results of the analysis and the design in the form of input files of the SPICE program, text data files, and graphic charts.

  • PDF

Physics-Based SPICE Model of a-InGaZnO Thin-Film Transistor Using Verilog-A

  • Jeon, Yong-Woo;Hur, In-Seok;Kim, Yong-Sik;Bae, Min-Kyung;Jung, Hyun-Kwang;Kong, Dong-Sik;Kim, Woo-Joon;Kim, Jae-Hyeong;Jang, Jae-Man;Kim, Dong-Myong;Kim, Dae-Hwan
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제11권3호
    • /
    • pp.153-161
    • /
    • 2011
  • In this work, we report the physics-based SPICE model of amorphous oxide semiconductor (AOS) thin-film transistors (TFTs) and demonstrate the SPICE simulation of amorphous InGaZnO (a-IGZO) TFT inverter by using Verilog-A. As key physical parameter, subgap density-of-states (DOS) is extracted and used for calculating the electric potential, carrier density, and mobility along the depth direction of active thin-film. It is confirmed that the proposed DOS-based SPICE model can successfully reproduce the voltage transfer characteristic of a-IGZO inverter as well as the measured I-V characteristics of a-IGZO TFTs within the average error of 6% at $V_{DD}$=20 V.

Magnetic Field-Assisted, Nickel-Induced Crystallization of Amorphous Silicon Thin Film

  • Moon, Sunwoo;Kim, Kyeonghun;Kim, Sungmin;Jang, Jinhyeok;Lee, Seungmin;Kim, Jung-Su;Kim, Donghwan;Han, Seung-Hee
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.313-313
    • /
    • 2013
  • For high-performance TFT (Thin film transistor), poly-crystalline semiconductor thin film with low resistivity and high hall carrier mobility is necessary. But, conventional SPC (Solid phase crystallization) process has disadvantages in fabrication such as long annealing time in high temperature or using very expensive Excimer laser. On the contrary, MIC (Metal-induced crystallization) process enables semiconductor thin film crystallization at lower temperature in short annealing time. But, it has been known that the poly-crystalline semiconductor thin film fabricated by MIC methods, has low hall mobility due to the residual metals after crystallization process. In this study, Ni metal was shallow implanted using PIII&D (Plasma Immersion Ion Implantation & Deposition) technique instead of depositing Ni layer to reduce the Ni contamination after annealing. In addition, the effect of external magnetic field during annealing was studied to enhance the amorphous silicon thin film crystallization process. Various thin film analytical techniques such as XRD (X-Ray Diffraction), Raman spectroscopy, and XPS (X-ray Photoelectron Spectroscopy), Hall mobility measurement system were used to investigate the structure and composition of silicon thin film samples.

  • PDF

RF Magnetron Spurrering법으로 증착한 IGZO 박막의 특성과 IGZO TFT의 전기적 특성에 미치는 RF Power의 영향

  • Jung, Yeon-Hoo;Kim, Se-Yun;Jo, Kwang-Min;Lee, Joon-Hyung;Kim, Jeong-Joo;Heo, Young-Woo
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.340.2-340.2
    • /
    • 2014
  • 최근 비정질 산화물 반도체는 가시광 영역에서의 투명도와 낮은 공정 온도, 그리고 높은 Field-effect mobility로 인해 Thin film transistors의 Active channel layer의 재료로 각광 받고 있다. ZnO, IZO, IGO, ITGO등의 많은 산화물 반도체들이 TFT의 채널층으로의 적용을 위해 활발히 연구되고 있으며, 특히 비정질 IGZO는 비정질임에도 불구하고 Mobility가 $10cm^2/Vs$ 정도로 기존의 a-Si:H 보다 높은 Mobility 특성을 나타내고 있어 대화면 디스플레이와 고속 구동을 위한 LCD에 적용 할 수 있으며 또한 낮은 공정 온도로 인해 플렉서블 디스플레이에 응용될 수 있다는 장점이 있다. 우리는 RF magnetron sputtering법으로 증착한 비정질 IGZO TFT(Thin Film Transistors)의 전기적 특성과 IGZO 박막의 특성에 미치는 RF power의 영향을 연구하였다. 제작한 TFTs의 Active channel layer는 산소분압 1%, Room temperature에서 RF power별(50~150 W)로 Si wafer 기판 위에 30nm로 증착 하였고 100 nm의 $SiO_2$가 절연체로 사용되었다. 또한 박막 특성을 분석하기 위해 같은 Chamber 분위기에서 100 nm로 IGZO 박막을 증착하였다. 비정질 IGZO 박막의 X-ray reflectivity(XRR)을 분석한 결과 RF Power가 50 W에서 150 W로 증가 할수록 박막의 Roughness는 22.7 (${\AA}$)에서 6.5 (${\AA}$)로 감소하고 Density는 5.9 ($g/cm^3$)에서 6.1 ($g/cm^3$)까지 증가하는 경향을 보였다. 또한 제작한 IGZO TFTs는 증착 RF Power가 증가함에 따라 Threshold voltage (VTH)가 0.3~4(V)로 증가하는 경향을 나타내고 Filed-effect mobility도 6.2~19 ($cm^2/Vs$)까지 증가하는 경향을 보인다. 또한 on/off ratio는 모두 > $10^6$의 값을 나타내며 subthreshold slope (SS)는 0.3~0.8 (V/decade)의 값을 나타낸다.

  • PDF

PDP의 방전구조 설계기술

  • 신범재
    • 한국조명전기설비학회지:조명전기설비
    • /
    • 제18권4호
    • /
    • pp.54-64
    • /
    • 2004
  • 본격적인 디지털 방송 시대를 앞두고 대형 TV 스크린에 대한 기술 개발 경쟁이 치열하게 전개되고 있다. 대형 디스플레이 소자로서 대표 주자인 Plasma Display Panel(PDP)의 양산에 한국, 일본 및 대만의 전자 업체들의 경쟁이 시작되었고, 이제는 30 인치 이상 대형 디스플레이로 상업화 가능성이 없었던 TFT(Thin Film Transistor) LCD(Liquid Crystal Display)가 40인치 이상의 TV 시장을 공략하기 위해서 대규모의 투자를 진행하고 있어서 PDP의 아성을 위협하기 시작했다〔1〕∼〔3〕. (중략)

  • PDF

Trend of System on Panel

  • Matsueda, Yojiro;Park, Yong-Sung;Choi, Sang-Moo;Chung, Ho-Kyoon
    • 인포메이션 디스플레이
    • /
    • 제6권5호
    • /
    • pp.4-9
    • /
    • 2005
  • There has been a new trend to integrate various kinds of circuits by low temperature polycrystalline silicon thin film transistor (LTPS TFT) on insulator substrates to achieve System on Panel (SOP) for flat panel displays. In this paper, we will review the trend of the SOP and discuss the utility and future possibility of the SOP.

Trend of System on Panel

  • Matsueda, Yojiro;Park, Yong-Sung;Choi, Sang-Moo;Chung, Ho-Kyoon
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2005년도 International Meeting on Information Displayvol.II
    • /
    • pp.841-844
    • /
    • 2005
  • There has been a new trend to integrate various kinds of circuits by low temperature polycrystalline silicon thin film transistor (LTPS TFT) on insulator substrates to achieve System on Panel (SOP) for flat panel displays. In this paper, we will review the trend of the SOP and discuss the utility and future possibility of the SOP.

  • PDF