• Title/Summary/Keyword: Silicon Solar Cells

Search Result 595, Processing Time 0.027 seconds

A Study on Improved Open-Circuit Voltage Characteristics Through Bi-Layer Structure in Heterojunction Solar Cells (이종접합 태양전지에서의 Bi-Layer 구조를 통한 향상된 개방전압특성에 대한 고찰)

  • Kim, Hongrae;Jeong, Sungjin;Cho, Jaewoong;Kim, Sungheon;Han, Seungyong;Dhungel, Suresh Kumar;Yi, Junsin
    • Journal of the Korean Institute of Electrical and Electronic Material Engineers
    • /
    • v.35 no.6
    • /
    • pp.603-609
    • /
    • 2022
  • Passivation quality is mainly governed by epitaxial growth of crystalline silicon wafer surface. Void-rich intrinsic a-Si:H interfacial layer could offer higher resistivity of the c-Si surface and hence a better device efficiency as well. To reduce the resistivity of the contact area, a modification of void-rich intrinsic layer of a-Si:H towards more ordered state with a higher density is adopted by adapting its thickness and reducing its series resistance significantly, but it slightly decreases passivation quality. Higher resistance is not dominated by asymmetric effects like different band offsets for electrons or holes. In this study, multilayer of intrinsic a-Si:H layers were used. The first one with a void-rich was a-Si:H(I1) and the next one a-SiOx:H(I2) were used, where a-SiOx:H(I2) had relatively larger band gap of ~2.07 eV than that of a-Si:H (I1). Using a-SiOx:H as I2 layer was expected to increase transparency, which could lead to an easy carrier transport. Also, higher implied voltage than the conventional structure was expected. This means that the a-SiOx:H could be a promising material for a high-quality passivation of c-Si. In addition, the i-a-SiOx:H microstructure can help the carrier transportation through tunneling and thermal emission.

Silicon thin films and solar cells by HWCVD (열선 화학 기상 증착법에 의한 실리콘 박막 및 태양전지 특성)

  • Kim Sang-Kyun;Lee Jeong Chul;Jeon Sang Won;Lim Chung Hyun;Ahn Sae Jin;Yun Jae Ho;Kim Seok Ki;Song Jinsoo;Park S-J;Yoon Kyung Hoon
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2005.06a
    • /
    • pp.205-208
    • /
    • 2005
  • 최근 열선 화학 기상 증착법(HWCVD)은 낮은 온도에서 TFT용 Poly Si 중착을 할 수 있다는 점과 실리콘 박막을 빠른 속도로 증착할 수 있다는 점에서 각광을 받고 있다. 본 연구에서는 HWCVD를 이용하여 태양전지를 제조하고 그 특성을 평가하였다. 조건에 따른 실리콘 박막의 특성 변화를 알기 위해 corning glass 및 실리콘 wafer에 다양한 조건에서 단위 박막(intrinsic layer)을 증착하였고 이 결과를 바탕으로 p/i/n 구조의 태양전지를 제조하였다. Ta 열선 온도는 1700-2000도였고 가스 원료인 $SiH_4$와 수소의 비율을 조절하면서 그 영향을 관찰하였다. 태양전지의 경우 p충과 n충은 PECVD로 증착하였으며 단위박막 및 태양전지 i충 증착시 기판과 열선간의 거리는 7cm, 기판 온도는 $200^{\circ}C$$250^{\circ}C$로 고정하였고 작업압력은 30mTorr였다. 단위 박막 특성 평가를 위해 암/광 전도도, SEM, Raman Scattering, FT-IR등을 사용하였으며 태양전지 특성 평가를 위해 I-V 및 Spectral response를 측정하였다. 열선 온도가 증가함에 따라 증착속도 및 결정화 분율은 증가하였다. 특히 비정질에서 결정질로 전이되는 구간은 매우 좁았으며 여러 분석 방법에서 일치되는 결과를 보였다. $SiH_4$ 유량이 늘어날수록 비정질이 결정질로 바뀌는 열선 온도가 증가하였으며 기판 온도가 낮을 경우 또한 결정으로 바뀌는 열선 온도가 증가하였다. 태양전지의 경우 열선 온도가 증가함에 따라 $V_{oc}$ 및 W가 낮아졌으며 $J_{sc}$, 는 증가하는 경향을 보였으며 결정질 비율이 증가하는 것을 관찰할 수 있었다. 이러한 경향은 quantum efficiency 결과에서도 확인할 수 있었다.용을 반복하면서 석재 내부와 외부의 암석 및 결정에 균열과 미세열극 등이 생성되어 석재 자체의 구조적 안정성에 영향을 주고 있다. 따라서 감은사지 석탑은 지리적 환경 차이로 인해 일반적인 환경의 석조물들과는 다른 형태의 풍화양상을 보이고 있어서 풍화양상 및 풍화형태에 대한 정확한 연구와 이해를 바탕으로 보존대책이 마련되어야 한다.되었다. 이런 모든 시편들을 각 탈염방법에 따라 탈염처리한 후 XRD와 SEM-EDS으로 분석한 결과 인철광과 침철광은 어떠한 변화도 보이지 않았고, 다만 적금광으로 동정된 시편만이 잔존하지 않았다. 철기 제작별 $Cl^-$ 이온 추출량과 탈염효과에 대한 비교 실험은 이온 크로마토그래피 분석 결과와 마찬가지로 단조 철제유물이 주조 철제보다 $Cl^-$ 이온을 많이 가지고 있었으며, 탈염 처리 후에는 $Cl^-$ 이온은 전혀 발견되지 않았다. 이상의 결과 $K_2CO_3$와 Sodium 용액은 탈염처리에서 가장 적합한 탈염처리 용액으로 알수가 있었으며 특히 어떠한 탈염 용액으로 유물을 처리한다 해도 철제유물에 생성된 부식물은 제거되지 않는다는 것을 알게 되었다. 따라서 보존처리자는 유물 표면의 부식 상태만을 보고 처리하기 보다는 철기제작물로 고려하여 처리하는 것이 필요하다. 또한 금속에 부식을 야기시키는 $Cl^-$ 이온과 부식물을 완전하게 제거하여 탈염처리를 하는 것이 유물 부식을 최대한 지연시킬 수 있는 것이라 생각된다.TEX>$88\%$)였다.(P=0.063). 결론: 본 연구에서는 MTHFR C/T & T/T 유전자 다형성이 위암의 발생과 그 위치에 대해 관련이 있는 것으로 여겨지고, 흡연력, 음주력과는 관련이 없는 것으로 여겨진다.험이 커지는 경향을 보였으나, 나이 및 병기, 종양의 크기, MD-BED $Gy_{10}$ 등의 예후 인자를 보정한 다변

  • PDF

Effects of Encapsulation Layer on Center Crack and Fracture of Thin Silicon Chip using Numerical Analysis (봉지막이 박형 실리콘 칩의 파괴에 미치는 영향에 대한 수치해석 연구)

  • Choa, Sung-Hoon;Jang, Young-Moon;Lee, Haeng-Soo
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.25 no.1
    • /
    • pp.1-10
    • /
    • 2018
  • Recently, there has been rapid development in the field of flexible electronic devices, such as organic light emitting diodes (OLEDs), organic solar cells and flexible sensors. Encapsulation process is added to protect the flexible electronic devices from exposure to oxygen and moisture in the air. Using numerical simulation, we investigated the effects of the encapsulation layer on mechanical stability of the silicon chip, especially the fracture performance of center crack in multi-layer package for various loading condition. The multi-layer package is categorized in two type - a wide chip model in which the chip has a large width and encapsulation layer covers only the chip, and a narrow chip model in which the chip covers both the substrate and the chip with smaller width than the substrate. In the wide chip model where the external load acts directly on the chip, the encapsulation layer with high stiffness enhanced the crack resistance of the film chip as the thickness of the encapsulation layer increased regardless of loading conditions. In contrast, the encapsulation layer with high stiffness reduced the crack resistance of the film chip in the narrow chip model for the case of external tensile strain loading. This is because the external load is transferred to the chip through the encapsulation layer and the small load acts on the chip for the weak encapsulation layer in the narrow chip model. When the bending moment acts on the narrow model, thin encapsulation layer and thick encapsulation layer show the opposite results since the neutral axis is moving toward the chip with a crack and load acting on chip decreases consequently as the thickness of encapsulation layer increases. The present study is expected to provide practical design guidance to enhance the durability and fracture performance of the silicon chip in the multilayer package with encapsulation layer.

Long-term performance of amorphous silicon solar cells by the stretched exponential defect kinetics (비정질 실리콘 태양전지에 대한 장시간 성능예측: 확장지수함수 모형 및 컴퓨터 모의실험)

  • Kim, J.H.;Park, S.H.;Lyou, Jong H.
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2011.05a
    • /
    • pp.105.2-105.2
    • /
    • 2011
  • 화비정질 실리콘의 빛에 의한 노화현상 (light-induced degradation; LID)은 이미 1977년 보고된 Staebler-Wronski 효과에 의해서 확인된 바 있다. 이는 비정질 실리콘이 빛에 노출될 때, 이미 포함되어 있는 수소원자가 빛 에너지에 의해서 이동하게 되고, 이로 인해서 생성 또는 소멸되는 댕글링 본드 때문에 일어난다. 특히, 일상적인 태양광의 노출 하에서 태양전지의 장시간 성능을 예측하는데 물리적인 이해의 부족 및 기술 환경적인 어려움이 있고, 이러한 요인들은 안정된 태양전지를 개발하는데 장해요인으로 나타난다. 그러므로 비정질 실리콘 태양전지가 장시간 태양광에 노출되어 시간이 지남에 따라서 "성능이 어떻게 변하는지?" 그리고 "이에 대한 원인은 무엇인지?" 등은 여전히 과학적으로 풀어야할 숙제로 남아있다. 본 논문에서는 비정질 실리콘으로 구성된 태양전지가 태양광에 노출될 때 시간이 지남에 따라서 (1) 성능이 어떻게 변하는지, (2) LID의 변화는 언제 안정화되는지, 그리고 (3) 성능변화에 대한 원인은 무엇인지에 대해서 논의한다. 본 논문은 장시간 빛에 노출되는 비정질 실리콘 태양전지의 성능예측에 관해서 연구하였다. 결함밀도의 운동학적 모형을 통해서 태양광 노출에 대한 태양전지 성능변화를 예측하는데 초점을 맞추었고, 이를 위해서 태양전지에 조사되는 태양광 세기, 주변온도, 등이 고려되었다. 특히, 전하운반자의 수명이 결함밀도에 의해서 결정되기 때문에 비정질 실리콘 태양전지의 빛에 대한 노화현상 (LID)이 확장지수함수 (stretched-exponential) 완화법칙을 따르는 결함밀도에 의해서 물리적으로 설명된다. 한편 이와 같은 물리적 계산의 유용성을 확인하기 위해서 동일한 태양전지에 대해서 AMPS-1D 컴퓨터 프로그램을 사용하였고, 이를 통해서 비정질 실리콘 태양전지의 빛에 대한 노화현상을 물리적 및 정량적으로 이해하였다. 본 연구에 적용되는 태양전지는 비정질 실리콘으로 구성된 pin 구조 (glass/$SnO_2$/a-SiC:H:B/a-Si:H/a-Si:H:P/ITO)로서 다음과 같은 특성을 갖는다: 에너지 띠간격~1.72 eV, 두께~400 nm, 내부전위~1.05 V, 초기 fill factor~0.71, 초기 단락전류~16.4 mA/$cm^2$, 초기 개방전압 0.90 V, 초기 변환효율 10.6 %. 우리는 이와 같은 연구를 통해서 과학적으로 비정질 실리콘의 빛에 의한 노화현상을 이해하고, 기술적으로 효율 및 경제성이 높은 태양전지의 개발에 도전한다.

  • PDF

Highly Doped Nano-crystal Embedded Polymorphous Silicon Thin Film Deposited by Using Neutral Beam Assisted CVD at Room Temperature

  • Jang, Jin-Nyeong;Lee, Dong-Hyeok;So, Hyeon-Uk;Hong, Mun-Pyo
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.08a
    • /
    • pp.154-155
    • /
    • 2012
  • The promise of nano-crystalites (nc) as a technological material, for applications including display backplane, and solar cells, may ultimately depend on tailoring their behavior through doping and crystallinity. Impurities can strongly modify electronic and optical properties of bulk and nc semiconductors. Highly doped dopant also effect structural properties (both grain size, crystal fraction) of nc-Si thin film. As discussed in several literatures, P atoms or radicals have the tendency to reside on the surface of nc. The P-radical segregation on the nano-grain surfaces that called self-purification may reduce the possibility of new nucleation because of the five-coordination of P. In addition, the P doping levels of ${\sim}2{\times}10^{21}\;at/cm^3$ is the solubility limitation of P in Si; the solubility of nc thin film should be smaller. Therefore, the non-activated P tends to segregate on the grain boundaries and the surface of nc. These mechanisms could prevent new nucleation on the existing grain surface. Therefore, most researches shown that highly doped nc-thin film by using conventional PECVD deposition system tended to have low crystallinity, where the formation energy of nucleation should be higher than the nc surface in the intrinsic materials. If the deposition technology that can make highly doped and simultaneously highly crystallized nc at low temperature, it can lead processes of next generation flexible devices. Recently, we are developing a novel CVD technology with a neutral particle beam (NPB) source, named as neutral beam assisted CVD (NBaCVD), which controls the energy of incident neutral particles in the range of 1~300eV in order to enhance the atomic activation and crystalline of thin films at low temperatures. During the formation of the nc-/pm-Si thin films by the NBaCVD with various process conditions, NPB energy directly controlled by the reflector bias and effectively increased crystal fraction (~80%) by uniformly distributed nc grains with 3~10 nm size. In the case of phosphorous doped Si thin films, the doping efficiency also increased as increasing the reflector bias (i.e. increasing NPB energy). At 330V of reflector bias, activation energy of the doped nc-Si thin film reduced as low as 0.001 eV. This means dopants are fully occupied as substitutional site, even though the Si thin film has nano-sized grain structure. And activated dopant concentration is recorded as high as up to 1020 #/$cm^3$ at very low process temperature (< $80^{\circ}C$) process without any post annealing. Theoretical solubility for the higher dopant concentration in Si thin film for order of 1020 #/$cm^3$ can be done only high temperature process or post annealing over $650^{\circ}C$. In general, as decreasing the grain size, the dopant binding energy increases as ratio of 1 of diameter of grain and the dopant hardly be activated. The highly doped nc-Si thin film by low-temperature NBaCVD process had smaller average grain size under 10 nm (measured by GIWAXS, GISAXS and TEM analysis), but achieved very higher activation of phosphorous dopant; NB energy sufficiently transports its energy to doping and crystallization even though without supplying additional thermal energy. TEM image shows that incubation layer does not formed between nc-Si film and SiO2 under later and highly crystallized nc-Si film is constructed with uniformly distributed nano-grains in polymorphous tissues. The nucleation should be start at the first layer on the SiO2 later, but it hardly growth to be cone-shaped micro-size grains. The nc-grain evenly embedded pm-Si thin film can be formatted by competition of the nucleation and the crystal growing, which depend on the NPB energies. In the evaluation of the light soaking degradation of photoconductivity, while conventional intrinsic and n-type doped a-Si thin films appeared typical degradation of photoconductivity, all of the nc-Si thin films processed by the NBaCVD show only a few % of degradation of it. From FTIR and RAMAN spectra, the energetic hydrogen NB atoms passivate nano-grain boundaries during the NBaCVD process because of the high diffusivity and chemical potential of hydrogen atoms.

  • PDF