• 제목/요약/키워드: Silicon Oxide Film

검색결과 402건 처리시간 0.028초

압전체 PZT 박막을 이용한 FET형 압력 센서의 제작과 그 특성 (Fabrication and Characteristics of FET-type Pressure Sensor Using Piezoelectric PZT Thin Film)

  • 김영진;이영철;권대혁;손병기
    • 센서학회지
    • /
    • 제10권3호
    • /
    • pp.173-179
    • /
    • 2001
  • 현재 사용되어지는 반도체형 압력센서에는 압저항형과 용량형이 있다. 특히 반도체 마이크로 압력센서는 크기도 작고 신호처리회로를 동일칩 위에 집적화 할 수 있어 많은 관심을 모아왔다. 그러나 이러한 형태의 센서들은 제조공정이 복잡해서 생산성이 낮다. 기존의 센서들이 가지는 단점들을 극복하기 위해 새로운 형태의 FET형 압력센서(PSFET : pressure sensitive field effect transistor)를 제안하고 그 동작특성을 조사하였다. 압력 감지 물질은 PZT(Pb(Zr,Ti)$O_3$)를 사용하였다. RF 마그네트론 스퍼터링법을 사용하여 MOSFET의 게이트 절연막 위에 PZT 압전 박막을 증착하였다. PZT의 안정적 상태인 perovskite 구조를 형성하기 위하여 PbO 분위기에서 열처리하는 기법을 도입하였다. 제작된 PSFET의 감도는 0.38 mV/mmHg이다.

  • PDF

블록 공중합체를 이용한 나노패턴의 크기제어방법 (Method to control the Sizes of the Nanopatterns Using Block Copolymer)

  • 강길범;김성일;한일기
    • 한국진공학회지
    • /
    • 제16권5호
    • /
    • pp.366-370
    • /
    • 2007
  • 밀도가 높고 주기적으로 배열된 나노 크기의 기공이 25nm 두께의 실리콘 산화막 기판위에 형성 되었다. 나노미터 크기의 패턴을 형성시키기 위해서 자기조립물질을 사용했으며 폴리스티렌(PS) 바탕에 벌집형태로 평행하게 배열된 실린더 모양의 폴리메틸메타아크릴레이트(PMMA)의 구조를 형성하였다. 폴리메틸메타아크릴레이트를 아세트산으로 제거하여 폴리스티렌만 남아있는 나노크기의 마스크를 만들었다. 폴리스티렌으로 이루어진 나노패턴의 지름은 $8{\sim}30nm$ 였고 높이는 40nm였으며, 패턴과 패턴사이의 간격은 60nm였다. 형성된 패턴을 실리콘 산화막 위에 전사시키기 위해 불소 기반의 화학 반응성 식각을 사용하였다. 실리콘 산화막에 형성된 기공의 지름은 $9{\sim}33nm$였다. 실리콘 산화막을 불산으로 제거하여 실리콘에 형성된 기공을 관찰하였고, 실리콘기판에 형성된 기공의 지름은 $6{\sim}22nm$였다. 형성된 기공의 크기는 폴리메틸메타아크릴레이트의 분자량과 관계가 있음을 알 수 있었다.

원자층증착법에 의한 $TiO_2$ 나노파우더 표면의 실리콘 산화물 박막 증착 (Atomic Layer Deposition of Silicon Oxide Thin Film on $TiO_2$ nanopowders)

  • 김희규;김혁종;강인구;김도형;최병호;정상진;김민완
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2009년도 추계학술대회 논문집
    • /
    • pp.381-381
    • /
    • 2009
  • 염료감응형 태양전지의 효율 향상을 위한 다양한 방법들 중 $TiO_2$ 나노 파우더의 표면 개질 및 페이스트의 분산성 향상을 위한 연구가 활발하게 진행되고 있다. 기존 나노 파우더의 표면 개질법으로는 액상 공정인 졸겔법이 있으나 표면 처리 공정에서의 응집현상은 아직 해결해야 할 과제 중 하나이다. 이에 본 연구에서는 진공증착방법인 ALD법을 이용하여 염료감응형 태양전지용 $TiO_2$ 나노 파우더의 $SiO_2$ 산화물 표면처리를 통한 분산특성을 파악하였다. 기존 ALD법의 경우 reactor의 온도가 $300{\sim}500^{\circ}C$ 정도의 고온에서 공정이 이루어졌지만 본 실험에서는 2차 아민계촉매(pyridine)을 사용하여 reactor의 온도를 $30^{\circ}C$정도의 저온공정에서 $SiO_2$ 산화물을 코팅을 하였다. MO source로는 액체상태의 TEOS$(Si(OC_2H_5)_4)$를, 반응가스로는 $H_2O$를 사용하였고, 불활성 기체인 Ar 가스는 purge 가스로 각각 사용 하였다. ALD 공정에 의해 표면처리 된 $TiO_2$ 나노 파우더의 분산특성은 각 공정 cycle에 따라 FESEM을 통하여 입자의 형상 및 분산성을 확인하였으며 입도 분석기를 통하여 부피의 변화 및 분산 특성을 확인하였다. 공정 cycle 이 증가함에 따라 입자간의 응집현상이 개선되는 것을 확인 할 수 있었으며, 100cycles에서 응집현상이 가장 많이 감소하는 것을 확인할 수 있었다. 또한 표면 처리된 $SiO_2$ 산화막은 XRD를 통한 결정 분석 및 EDX를 통한 정성 분석을 통하여 확인하였다.

  • PDF

씨앗층이 바륨훼라이트 박막의 형성과 자기적 성질에 미치는 영향 (Effects of Seed Layers on Formation of Barium Ferrite Thin Films and Their Magnetic Properties)

  • 나종갑;이택동;박순자
    • 한국자기학회지
    • /
    • 제2권1호
    • /
    • pp.22-28
    • /
    • 1992
  • 대향타겟형 스파터기에서 철과 BaO 복합타켓트를 사용한 반응성 스파터링 방법으로 고밀도 수직자기기록용 바륨훼라이트박막을 제조하였다. 표면 열 산화된 규소 웨이퍼를 기판으로 사용한 경우 바륨훼라이트박막의 c축이 기판에 완전히 수직으로 배열하기 위해서는 $750^{\circ}C$의 기판가열이 필요 하였다. 기판가열온도를 낮추기 위하여 ZnO, ${\alpha}-Fe_{2}O_{3}$${\gamma}-Fe_{2}O_{3}$ 씨앗층을 사용한 결과 바륨훼라이트와 같은 육방결정구조이면서 (002)면이 기판에 평행하게 배향된 ZnO 씨앗층을 사용하였을 때 $600^{\circ}C$에서 c축배향이 우수한 바륨훼라이트박막을 성막시킬 수 있었다. 바륨훼라이트의 포화자화값은 295 emu/cc 수직보자력은 1.7kOe 각형비는 0.75 이었다. 복합타켓트를 사용하여 $230\;{\AA}/min$의 피착속도로 바륨훼라이트박막을 피착시킬 수 있었는데 이것은 지금까지 발표된 산화물 타켓트를 사용한 경우보다 5-20배 빠른 것이다.

  • PDF

$CaF_2$ 박막의 전기적, 구조적 특성 (Eelctrical and Structural Properties of $CaF_2$Films)

  • 김도영;최석원;이준신
    • 한국전기전자재료학회논문지
    • /
    • 제11권12호
    • /
    • pp.1122-1127
    • /
    • 1998
  • Group II-AF_2$films such as $CaF_2$, $SrF_2$, and $BaF_2$ have been commonly used many practical applications such as silicon on insulatro(SOI), three-dimensional integrated circuits, buffer layers, and gate dielectrics in filed effect transistor. This paper presents electrical and structural properties of fluoride films as a gate dielectric layer. Conventional gate dielectric materials of TFTs like oxide group exhibited problems on high interface trap charge density($D_it$), and interface state incorporation with O-H bond created by mobile hydrogen and oxygen atoms. To overcome such problems in conventional gate insulators, we have investigated $CaF_2$ films on Si substrates. Fluoride films were deposited using a high vacuum evaporation method on the Si and glass substrate. $CaF_2$ films were preferentially grown in (200) plane direction at room temperature. We were able to achieve a minimum lattice mismatch of 0.74% between Si and $CaF_2$ films. Average roughness of $CaF_2$ films was decreased from 54.1 ${\AA}$ to 8.40 ${\AA}$ as temperature increased form RT and $300^{\circ}C$. Well fabricated MIM device showed breakdown electric field of 1.27 MV/cm and low leakage current of $10^{-10}$ A/$cm^2$. Interface trap charge density between $CaF_2$ film and Si substrate was as low as $1.8{\times}10^{11}cm^{-2}eV^{-1}$.

  • PDF

연속 조성 확산 증착 방법을 통한 저항 온도 계수의 튜닝 (Tuning for Temperature Coefficient of Resistance Through Continuous Compositional Spread Sputtering Method)

  • 박지훈;선정우;최우진;진상준;김진환;전동호;윤생수;천재일;임진주;조욱
    • 한국전기전자재료학회논문지
    • /
    • 제37권3호
    • /
    • pp.323-327
    • /
    • 2024
  • The low-temperature coefficient of resistance (TCR) is a crucial factor in the development of space-grade resistors for temperature stability. Consequently, extensive research is underway to achieve zero TCR. In this study, resistors were deposited by co-sputtering nickel-chromium-based composite compositions, metals showing positive TCR, with SiO2, introducing negative TCR components. It was observed that achieving zero TCR is feasible by adjusting the proportion of negative TCR components in the deposited thin film resistors within certain compositions. Additionally, the correlation between TCR and deposition conditions, such as sputtering power, Ar pressure, and surface roughness, was investigated. We anticipate that these findings will contribute to the study of resistors with very low TCR, thereby enhancing the reliability of space-level resistors operating under high temperatures.

낮은 온도 하에서 수소처리 시킨 다결정 실리콘을 사용한 새로운 구조의 n-TFT에서 개선된 열화특성 (Improved Degradation Characteristics in n-TFT of Novel Structure using Hydrogenated Poly-Silicon under Low Temperature)

  • 송재열;이종형;한대현;이용재
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2008년도 춘계종합학술대회 A
    • /
    • pp.105-110
    • /
    • 2008
  • 식각 형상비에 의해 경사형 스페이스를 갖는 도핑 산화막을 이용한 LDD 영역을 갖도록 제작한 다결정 TFT의 새로운 구조를 제안한다. 소자 특성의 신뢰성을 위해 수소($H_2$)와 수소/플라즈마 처리 공정으로 다결정 실리콘에 수소 처리시킨 n-채널 다결정 실리콘 TFT 소자를 제작하였다. 소자에 최대 누설전류의 게이트 전압 조건에서 소자에 스트레스를 인가시켰다. 게이트 전압 스트레스 조건에 의해 야기되는 열화 특성인자들은 드레인 전류, 문턱전압($V_{th}$), 부-문턱전압 기울기(S), 최대 전달 컨덕턴스($g_m$), 그리고 파워인자 값을 측정/추출하였으며, 수소처리 공정이 소자 특성의 열화 결과에 미치는 관계를 분석하였다. 특성 파라미터의 분석 결과로써, 수소화 처리시킨 n-채널 다결정 실리콘 박막 트랜지스터에서 열화특성의 원인들은 다결정 실리콘/산화막의 계면과 다결정 실리콘의 그레인 경계에서 실리콘-수소 본드의 해리에 의한 현수 본드의 증가이었다. 이 증가가 소자의 핫-캐리어와 결합으로 개선된 열화 특성의 원인이 되었다. 따라서 새로 제안한 다결정 TFT의 구조는 제작 공정 단계가 간단하며, 소자 특성에서 누설전류가 드레인 영역 근처 감소된 수평 전계에 의해 감소되었다.

  • PDF

Improvement of Electrical Characteristics in Double Gate a-IGZO Thin Film Transistor

  • 이현우;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2016년도 제50회 동계 정기학술대회 초록집
    • /
    • pp.311-311
    • /
    • 2016
  • 최근 고성능 디스플레이 개발이 요구되면서 기존 비정질 실리콘(a-Si)을 대체할 산화물 반도체에 대한 연구 관심이 급증하고 있다. 여러 종류의 산화물 반도체 중 a-IGZO (amorphous indium-gallium-zinc oxide)가 높은 전계효과 이동도, 저온 공정, 넓은 밴드갭으로 인한 투명성 등의 장점을 가지며 가장 연구가 활발하게 보고되고 있다. 기존에는 SG(단일 게이트) TFT가 주로 제작 되었지만 본 연구에서는 DG(이중 게이트) 구조를 적용하여 고성능의 a-IGZO 기반 박막 트랜지스터(TFT)를 구현하였다. SG mode에서는 하나의 게이트가 채널 전체 영역을 제어하지만, double gate mode에서는 상, 하부 두 개의 게이트가 동시에 채널 영역을 제어하기 때문에 채널층의 형성이 빠르게 이루어지고, 이는 TFT 스위칭 속도를 향상시킨다. 또한, 상호 모듈레이션 효과로 인해 S.S(subthreshold swing)값이 낮아질 뿐만 아니라, 상(TG), 하부 게이트(BG) 절연막의 계면 산란 현상이 줄어들기 때문에 이동도가 향상되고 누설전류 감소 및 안정성이 향상되는 효과를 얻을 수 있다. Dual gate mode로 동작을 시키면, TG(BG)에는 일정한 positive(or negative)전압을 인가하면서 BG(TG)에 전압을 가해주게 된다. 이 때, 소자의 채널층은 depletion(or enhancement) mode로 동작하여 다른 전기적인 특성에는 영향을 미치지 않으면서 문턱 전압을 쉽게 조절 할 수 있는 장점도 있다. 제작된 소자는 p-type bulk silicon 위에 thermal SiO2 산화막이 100 nm 형성된 기판을 사용하였다. 표준 RCA 클리닝을 진행한 후 BG 형성을 위해 150 nm 두께의 ITO를 증착하고, BG 절연막으로 두께의 SiO2를 300 nm 증착하였다. 이 후, 채널층 형성을 위하여 50 nm 두께의 a-IGZO를 증착하였고, 소스/드레인(S/D) 전극은 BG와 동일한 조건으로 ITO 100 nm를 증착하였다. TG 절연막은 BG 절연막과 동일한 조건에서 SiO2를 50 nm 증착하였다. TG는 S/D 증착 조건과 동일한 조건에서, 150 nm 두께로 증착 하였다. 전극 물질과, 절연막 물질은 모두 RF magnetron sputter를 이용하여 증착되었고, 또한 모든 patterning 과정은 표준 photolithography, wet etching, lift-off 공정을 통하여 이루어졌다. 후속 열처리 공정으로 퍼니스에서 질소 가스 분위기, $300^{\circ}C$ 온도에서 30 분 동안 진행하였다. 결과적으로 $9.06cm2/V{\cdot}s$, 255.7 mV/dec, $1.8{\times}106$의 전계효과 이동도, S.S, on-off ratio값을 갖는 SG와 비교하여 double gate mode에서는 $51.3cm2/V{\cdot}s$, 110.7 mV/dec, $3.2{\times}108$의 값을 나타내며 훌륭한 전기적 특성을 보였고, dual gate mode에서는 약 5.22의 coupling ratio를 나타내었다. 따라서 산화물 반도체 a-IGZO TFT의 이중게이트 구조는 우수한 전기적 특성을 나타내며 차세대 디스플레이 시장에서 훌륭한 역할을 할 것으로 기대된다.

  • PDF

Study of Treatment Methods on Solution-Processed ZnSnO Thin-Film Transistors for Resolving Aging Dynamics

  • 조광원;백일진;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.348-348
    • /
    • 2014
  • 차세대 디스플레이 구동 회로 소자를 위한 재료로서, Amorphous Oxide Semiconductor (AOS)가 주목받고 있다. AOS는 기존의 Amorphous Silicon과 비교하여 뛰어난 이동도를 가지고 있으며, 넓은 밴드 갭에 의한 투명한 광학적 특성을 가지고 있다. 이러한 장점을 이용하여, AOS 박막은 thin film transistor (TFT)의 active channel로 이용 되고 있다. 하지만, AOS를 이용한 TFT의 경우, 시간이 경과함에 따라 $O_2$$H_2O$ 흡착에 의해 전기적 특성이 변하는 현상이 있다. 이러한 현상은 소자의 신뢰성에 있어 중요한 문제가 된다. 이러한 문제를 연구하기 위해 본 논문에서는, AOS 박막을 이용하여 bottom 게이트형 TFT를 제작하였다. 이를 위해 먼저, p-type Si 위에 건식산화방식으로 $SiO_2$(100 nm)를 성장시켜 게이트 산화막으로 이용하였다. 그리고 Zn과 Sn이 1: 2의 조성비를 가진 ZnSnO (ZTO) 용액을 제조한 후, 게이트 산화막 위에 spin coating 하였다. Splin coating된 용액에 남아 있는 솔벤트를 제거하기 위해 10분 동안 $230^{\circ}C$로 열처리를 한 후, 포토리소그래피와 에칭 공정을 이용하여 ZTO active channel을 형성하였다. 그 후, 박막 내에 남아 있는 불순물을 제거하고 ZTO TFT의 전기적인 특성을 향상시키기 위하여, $600^{\circ}C$의 열처리를 30분 동안 진행 하여 junctionless형 TFT 제작을 완료 하였다. 제작된 소자의 시간 경과에 따른 열화를 확인하기 위하여, 대기 중에서 2시간마다 HP-4156B 장비를 이용하여 전기적인 특성을 확인 하였으며, 이러한 열화는 후처리 공정을 통하여 회복시킬 수 있었다. 열화의 회복을 위한 후처리 공정으로, 퍼니스를 이용한 고온에서의 열처리와 microwave를 이용하여 저온 처리를 이용하였다. 결과적으로, TFT는 소자가 제작된 이후, 시간에 경과함에 따라서 on/off ratio가 감소하여 열화되는 경향을 보여 주었다. 이러한 현상은, TFT 소자의 ZTO back-channel에 대기 중에 있는 $O_2$$H_2O$의 분자의 물리적인 흡착으로 인한 것으로 보인다. 그리고 추가적인 후처리 공정들에 통해서, 다시 on/off ratio가 회복 되는 현상을 확인 하였다. 이러한 추가적인 후처리 공정은, 열화된 소자에 퍼니스에 의한 고온에서의 장시간 열처리, microwave를 이용한 저온에서 장시간 열처리, 그리고 microwave를 이용한 저온에서의 단 시간 처리를 수행 하였으며, 모든 소자에서 성공적으로 열화 되었던 전기적 특성이 회복됨을 확인 할 수 있었다. 이러한 결과는, 저온임에도 불구하고, microwave를 이용함으로 인하여, 물리적으로 흡착된 $O_2$$H_2O$가 짧은 시간 안에 ZTO TFT의 back-channel로부터 탈착이 가능함과 동시에 소자의 특성을 회복 가능 함 의미한다.

  • PDF

RF 반응성 스펏터링으로 제조한 $Ta_{2}O_{5}$ 막의 특성 (Characteristics of $Ta_{2}O_{5}$ Films by RF Reactive Sputtering)

  • 박욱동;금동열;김기완;최규만
    • 센서학회지
    • /
    • 제1권2호
    • /
    • pp.173-181
    • /
    • 1992
  • RP 반응성 스펏터링으로서 P형 실리콘 웨이퍼위에 $Ta_{2}O_{5}$막을 제조하였다. 시편의 구조 및 조성은 XRD와 AES로 조사하였다. 산소의 혼합비가 10%일 때 C-V 특성으로부터 구한 $Ta_{2}O_{5}$막의 비유전률은 10-12이었다. AES와 RBS로 측정한 $Ta_{2}O_{5}$막의 Ta : O의 비는 각각 1 : 2와 1 : 2.49로 나타났으며, 산소분위기에서 $700^{\circ}C$의 열처리 온도에서 결정성장이 시작되었다. 산소분위기에서 $1000^{\circ}C$로 열처리한 $Ta_{2}O_{5}$막의 비유전률값은 20.5였으며, 질소분위기에서 열처리한 경우의 비유전률값은 23으로 나타났다. 이 때 가육방전계(pseudo hexagonal ${\delta}-Ta_{2}O_{5}$)의 결정구조를 나타내었다. 시편의 ${\Delta}V_{FB}$와 누설전류밀도는 산소의 혼합비가 증가함에 따라 감소하였다. 그리고 최대절연파괴전장은 산소가 10% 혼합되었을 때 2.4MV/cm로 나타났다. 이러한 $Ta_{2}O_{5}$막은 수소이온 감지막 및 기억용소자의 게이트 절연막 등에 응용될 수 있을 것이다.

  • PDF