• 제목/요약/키워드: Signal Canceller

검색결과 185건 처리시간 0.024초

고막이식형 마이크로폰을 위한 이식형 인공중이 적응 피드백 제거기 구현 (An Adaptive Feedback Canceller for Fully Implantable Hearing Device Using Tympanic Membrane Installed Microphone)

  • 김태윤;김명남;조진호
    • 한국멀티미디어학회논문지
    • /
    • 제19권2호
    • /
    • pp.189-199
    • /
    • 2016
  • Many implantable hearing aids are being developed as alternatives to conventional hearing aids which has inconveniences for use and social stigma that make hearing-impaired people avoid to wear it. Particularly, the fully-implantable middle ear hearing devices (F-IMEHD) are being actively studied for mixed or sensorineural hearing impaired people. In development of F-IMEHD, the most difficult problem is improving the performance of implantable microphone. Recently, Cho et al. have studied the tympanic membrane installed microphone which has better sensitivity and is easier to operate on patient than the microphone implanted under the skin. But, it may cause howling problem due to the feedback signal via oval window and ossicle chain from the transducer on round window in the middle ear cavity, therefore, a feedback canceller is necessary. In this paper, we designed NLMS (normalized least mean square) adaptive feedback canceller for F-IMEHD with tympanic membrane installed microphone and a transducer implemented at round window, and computer simulation was performed to verify its operation. The designed adaptive feedback canceller has a delay filter, a 64 point FIR fixed filter and a 8-tap adaptive FIR filter. Computer simulation of the feedback path is modeled by using the data obtained through human cadaver experiment.

S-LMS 알고리즘을 이용한 음향반향제거기의 FPGA구현 (An FPGA Implementation of Acoustic Echo Canceller Using S-LMS Algorithm)

  • 이행우
    • 대한전자공학회논문지SD
    • /
    • 제41권9호
    • /
    • pp.65-71
    • /
    • 2004
  • 본 논문은 휴대폰의 자동차 핸즈프리를 위한 음향반향제거기의 설계 및 구현에 관한 것이다. 이를 구현하기 위해 효율적인 적응 알고리즘의 개발과 VHDL 회로설계, 그리고 테스트 보드 제작 등을 수행하였다. 적응 알고리즘은 간단하고 안정적이며 수렴속도가 빠른 새로운 S-LMS 알고리즘을 사용하였다 음향반향제거기는 15-bit, 128-tap 회로구조로서 50,000 게이트급 FPGA에 구현하였다. 그리고 회로동작을 검증하기 위하여 보드를 제작하였는데, 2개의 CODEC과 제어입력용 DIP 스위치 및 출력표시용 LED 등이 포함되어 있다. 백색 가우스잡음을 사용하여 시험한 결과, 구현된 회로의 ERLE는 최대 30dB의 반향제거 성능을 나타내는 것으로 확인되었다.

간섭 제거기를 사용한 BPSK 다중 톤 DS/CDMA 시스템의 성능 분석 (Performance Analysis of BPSK Multitone DS/CDMA System with Interference Canceller)

  • 박승근;강병권
    • 한국정보통신학회논문지
    • /
    • 제2권4호
    • /
    • pp.519-529
    • /
    • 1998
  • 본 논문에서는 간섭 제거기가 다중 톤 DS/CDMA 시스템의 성능에 미치는 영향을 분석하였다. 최근 여러가지 방법의 간섭 제거기가 제안되고 있으나, 여기서는 Yoon[9] 등이 제안한 간섭 제거기를 사용하였다. 또한 세가지 종류의 간섭을 고려하였는데 다중 경로 간섭, 채널 간 간섭, 다중 접속 간섭이 그것이다. 이들 간섭 신호들과 가우시안 잡음의 분산을 구하여 신호 대 잡음비를 계산하였으며, 다중 경로 채널에서의 RAKE 수신기 와 3단계의 간섭 제거기를 고려하였다. 성능 분석 결과, 간섭 제거기는 다중 톤 CDMA 시스템에서 매우 효과 적이며, 최대비 결합 다이버시티와 심볼 당 칩 수를 증가시킴에 따라 성능이 크게 향상되어 이들 파라메터가 중요한 설계 요소임을 보였다.

  • PDF

비선형 전처리 필터를 이용한 스테레오 음향반향 제거기 (Stereo Echo Canceller Using Non-linear Pre-processing Filter)

  • 정일규;김현태;박장식;손경식
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 제13회 신호처리 합동 학술대회 논문집
    • /
    • pp.193-196
    • /
    • 2000
  • An stereophonic acoustic echo canceller cannot exactly estimate the echo path in the receiving room, because of the cross-correlation between stereo signals. In this paper, the new preprocessing filter is proposed to reduce the cross-correlation between the signals without influence on stereophonic sound. Two channel signals are linearly decorrelated by using orthogonality principles and the attenuated absolute values of the decorrelated signals are added to each channel input signals. Assuming that the power of each channel signal is larger than that of the cross-correlation, computational burden is reduced.

  • PDF

ATSC DTV 방송용 중계기 궤환간섭 제거 성능 개선 (Performance Enhancement of the Feedback Interference Canceller for the EDOCR in the ATSC DTV System)

  • 이영준;박성익;김흥묵;김형남
    • 한국통신학회논문지
    • /
    • 제38A권11호
    • /
    • pp.955-966
    • /
    • 2013
  • 본 논문에서는 ATSC DTV 시스템에서 독립적인 궤환간섭 제거기(Feedback Interference Canceller: FIC)를 가지는 등화형 디지털 동일채널 중계기(Equalization Digital On-Channel Repeater: EDOCR)의 궤환간섭 제거 성능 향상을 위한 새로운 구조의 FIC를 제안한다. FIC는 기준신호와 궤환되는 신호의 상관관계를 이용하여 궤환채널을 추정하는데, ATSC DTV 방송 신호는 신호의 상관관계 특성을 저해하는 DC 파일럿을 포함하고 있으므로 FIC로 하여금 정확한 궤환채널 추정을 수행하지 못하게 한다. 이러한 문제를 해결하기 위해, EDOCR과 FIC의 결합 구조에 기반하여 EDOCR에서 신호 재변조 시 DC 파일럿을 포함하지 않는 기준신호를 추가적으로 생성하여 궤환채널 추정에 사용하는 DC 파일럿 없는 기준신호 기반 FIC와 디지털 신호처리를 통해 입력신호들을 백색화하여 DC 파일럿을 제거한 후 궤환채널을 추정하는 백색화된 신호 영역 FIC를 제안한다. 모의실험을 통해, 제안된 두 FIC 구조 모두 기존의 상관관계 제거형 FIC에 비해 우수한 궤환간섭 제거 성능을 가짐을 보인다.

주입력신호의 LPC 필터 이득을 이용한 반향제거기의 수렴전 동시통화검출 성능 개선 (Performance Improvement of Double Talk Detection before Convergence of the Echo Canceller by Using Linear Predictive Coding Filter Gain of the Primary Input Signal)

  • 유재하
    • 한국지능시스템학회논문지
    • /
    • 제24권6호
    • /
    • pp.628-633
    • /
    • 2014
  • 본 논문에서는 반향제거기가 수렴하기 전에 동작할 수 있는 기존 동시통화검출법의 성능을 개선하기 위한 방법을 제안하였다. 제안된 방법은 LPC 필터 계수를 주입력신호로부터 추정하게 된다. 동시통화검출을 위한 문턱치는 주입력신호의 크기별로 기대되는 LPC 필터 이득치를 사용하여 가변적으로 설정하게 된다. 제안한 방법은 기존의 방법이 갖고 있는 단일통화를 동시통화로 잘못 판단하는 오검출률을 개선할 수 있을 뿐만 아니라 동시통화 검출 지연 시간도 단축시킬 수 있다. 장시간의 음성신호를 사용한 모의실험을 수행하였다. 제안한 방법이 기존 방법의 오검출률을 감소시키고 동시통화 검출 지연시간을 단축시킴을 확인할 수 있었다.

DSP에서 FIR 필터를 이용한 잡음 제거기 구현 (An Implementation of Noise Canceler by using FIR Filter on DSP)

  • 김정국;이충근
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2000년도 하계종합학술대회논문집
    • /
    • pp.357-360
    • /
    • 2000
  • In this paper, we want to implement a noise canceller by using FIR filter on DSP(Digital Signal Processor). The FIR filter was designed by Blackman window together with desired band width and center frequency. We adopt Motorola DSP56002 and Crystal CS4215 (A/D and D/A converter) for our purpose. we generate input sinusoidal signals and noises by differential equations and pseudo random sequences on DSP also. The input signal including sinusoidal and noise passes through the FIR filter. The FIR filer output is a sinusoidal signal with noise reduced.

  • PDF

TMS320C31 DSP를 이용한 음향반향제거기의 실시간 구현 (Real-Time Implementation of an Acoustic Echo Canceller Using TMS320C31 DSP)

  • 장병욱;김시호;권홍석;배건성
    • 음성과학
    • /
    • 제9권3호
    • /
    • pp.17-24
    • /
    • 2002
  • The goal of this research is the real-time implementation of an AEC (Acoustic Echo Canceller) using the floating-point digital signal processor of TMS320C31. We employ an FIR-type adaptive filter with the conventional NLMS (Normalized Least Mean Square) algorithm for the adaptation of filter coefficients. We program and optimize the system in the assembler level to make it run in real-time. With 8 kHz sampling rate, the implemented AEC requires $46\;\mu$sec and $77\;\mu$sec computational time per sample for 128-and 256-tap filter, respectively. It corresponds to 37% and 62% of maximum computational ability of TMS320C31 DSP.

  • PDF

A New Control Method for an Adaptive Noise Canceller Using Stochastic difference between Voice and Noise Signals Power Change

  • Nishi, H.;Kakinoki, T.
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2005년도 ICCAS
    • /
    • pp.2362-2367
    • /
    • 2005
  • This paper reports a technique for discriminating double talk and echo path change using the stochastic characteristics of power change for an adaptive noise canceller. The causes of rapid error increasing are double talk and echo path change. When the echo path is changed, the system corrects the impulse response in order to reduce the error. However, in the case of double talk, the system has to suspend the updating impulse response in order to maintain the quality of the voice signal. In the conventional system, it was difficult to discriminate between the two situations. In this research, the stochastic characteristics of the voice power change in the double talk period were experimentally verified to be different from the power change during echo path changing. Based on the results, a new double talk detection method is proposed.

  • PDF