• 제목/요약/키워드: Scalibility

검색결과 4건 처리시간 0.02초

스트라이핑 시스템에서 디스크 추가를 위한 계산에 의한 매핑 방법 (The Mapping Method by Equation for Adding Disks for Striping System)

  • 박유현;김창수;강동재;김영호;신범주
    • 한국멀티미디어학회논문지
    • /
    • 제6권1호
    • /
    • pp.15-27
    • /
    • 2003
  • Recently, the volume of data is increasing rapidly in server for multimedia service, according to development of multimedia application environment. In recent research for storage technology the technology like of the SAN(Storage Area Network) advantages in scalibility of storage devices, and can read data from multiple disk arrays through RAID 0, 5. The RAID 0 and 5 translate to logical address to physical address using equation, but in case of adding disks at the system with equation -based mapping, the problem that we must rearrange the whole data in the previous disks happens. We use the mapping table to solve this problem in recent, but we can not load the whole mapping table in main memory because it occupies too large space. Therefore the extra I/Os are demanded to evaluate real physical address of data, so total performance of the system is degraded. In this paper, we propose the mapping method that supports the scalibility in RAID 0 or 5 system. The proposing method applies small metadata, so- called SZIT and simple equation, so it is possible that we make translate logical address to physical address rapidly and it is scalable in disk extending simultaneously Our suggesting method, if we add disks to the striping system for expanding of storage capacity, has an advantage of never stop service. So, SZlT-based mapping method can do online-disk-expanding in real-time service.

  • PDF

NOW(Network of Workstations) 환경에서 소프트웨어 RAID 파일 시스템의 설계 및 성능 평가 (Design and performance evaluation of the software RAID file system in the NOW environment)

  • 김종훈;노삼혁;원유헌
    • 한국통신학회논문지
    • /
    • 제22권6호
    • /
    • pp.1266-1272
    • /
    • 1997
  • Due to the price and performanceof uniprocessor workstations and off-the shelf networking, network of workstations(NOW) ae now a cost-effective parallel processing platform tht is competitive with supercomputers. Meanwhile, current network fiile system protocols rely heavily on a central server to coordinate file activity among client workstations. This central server can become a bottleneck that limits scalibility for environments with large numbers of clients. In this paper, we propsoe a highly reliable and effective software RAID file system on the network of workstation environment. We present results form a trace-driven simulation study that shows that the designed software RAID file system is more effective in the aspect of elapsed time when compared with client/server file systems.

  • PDF

WSN의 확장성과 에너지 효율성을 보장하는 라우팅 프로토콜 (A Routing Protocol for Assuring Scalability and Energy Efficiency of Wireless Sensor Network)

  • 정윤수;김용태;박길철;이상호
    • 한국컴퓨터정보학회논문지
    • /
    • 제13권4호
    • /
    • pp.105-113
    • /
    • 2008
  • 무선 센서 네트워크에서는 근접한 센서 노드들이 유사한 정보를 감지하는 특성에 의해 임의의 센서 노드의 동작이 실패하거나 기능이 소멸되는 경우에도 네트워크의 전체적인 동작에는 영향을 미치지 않는 장점이 있지만 무선매체의 저속, 오류가 심한 전송특성 및 제한된 전원 공급, 센서 노드의 임의 배치로 인한 교체 불가능 등의 문제점을 가진다. 이 논문에서는 계층적으로 센서 로드를 구성하고 있는 네트워크의 확장성을 보장하면서 전체 노드들의 파워 소비를 줄일 수 있도록 최적 경로 검색 프로세스를 수행하는 PRML 라우팅 프로토콜을 제안한다. 제안된 기법에서는 노드의 잉여 에너지와 연결도를 고려함으로써 클러스터 헤드의 부하 분산이 가능해 졌으며, 노드 간 통신 횟수를 줄일 수 있었다. LEACH-C, HEED기법들과 비교 분석 결과, PRML라우팅 프로토콜은 전체 에너지 소비 측면에서 평균 8%, 클러스터 헤드의 에너지 소비 측면에서 평균 6.4%의 효율성을 얻었고, 네트워크 확장성에 다른 에너지 소비 분포는 LEACH-C, HEED 기법보다 7.5%의 효율성을 얻을 수 있었다.

  • PDF

파이프라인 방식의 버스를 위한 비 동기식 주 기억장치의 설계 및 구현 (Design and Implementation of Asynchronous Memory for Pipelined Bus)

  • 한우종;김수원
    • 전자공학회논문지B
    • /
    • 제31B권11호
    • /
    • pp.45-52
    • /
    • 1994
  • 최근 고성능 마이크로 프로세서들의 가격 경쟁력에 힘입어 공유 버스 방식의 다중 처리기 시스템이 많이 등장하고 있다. 이들 다중 처리기 시스템들은 주기억장치의 구조에 따라 성능이 크게 달라질 수 있다. 주기억장치의 중요성은 마이크로 프로세서들이 고속화 되어감에 따라 더욱 커지고 있다. 개개의 마이크로 프로세서들을 위한 캐시 메모리가 대부분의 시스템에서 채용되고 있으나 여전히 공유되는 주기억장치의 접근 특성은 다중 처리기 시스템의 성능과 확장성을 제약하는 요소가 된다. 본 논문에서는 파이프라인 방식의 시스템 버스의 효율성을 최대한 유지하면서 주기억장치 구현의 유연성을 제공하는 비동기적 주기억장치의 구조를 제안하며 그 효과를 시뮬레이션을 통하여 보이고 있다. 시스템 버스로는 고속 중형 컴퓨터를 위하여 설계된 HiPi+Bus를 모델로 하고 있으며 Verilog를 이용하여 시뮬레이션 하였다. 이 시뮬레이션을 통하여 제안된 비동기적 주기억장치 구조가 시스템 버스의 사용률을 낮추어 줌으로써 시스템의 성능과 확장성을 향상시킴을 알 수 있었다. 또한 제안된 구조를 구현하기 위한 구현 방법상의 변수들을 평가 하였으며 구현된 주기억장치를 시험 프로그램을 이용한 시험 환경에서 시험하여 그 동작과 유용성을 확인하였다.

  • PDF