• Title/Summary/Keyword: ROM (Read Only Memory)

Search Result 29, Processing Time 0.027 seconds

Raidal Tilt Detection using One Beam and Its Compensation in a High Density Optical Disk Drive (단일 빔을 이용한 고밀도 광 디스크 드라이브의 Radial Tilt 검출 및 보상)

  • Doh, Tae-Yong;Ma, Byung-In;Choi, Byoung-Ho
    • Proceedings of the KIEE Conference
    • /
    • 2001.07d
    • /
    • pp.2299-2301
    • /
    • 2001
  • 광 디스크의 용량을 증가시기키 위해선, 레이저 다이오드의 단파장화와 렌즈의 개구수 증가가 수년 동안 시도되어왔다. 불행히도 이러한 노력들은 디스크 틸트(tilt)로 인해 야기되는 코마(coma) 수차로 인한 부작용을 유발하였다. 이런 문제를 해결하기 위해, 램(random access memory, RAM) 디스크의 경우 몇 가지 검출과 보상 방법이 제안되었다. 그러나, 롬(read only memory, ROM) 디스크의 경우 아직까지 뚜렷한 해결책이 제시되지 않고 있다. 본 논문에서는 8분할 광 검출기에 의해 생성되는 차동 위상 검출(differential phase detection, DPD) 신호를 이용한 고밀도 롬 디스크에서 래디얼(radial) 틸트를 검출하는 방법을 제안한다. 3축 렌즈 구동형 액츄에이터(actuator)를 이용하여 개발한 래디얼 틸트 서보로 검출된 래디얼 틸트를 보상한다. 액츄에이터의 회전이 트래킹(tracking) 서보(servo)에 미치는 영향을 소개한다. 끝으로 제안된 방법의 유용성을 고밀도 롬 드라이브에 대한 실험을 통해 검증한다.

  • PDF

Programmable Ministep Drive

  • Thedmolee, Sunhapitch;Pongswatd, Sawai;Kummool, Sart;Ukakimapurn, Prapart
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 2003.10a
    • /
    • pp.2274-2277
    • /
    • 2003
  • A cylindrical permanent magnet inside the four-phase permanent magnet (PM) stepping motor is employed as the rotor. The stator has four teeth around, which its coils are wound. The mode of excitation can be classified into 3 modes: single-phase excitation, two-phase excitation and ministep excitation. The ministep drive is a method to subdivide one step into several small steps by means of electronics. The paper presents the programmable ministep technique drive. This technique decodes the results obtained from the counter to locate the data in Read Only Memory (ROM). The Sinusoidal Pulse Width Modulation (SPWM) is transformed to binary file and saved to the ROM. The experiment is performed with the four-phase PM stepping motor and drives from a two-phase programmable sinusoidal ministep signal, instead of square wave. The results show that the performances of the proposed programmable ministep technique drive have high efficiency, smooth step motion, and high speed response. Moreover, the resolution of sinusoidal ministep signal can be controlled by the input frequency (f command).

  • PDF

A Simplified Two-Step Majority-Logic Decoder for Cyclic Product Codes (순환 곱 코드의 간단한 두 단계 다수결 논리 디코더)

  • 정연호;강창언
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.10 no.3
    • /
    • pp.115-122
    • /
    • 1985
  • In this paper, A decoder for the product of the (7, 4) cyclic code and the (3, 1) cyclic code was designed with less majority gates than other ordinary two-step majority-logic decoder using the same codes, then it was constucted in simple sturucture as a result of the use of a ROM as a mojority gate. It took 42 clock pulses to correct a received word(or 21bits) entirely. And so the decoding time in this decoding was multiplied by a factor of about 0.7 relative to the decoding time in the previous decoding in which two decoders and two-demensional word arrays were used together.

  • PDF

Algorithm and Design of Double-base Log Encoder for Flash A/D Converters

  • Son, Nguyen-Minh;Kim, In-Soo;Choi, Jae-Ha;Kim, Jong-Soo
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.10 no.4
    • /
    • pp.289-293
    • /
    • 2009
  • This study proposes a novel double-base log encoder (DBLE) for flash Analog-to-Digital converters (ADCs). Analog inputs of flash ADCs are represented in logarithmic number systems with bases of 2 and 3 at the outputs of DBLE. A look up table stores the sets of exponents of base 2 and 3 values. This algorithm improves the performance of a DSP (Digital Signal Processor) system that takes outputs of a flash ADC, since the double-base log number representation does multiplication operation easily within negligible error range in ADC. We have designed and implemented 6 bits DBLE implemented with ROM (Read-Only Memory) architecture in a $0.18\;{\mu}m$ CMOS technology. The power consumption and speed of DBLE are better than the FAT tree and binary ROM encoders at the cost of more chip area. The DBLE can be implemented into SoC architecture with DSP to improve the processing speed.

  • PDF

Design of a CMOS RFID Transponder IC Using a New Damping Circuit (새로운 감폭회로를 사용한 CMOS RFID 트랜스폰더 IC 설계)

  • O, Won-Seok;Lee, Sang-Hun;Lee, Gang-Myeong;Park, Jong-Tae;Yu, Jong-Geun
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.38 no.3
    • /
    • pp.211-219
    • /
    • 2001
  • This paper describes a read-only CMOS transponder IC for RFID applications. A full-wave rectifier implemented using NMOS transistors supplies the transponder with a dc supply voltage using the magnetic field generated from a reader. A 64-bit ROM has been designed for a data memory. Front-end impedance modulation and Manchester coding are used for transmitting the data from the transponder memory to the reader. A new damping circuit which has almost constant damping rate under the variations of the distance between the transponder and the reader has been employed for impedance modulation. The designed circuit has been fabricated using a 0.65${\mu}{\textrm}{m}$2-poly, 2-metal CMOS process. Die area is 0.9mm$\times$0.4mm. Measurement results show that it has a constant damping rate of around 20~25% and a data transmission rate of 3.9kbps at a 125KHz RF carrier. The power required for reading operation is about 100㎼. The measured reading distance is around 7cm.

  • PDF

Performance of Neural Equalizers for DVD-ROM System (DVD-ROM 시스템에 적용한 신경망 등화기에 관한 성능)

  • Lee, Kyung-Goo;Choi, Soo-Yong;Ong, Sung-Hwan;You, Cheol-Woo;Hong, Dae-Sik
    • Journal of the Korean Institute of Telematics and Electronics S
    • /
    • v.35S no.10
    • /
    • pp.135-143
    • /
    • 1998
  • Several equalizers are applied to the DVD-ROM(Digital Versatile Disc-Read Only Memory) system. Because imperfect writing process may cause nonlinear distortion in the reply signal, neural equalizers which have strong nonlinear mapping capability are applied to the system to compensate the nonlinear distortion. Experimental results to verify that the combination of decision-feedback type equalizers and modulation code is formidable are also given. The experimental results shwo that the SNR gain of the neural equalizers over the conventional equalizers becomes much as the nonlinearity in the channel increases. Furthermore, the decision-feedback type equalizers outperform the equalizers which have no decision-feedback in eliminating ISI(Intersymbol Interference) of random data sequence but there is no performance gain of the decision-feedback type equalizers over the equalizers without decision-feedback when these are applied to compensate the ISI of modulation-encoded data sequence.

  • PDF

故障許容電算體系의 設計와 信賴度

  • 조정완
    • Communications of the Korean Institute of Information Scientists and Engineers
    • /
    • v.1 no.1
    • /
    • pp.42-49
    • /
    • 1983
  • 전산기의 신뢰도(reliability)라 함은 사용자가 제출한 입력에 대하여 전산 기가 제공하는 결과의 신빙성의 척도라할 수 있는데, 이것은 주어진 전산기의 부 분품 하나하나가, 그리고 프로그램의 하나하나의 instruction이 설계당시에 목적한 성능을 얼마나 잘 유지하고 있는가를 측정하는 척도라고 볼 수 있습니다. 이 신 뢰도는 전산기의 수명, 필요할 때 전산기가 가동할 확율, 또는 전산기의 성능으로 나타낼 수 있습니다. 제2세대 이전의 전산기들에서는 전자공업과 전산기 기술의 불충분한 발전으로 인하여 비용과 기계의 크기의 한정 때문에 신뢰도 향상을 위 한 대책이 거의 없었습니다. 따라서 현재 볼 수 있는 American Air Line의 SABRE(Semi Automatic Business Research Environment), Bell 전화 연구소의 ESS-I, II, III(Electronic Switching System), IBM의 FMS(Future Manufacturing System)과 같은 real-time 씨스템으로서의 응용분야의 개발은 상 당히 어려운 문제였습니다. 그러나 전자공업의 비약적인 발전에 힘입어 금세대의 범용전산기의 설계가 가능하게 되었고, 오퍼레이팅 씨스템의 발전으로 인하여 multiprogramming, time-sharing, real-time 씨스템 등의 응용분야의 개발이 활발 하게 되었습니다. 이러한 응용분야의 활발한 개발과, 대규모 집적회로 (LSI)의 개 발로 ROM(Read Only Memory)의 가격화, 그리고 microprogram의 보급 등으로 특수 목적의 time sharing operation을 위한 소형 전산기가 발전하게 되었으며 종 래의 범용 전산기 대신에 CDC의 string unit과 pipeline을 이용한 STAR 100과 일리노이 대학의 256processor와 Burrough의 B6500로 구성된 ILLIAC-IV와 같은 초대형 전산기가 등장하게 되었습니다.

Effect of low temperature microwave irradiation on tunnel layer of charge trap flash memory cell

  • Hong, Eun-Gi;Kim, So-Yeon;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.261-261
    • /
    • 2016
  • 플래시 메모리 (flash memory)는 DRAM(dynamic racdom access memory)이나 SRAM(static random access memory)에 비해 소자의 구조가 매우 단순하기 때문에 집적도가 높아서 기기의 소형화가 가능하다는 점과 제조비용이 낮다는 장점을 가지고 있다. 또한, 전원을 차단하면 정보가 사라지는 DRAM이나 SRAM과 달리 전원이 꺼지더라도 저장된 정보가 지워지지 않는다는 특징을 가지고 있어서 ROM(read only memory)과 정보의 입출력이 자유로운 RAM의 장점을 동시에 가지기 때문에 활용도가 크다. 또한, 속도가 빠르고 소비전력이 작아서 USB 드라이브, 디지털 TV, 디지털 캠코더, 디지털 카메라, 휴대전화, 개인용 휴대단말기, 게임기 및 MP3 플레이어 등에 널리 사용되고 있다. 특히, 낸드(NAND)형의 플래시 메모리는 고집적이 가능하며 하드디스크를 대체할 수 있어 고집적 음성이나 화상 등의 저장용으로 많이 쓰이며 일정량의 정보를 저장해두고 작업해야 하는 휴대형 기기에도 적합하며 가격도 노어(NOR)형에 비해 저렴하다는 장점을 가진다. 최근에는 smart watch, wearable device 등과 같은 차세대 디스플레이 소자에 대한 관심이 증가함에 따라 투명하고 유연한 메모리 소자에 대한 연구가 다양하게 진행되고 있으며 유리나 플라스틱과 같은 기판 위에서 투명한 플래시 메모리를 형성하는 기술에 대한 관심이 높아지고 있다. 전하트랩형 (charge trap type) 플래시 메모리는 플로팅 게이트형 플래시 메모리와는 다르게 정보를 절연막 층에 저장하므로 인접 셀간의 간섭이나 소자의 크기를 줄일 수 있기 때문에 투명하고 유연한 메모리 소자에 적용이 가능한 차세대 플래시 메모리로 기대되고 있다. 전하트랩형 플래시메모리는 정보를 저장하기 위하여 tunneling layer, trap layer, blocking layer의 3층으로 이루어진 게이트 절연막을 가진다. 전하트랩 플래시 메모리는 게이트 전압에 따라서 채널의 전자가 tunnel layer를 통해 trap layer에 주입되어 정보를 기억하게 되는데, trap layer에 주입된 전자가 다시 채널로 빠져나가는 charge loss 현상이 큰 문제점으로 지적된다. 따라서 tunnel layer의 막질향상을 위한 다양한 열처리 방법들이 제시되고 있으며, 기존의 CTA (conventional thermal annealing) 방식은 상대적으로 높은 온도와 긴 열처리 시간을 가지고, RTA (rapid thermal annealing) 방식은 매우 높은 열처리 온도를 필요로 하기 때문에 플라스틱, 유리와 같은 다양한 기판에 적용이 어렵다. 따라서 본 연구에서는 기존의 열처리 방식보다 에너지 전달 효율이 높고, 저온공정 및 열처리 시간을 단축시킬 수 있는 마이크로웨이브 열처리(microwave irradiation, MWI)를 도입하였다. Tunneling layer, trap layer, blocking layer를 가지는 MOS capacitor 구조의 전하트랩형 플래시 메모리를 제작하여 CTA, RTA, MWI 처리를 실시한 다음, 전기적 특성을 평가하였다. 그 결과, 마이크로웨이브 열처리를 실시한 메모리 소자는 CTA 처리한 소자와 거의 동등한 정도의 우수한 전기적인 특성을 나타내는 것을 확인하였다. 따라서, MWI를 이용하면 tunnel layer의 막질을 향상시킬 뿐만 아니라, thermal budget을 크게 줄일 수 있어 차세대 투명하고 유연한 메모리 소자 제작에 큰 기여를 할 것으로 예상한다.

  • PDF

Study of Inter-Track Crosstalk in Holographic Read Only Memory to Determine Optimal Track Format (홀로그래픽 롬 시스템의 최적 트랙 포맷을 결정하기 위한 인접 트랙간 간섭 현상에 대한 연구)

  • Kim, Kun-Yul;Yoon, Pil-Sang;Kang, Byung-Bok;Park, Joo-Yeon;Nam, Ha-Eun
    • Transactions of the Society of Information Storage Systems
    • /
    • v.1 no.2
    • /
    • pp.150-154
    • /
    • 2005
  • The effects of track format on the inter-track crosstalk of holographic ROM system are investigated. To quantify the effect of inter-track crosstalk for various track width and pitch, we defined Signal to Crosstalk noise Ratio(SCR) as a criterion. A numerical simulation is used to obtain the SCR as a function of track widths and pitches. We compared different 4 track widths having 0.3, 0.4, 0.5, and 0.6 ${\mu}m$ considering resolving power of lens and recording density. The simulation results show that the SCRs for each track width are maximized at the track pitch which has the value of 0.72, 0.72, 0.74, and 0.5 ${\mu}m$ respectively. Next, for the three sets with track width-pitch(0.4-0.72, 0.5-0.74, 0.6-0.8 ${\mu}m$) which showed the maximum SCR, we set a minimum pit length so that all sets have a DVD equivalent data density and compared RF signals passed from the slit. The simulation results show that when the track width, pitch, and minimum pit length have 0.5, 0.74, and 0.4 ${\mu}m$ respectively, the difference between the maximum and minimum value of the RF signal showed the greatest value. Also, we investigated RF signal in case of using an amplitude inversion mask, which transmitted regions are inversed against the conventional mask. The simulation results show that the better RF signal may be obtained by using an amplitude inversion mask.

  • PDF