• 제목/요약/키워드: Pulse phase modulation

검색결과 413건 처리시간 0.024초

LED 비상 유도등 동작을 위한 태양광발전 계통연계 전원동기 방식의 전압형 인버터 구동 특성 (Characteristic of VSI Driven by Source Synchronous Type for the Utility Interactive using a Photovoltaic Generation for the LED Luminaire Emergency Exit Sign Operation)

  • 황락훈;나용주
    • 한국항행학회논문지
    • /
    • 제22권5호
    • /
    • pp.420-428
    • /
    • 2018
  • 본 논문은 태양광 발전시스템을 승압쵸퍼와 단상 펄스폭변조 전압형인버터를 사용하여 전원차단 경우나 전압변동 및 부하변동에 의한 출력전류 변화에도 일정한 출력전압을 유지하는 무정전 전원 공급장치(UPS)를 구성하였다. 본 시스템은 전압형인버터를 교류전원과 동기 시켜서 운전하고 정상상태에서는 전원으로부터 운전하고 정상상태에서는 전원으로부터 직류 측에 연결된 축전지를 태양전지를 이용한 광기전력효과와 함께 일정전압을 충전하며, 전원의 차단, 전원의 전압변동 및 부하전류의 변화에도 일정한 전압을 유지하도록 하였다. 에너지 저장장치 (ESS; energy storage system)를 상시 운영하여 공항의 기상 변화에 따른 파장별 LED 항공 유도신호 등을 효율적으로 운용하는 시스템을 구성 하였고, 전력절감효과를 얻을 수 있는 에너지절약 전원복합형 전력변환장치로 구성되어 있다. 출력은 PWM방식에 의하여 양호한 파형이 되도록 하고 전원차단과 부하의 상태의 변화 및 전원 전압 변동에도 일정한 전압으로 출력됨을 실험을 통하여 확인 할 수 있었다.

Optimized Low-Switching-Loss PWM and Neutral-Point Balance Control Strategy of Three-Level NPC Inverters

  • Xu, Shi-Zhou;Wang, Chun-Jie;Han, Tian-Cheng;Li, Xue-Ping;Zhu, Xiang-Yu
    • Journal of Power Electronics
    • /
    • 제18권3호
    • /
    • pp.702-713
    • /
    • 2018
  • Power loss reduction and total harmonic distortion(THD) minimization are two important goals of improving three-level inverters. In this paper, an optimized pulse width modulation (PWM) strategy that can reduce switching losses and balance the neutral point with an optional THD of three-level neutral-point-clamped inverters is proposed. An analysis of the two-level discontinuous PWM (DPWM) strategy indicates that the optimal goal of the proposed PWM strategy is to reduce switching losses to a minimum without increasing the THD compared to that of traditional SVPWMs. Thus, the analysis of the two-level DPWM strategy is introduced. Through the rational allocation of the zero vector, only two-phase switching devices are active in each sector, and their switching losses can be reduced by one-third compared with those of traditional PWM strategies. A detailed analysis of the impact of small vectors, which correspond to different zero vectors, on the neutral-point potential is conducted, and a hysteresis control method is proposed to balance the neutral point. This method is simple, does not judge the direction of midpoint currents, and can adjust the switching times of devices and the fluctuation of the neutral-point potential by changing the hysteresis loop width. Simulation and experimental results prove the effectiveness and feasibility of the proposed strategy.

Green-Power 스위치와 DT-CMOS Error Amplifier를 이용한 DC-DC Converter 설계 (The Design of DC-DC Converter with Green-Power Switch and DT-CMOS Error Amplifier)

  • 구용서;양일석;곽재창
    • 전기전자학회논문지
    • /
    • 제14권2호
    • /
    • pp.90-97
    • /
    • 2010
  • 본 논문에서는 DT-CMOS(Dynamic Threshold voltage CMOS) 스위칭 소자와 DTMOS Error Amplifier를 사용한 고 효율 전원 제어 장치(PMIC)를 제안하였다. 높은 출력 전류에서 고 전력 효율을 얻기 위하여 PWM(Pulse Width Modulation) 제어 방식을 사용하여 PMIC를 구현하였으며, 낮은 온 저항을 갖는 DT-CMOS를 설계하여 도통 손실을 감소시켰다. 벅 컨버터(Buck converter) 제어 회로는 PWM 제어회로로 되어 있으며, 삼각파 발생기, 밴드갭 기준 전압 회로, DT-CMOS 오차 증폭기, 비교기가 하나의 블록으로 구성되어 있다. 제안된 DT-CMOS 오차증폭기는 72dB DC gain과 83.5위상 여유를 갖도록 설계하였다. DTMOS를 사용한 오차증폭기는 CMOS를 사용한 오차증폭기 보다 약 30%정도 파워 소비 감소를 보였다. Voltage-mode PWM 제어 회로와 낮은 온 저항을 스위칭 소자로 사용하여 구현한 DC-DC converter는 100mA 출력 전류에서 95%의 효율을 구현하였으며, 1mA이하의 대기모드에서도 높은 효율을 구현하기 위하여 LDO를 설계하였다.

New Strategy for Eliminating Zero-sequence Circulating Current between Parallel Operating Three-level NPC Voltage Source Inverters

  • Li, Kai;Dong, Zhenhua;Wang, Xiaodong;Peng, Chao;Deng, Fujin;Guerrero, Josep;Vasquez, Juan
    • Journal of Power Electronics
    • /
    • 제18권1호
    • /
    • pp.70-80
    • /
    • 2018
  • A novel strategy based on a zero common mode voltage pulse-width modulation (ZCMV-PWM) technique and zero-sequence circulating current (ZSCC) feedback control is proposed in this study to eliminate ZSCCs between three-level neutral point clamped (NPC) voltage source inverters, with common AC and DC buses, that are operating in parallel. First, an equivalent model of ZSCC in a three-phase three-level NPC inverter paralleled system is developed. Second, on the basis of the analysis of the excitation source of ZSCCs, i.e., the difference in common mode voltages (CMVs) between paralleled inverters, the ZCMV-PWM method is presented to reduce CMVs, and a simple electric circuit is adopted to control ZSCCs and neutral point potential. Finally, simulation and experiment are conducted to illustrate effectiveness of the proposed strategy. Results show that ZSCCs between paralleled inverters can be eliminated effectively under steady and dynamic states. Moreover, the proposed strategy exhibits the advantage of not requiring carrier synchronization. It can be utilized in inverters with different types of filter.

Yb3+ 도핑된 칼륨 이중 텅스테이트 결정을 이용한 소형 공진기에서의 솔리톤 모드 잠금 레이저 구현 및 수치 해석 (Soliton Mode-locking and Numerical Analysis of Yb3+-doped Potassium Double Tungstate Lasers in Compact Laser Cavity Geometries)

  • 김덕우;고광훈;이상민
    • 한국광학회지
    • /
    • 제35권5호
    • /
    • pp.241-249
    • /
    • 2024
  • 본 연구에서는 Yb3+ 이온이 도핑된 세 종류의 이중 텅스텐 결정, Yb:KGdW, Yb:KYW 및 Yb:KLuW을 사용하여 1039 nm의 중심파장 영역에서 반복율이 405 MHz인 연속파 모드 잠금된 소형 고체 레이저를 구현하였다. 모드 잠금을 위한 광스위칭 소자로 반도체 포화 흡수체 거울을 사용하였고, 모드 잠금 상태들은 세 결정 모두에서 수 시간 이상 Q-스위칭 불안정성 없이 안정적으로 동작하였다. 특히 Yb:KGdW 결정을 이용한 레이저는 최고 출력 125 mW에서 108 fs의 펄스폭을 갖는 펄스를 방출하였다. 또한 표준 분할 단계 푸리에 방법을 이용하여 공진기의 군지연 분산 및 자체 위상 변조를 고려한 Haus master 방정식을 수치 해석으로 풀고, 그 결과를 실험결과와 비교 및 분석하였다.

연료전지 발전시스템에 적용된 고주파 절연형 ZVZCS PS-PWM DC-DC 컨버터의 설계 및 특성 해석 (The Characteristics Analysis and Design of High-Frequency Isolated Type ZVZCS PS-PWM DC-DC Converter with Fuel Cell Generation System)

  • 서기영;문상필;김동헌;이현우;권순걸
    • 조명전기설비학회논문지
    • /
    • 제20권4호
    • /
    • pp.21-28
    • /
    • 2006
  • 본 논문에서는 Ballard사의 1.2[kW]급 연료전지와 연료전지의 저전압($28{\sim}43[VDC]$)을 승압(380([VDC])시키기 위한 풀-브리지 직류-직류 컨버터, 그리고 승압된 직류 링크전압을 교류 전압(220[VAC]), 60[Hz]으로 변환하기 위한 단상 풀-브리지 인버터로 구성된 연료전지 발전용 전력변환시스템 중 풀-브리지 고주파 절연형 영전압 영전류 스위칭 위상 천이 펄스폭 변조 직류-직류 컨버터를 제안하였다. 제안한 풀-브리지 고주파 절연형 영전압 영전류 스위칭 위상 천이 펄스폭 변조 직류-직류는 프리휠링 다이오드를 포함한 탭부 인덕터 필터를 이용하여 순환 전류를 저감시켰으며, 스위치 및 변압기의 턴-온, 턴-오프시에 오버슈트 전압이나 과도현상이 발생하지 않는다. 그리고 넓은 출력 전압 조정에도 효율을 $93{\sim}97[%]$정도 얻을 수 있으며, 출력 부하전류의 변화에 대해 거의 일정한 출력 전압 특성을 가졌다.

Neuroendocrine Control of Gonadotropin Secretion during the Menstrual Cycle

  • Ryu, Kyung-Za
    • 대한약리학회지
    • /
    • 제23권2호
    • /
    • pp.57-75
    • /
    • 1987
  • Two modalities of gonadotropin secretion, pulsatile gonadotropin and preovulatory gonadotropin surge, have been identified in the mammals. Pulsatile gonadotropin secretion is modulated by the pulsatile pattern of GnRH release and complex ovarian steroid feedback actions. The neural mechansim that regulates the pulsatile release of GnRH in the hypothalamus is called "GnRH pulse generator". Ovarian steroids, estradiol and progesterone, appear to exert thier feedback effects both directly on the pituitary to modulate gonadotropin release and on a hypothalamic site to modulate GnRH release; estradiol primarily affects the amplitude while progesterone decreases the frequency of the pulsatile GnRH. Steroid hormones are known to affect catecholamine transmission in brain. MBH-POA is richly innervated by NE systems and close apposition of NE terminals and GnRH cell bodies occurs in the MBH as well as in the POA. NE normally facilitates pulsatile LH release by acting through ${\alpha}-receptor$ mechanism. However, precise nature of facilitative role of NE transmission in maintaining pulsatile LH has not been clearly understood. Close apposition of DA and GnRH terminals in ME might permit DA to influence GnRH release. Action of DA transmission probably is mediated by axo-axonic contacts between GnRH and DA fibers in the ME. Dopamine transmission does not normally regulate pulsatile LH release, but under certain conditions, increased DA transmission inhibit LH pulse. Endogenous opioid acts to suppress the secretion of GnRH into hypophysial portal circulation, thereby inhibiting gonadotropin secretion. However, an interaction between endogenenous opioid peptides and gonadotropin release is a complex one which involves ovarian hormones as well. LH secretion appears to be most suppressed by endogenenous opioids during the luteal phase, at a time of elevated progesterone secretion. The arcuate nucleus contains not only cell bodies for GnRH and ${\beta}-endorphin$ but also a dense aborization of fibers suggesting that GnRH release is changed by the interactions between GnRH and ${\beta}-endorphin$ cell bodies within the arcuate nucleus. The frequency and amplitude of pulsatile LH release seem to be increased during the preovulatory gonadotropin surge. Estradiol exerts positive feedback action on the hypothalamo-pituitary axis to trigger preovulatory LH surge. GnRH is also crucial hormonal stimulus for preovulatory LH surge. It is unlikely, however, that increased secretion of GnRH during the preovulatory gonadotropin surge represents an obligatory neural signal for generation of the LH discharge in primates including human. Modulation of preovulatory LH surge by catecholamines has been studied almost exclusively in rats. NE and E may be involved in distinct way to accumulate GnRH in the MBH and its release into the hypophysial portal system during the critical period for LH surge on proestrus in rats. However, the mechanisms whereby augmented adrenergic transmission may facilitate the formation and accumulation of GnRH in the ME-ARC nerve terminals before the LH surge have not been clearly understood.

  • PDF

FPGA를 이용한 유도 전동기의 디지털 전류 제어 시스템 구현 (Implementation of the Digital Current Control System for an Induction Motor Using FPGA)

  • 양오
    • 전자공학회논문지C
    • /
    • 제35C권11호
    • /
    • pp.21-30
    • /
    • 1998
  • 본 논문에서는 FPGA를 이용하여 산업용 구동장치로 널리 사용되고 있는 유도 전동기의 디지털 전류 제어시스템을 구현하였다. 이를 위해 VHDL을 이용하여 FPGA를 설계하였으며 이 FPGA는 PWM 발생부, PWM 보호부, 회전속도 검출부, 프로그램 폭주 방지부, 인터럽트 발생부, 디코더 로직부, 신호 지연 발생부 및 디지털 입·출력부로 각각 구성되어있다. 본 FPGA의 설계시 고속처리의 문제점을 해결하기 위해 클럭전용핀을 활용하였으며 또한 40 MHz에서도 동작할 수 있는 삼각파를 만들기 위해 업다운 카운터와 래치부를 병렬 처리함으로써 고속화하였다. 특히 삼각파와 각종 레지스터를 비교 연산할 때 많은 팬아웃 문제에 따른 게이트 지연(gate delay) 요소를 줄이기 위해 병렬 카운터를 두어 고속화를 실현하였다. 아울러 삼각파의 진폭과 주파수 및 PWM 파형의 데드 타임 등을 소프트웨어적으로 가변 하도록 하였다. 이와 같은 기능들을 FPGA로 구현하기 위하여 퀵로직(Quick Logic)사의 pASIC 2 SpDE와 Synplify-Lite 합성툴을 이용하여 로직을 합성하였다. 또한 Verilog HDL 환경에서 최악의 상황들(worst cases)에 대한 최종 시뮬레이션이 성공적으로 수행되었다. 아울러 구현된 FPGA를 84핀 PLCC 형태의 FPGA로 프로그래밍 한 후 3상 유도전동기의 디지털 전류 제어 시스템에 적용하였다. 이를 위해 DSP(TMS320C31-40 MHz)와 FPGA, A/D 변환기 및 전류 변환기(Hall CT) 등을 이용하여 3상 유도 전동기의 디지털 전류 제어 시스템을 구성하였으며, 디지털 전류 제어의 효용성을 실험을 통해 확인하였다.

  • PDF

Dynamic Threshold MOS 스위치를 사용한 고효율 DC-DC Converter 설계 (The design of the high efficiency DC-DC Converter with Dynamic Threshold MOS switch)

  • 하가산;구용서;손정만;권종기;정준모
    • 전기전자학회논문지
    • /
    • 제12권3호
    • /
    • pp.176-183
    • /
    • 2008
  • 본 논문에서는 DTMOS(Dynamic Threshold voltage MOSFET) 스위칭 소자를 사용한 고 효율 전원 제어 장치 (PMIC)를 제안하였다. 높은 출력 전류에서 고 전력 효율을 얻기 위하여 PWM(Pulse Width Modulation) 제어 방식을 사용하여 PMIC를 구현하였으며, 낮은 온 저항을 갖는 DTMOS를 설계하여 도통 손실을 감소시켰다. 벅 컨버터(Buck converter) 제어 회로는 PWM 제어회로로 되어 있으며, 삼각파 발생기(Saw-tooth generator), 밴드갭기준 전압 회로(Band-gap reference circuit), 오차 증폭기(Error amplifier), 비교기(Comparator circuit)가 하나의 블록으로 구성되어 있다. 삼각파 발생기는 그라운드부터 전원 전압(Vdd:3.3V)까지 출력 진폭 범위를 갖는 1.2MHz 발진 주파수를 가지며, 비교기는 2단 연산 증폭기로 설계되었다. 그리고 오차 증폭기는 70dB의 DC gain과 $64^{\circ}$ 위상 여유를 갖도록 설계하였다. Voltage-mode PWM 제어 회로와 낮은 온 저항을 스위칭 소자로 사용하여 구현한 DC-DC converter는 100mA 출력 전류에서 95%의 효율을 구현하였으며, 1mA이하의 대기모드에서도 높은 효율을 구현하기 위하여 LDO를 설계하였다.

  • PDF

스마트폰을 위한 광학식 손떨림 보정 설계 탐색에 관한 연구 (A study on the design exploration of Optical Image Stabilization (OIS) for Smart phone)

  • 이승권;공진흥
    • 디지털콘텐츠학회 논문지
    • /
    • 제19권8호
    • /
    • pp.1603-1615
    • /
    • 2018
  • 본 연구에서는 스마트폰에 적용 가능한 광학식 손떨림 보정 시스템의 저복잡도, 저면적, 저전력 설계를 위하여 자이로스코프의 샘플링 레이트 최적화, 간단한 구조의 정확도가 우수한 자이로필터 설계, 움직임 보정부의 동작속도 최적화, AD/DA 변환기의 비트폭 최적화, 액츄에이터 구동전력을 낮추기 위한 PWM 구동 시 노이즈 평가 등을 제안하였다. 자이로 샘플링 주파수는 5KHz 이상에서 에러 값이 크게 변화가 없는 것으로 확인 되었다. 자이로필터는 퍼지부를 적용하여 손떨림 각도 및 위상 오차에 대한 보상 효과를 검증하였다. PWM 구동은 선형모드 대비 약 50% 이상 소모전력이 감소하는 것을 확인하였으며, 구동 주파수 2MHz 이상에서 영상 노이즈가 감소하는 것을 확인하였다. 움직임 보정부의 동작속도는 제어부 5KHz, 구동부 10KHz로 낮추어도 특성에 문제없는 것으로 확인되었다. AD/DA 변환기의 비트폭은 AD 변환기는 11비트, DA 변환기는 10비트로 최적화되었다.