• 제목/요약/키워드: Power Fuse

검색결과 95건 처리시간 0.027초

인공위성 전력 시스템 보호를 위한 퓨즈 선정 기법 연구 (A Study on the Fuse Sizing Technique for the Protection of Satellite Power System)

  • 전현진;임성빈;이상록
    • 항공우주기술
    • /
    • 제11권1호
    • /
    • pp.1-6
    • /
    • 2012
  • 인공위성의 전력 시스템을 보호하기 위해서 퓨즈나 LCL (Latching Current Limiter) 등을 부하와 전원 공급 장치 사이에 연결한다. 본 논문에서는 인공위성에서 장착되는 퓨즈의 용량 선정 기법에 대해 논하였다. 퓨즈 용량 선정 방법에 대해 기술하였고, 병렬 (Parallel) 퓨즈 연결 방식을 수학식으로도 단일 (Single) 퓨즈 연결 방식으로 나타낼 수 있음을 보였다. 또한, 퓨즈에 연결되는 부하의 정확한 전류 특성이 알려지지 않은 상태에서 적절한 퓨즈 선정 기법을 새롭게 제시하였다.

배전계통에 초전도 전류제한기 적용 시 Relcoser-Fuse 협조 방법에 관한 연구 (A Study of Re-Fuse Coordination Method of Distribution System with SFCL)

  • 김명후;김진석;유일경;문종필;임성훈;김재철
    • 전기학회논문지
    • /
    • 제58권10호
    • /
    • pp.1835-1841
    • /
    • 2009
  • We analyze the problem of recloser-fuse coordination when a superconducting fault current limiter (SFCL) is installed to a power distribution system. Generally, The recloser is installed to upstream of fuse to protect against both permanent fault and temporary one appropriately. However, in a power distribution system with SFCL, the fault current is decreased by the effect of the impedance value of the SFCL and when a permanent fault occurs, the fuse may not melt during the last delay operation of the recloser because of the insufficient heat from the decreased current. Therefore, when SFCLs are applied into a power distribution system, the rating of the fuse has to be reselected to coordinate recloser to fuse effectively. To solve these problems, this paper analysed the operation of recloser-fuse coordination and presented the improved recloser-fuse coordination method in a power distribution system with SFCL using PSCAD/EMTDC.

배전계통에 초전도 전류제한기 적용 시 Recloser-Fuse 협조 방법 (Method of Recloser-Fuse Coordination in Power Distribution System with SFCL)

  • 김명후;김진석;유일경;문종필;임성훈;김재철;안재민
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2009년도 제40회 하계학술대회
    • /
    • pp.8_9
    • /
    • 2009
  • This paper shows us the analysis of the Recloser-Fuse coordination in power distribution system. Recloser has been installed with fuse to coordinate in power distribution system to protect against fault current efficiently. However, in power distribution system with SFCL, fault current couldn't be clear if occurred it as the operation of the Recloser-Fuse coordination couldn't be done. Therefore, this paper analysed the operation of the Recloser-Fuse coordination and found the method of the Recloser-Fuse coordination in power distribution system with SFCL using PSCAD/EMTDC.

  • PDF

전력퓨즈의 열화현상 개선에 관한 연구 (Study of Deterioration Improvement of Power Fuse)

  • 송재기;김환용
    • 한국산학기술학회논문지
    • /
    • 제15권6호
    • /
    • pp.3827-3831
    • /
    • 2014
  • 본 논문은 변압기 1차측에 설치된 전력퓨즈의 열화현상을 진단하고 문제점을 해결하고자 한다. 전력퓨즈의 열화현상은 퓨즈 엘리멘트에 반복하여 흐르는 평상전류에 의해 오동작하는 주된 원인이 된다. 따라서 전력퓨즈 전, 후단과 옥내 변전실내 전력기기의 온도변화와 전력퓨즈 열화현상의 관계를 규명하여, 열화현상의 원인을 제거하여 부하설비의 증설을 조사하여 전력퓨즈를 재산정하였다. 변압기는 개선전과 비교하여 평균 $6[^{\circ}C]$가량 하락하였고, 전선로의 온도는 $7{\sim}8[^{\circ}C]$가량 개선되었다. 전력용 콘덴서와 직렬리액터는 실내온도 및 기기동조화와 관계되어 $2{\sim}3[^{\circ}C]$ 높은 상태 유지됨을 알수 있었다. 연구대상인 전력퓨즈 3상간 온도차는 $0.5{\sim}1.0[^{\circ}C]$로 안정화 됨을 보였다. 이에 따라 옥내 변전실내의 환경적인 전력기기간의 온도발생요인을 제거하여 전력퓨즈의 열화 및 온도상승을 억제할 수 있음을 제안 하였다.

전력용 백업퓨우즈 차단특성 모델링 (Empirical Modeling on the Breaking Characteristics of Power Current Limited Fuse)

  • 이세현;이병성;한상옥
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제54권9호
    • /
    • pp.391-396
    • /
    • 2005
  • In this paper the modeling of interrupting characteristics of a high voltage current limiting fuse to be used in a power distribution system is introduced. In order to reduce the level of energy which can be absorbed by equipment during fault current flow, a high voltage current limiting fuse can generate a high voltage at the fuse terminals. Consequently it is necessary to model and analyze precisely the voltage and current variation during a CL fuse action. The characteristics of CL fuse operation modeled by electrical components have been performed with less than 6 [$\%$] errors. So the fuse designer or manufacturer can estimate the characteristics of CL fuse operation by using this modeling. The Electro Magnetic Transient Program (EMTP) is used to develop the modeling.

소형 열병합발전 시스템이 연계된 배전계통에 초전도 전류제한기 적용시 리클로져-퓨즈 협조 분석 (Analysis on Recloser-Fuse Coordination in a Power Distribution System linked Small Scale Cogeneration System with Superconducting Fault Current Limiter)

  • 김명후;김진석;문종필;임성훈;김재철;이준규
    • 전기학회논문지
    • /
    • 제59권3호
    • /
    • pp.499-505
    • /
    • 2010
  • This paper analyzed that the coordination of recloser-fuse when a superconducting fault current limiter (SFCL) is installed to a power distribution system linked small scale cogeneration system. As a rule, the recloser to properly protect against both permanent and temporary fault is installed to upstream of fuse. Therefore, in a power distribution system linked small scale cogeneration system, the fault current is increased by adding fault current of small scale Cogeneration system when a permanent fault occurs, and the fuse could melt during the first fast operation of the recloser because of more sufficient heat from the increased current. However, when SFCLs are applied into a power distribution system linked small scale cogeneration system, the coordination of recloser-fuse could be accomplished due to decreased fault current as the effect of the impedance value of the SFCL. Therefore, to solve these problems, we analysed the operation of recloser-fuse coordination in a power distribution system linked small scale cogeneration system with SFCL using PSCAD/EMTDC.

Logic 공정 기반의 비동기식 1Kb eFuse OTP 메모리 IP 설계 (Design of an Asynchronous eFuse One-Time Programmable Memory IP of 1 Kilo Bits Based on a Logic Process)

  • 이재형;강민철;김려연;장지혜;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제13권7호
    • /
    • pp.1371-1378
    • /
    • 2009
  • 본 논문에서는 로직 공정 기반의 저전력 eFuse OTP 메모리 셀을 제안하였다. eFuse OTP 메모리 셀은 프로그램과 읽기 모드에 최적화되도록 각각의 트랜지스터를 사용하였으며, WL과 BL의 기생적인 커패시턴스를 줄이므로 읽기 모드에서의 동작 전류를 줄였다. 그리고 저전력, 저면적의 eFuse OTP 메모리 IP 설계를 위하여 비동기식 인터페이스, 분리된 I/O, 디지털 센싱 방식의 BL 감지 증폭기 회로를 사용하였다. 모의실험 결과 읽기 모드에서의 동작전류는 VDD, VIO 각각 349.5${\mu}$A, 3.3${\mu}$A로 나왔다. 그리고 동부하이텍 0.18${\mu}$m generic 공정으로 설계된 eFuse OTP 메모 리 IP의 레이아웃 면적은300 ${\times}$557${\mu}m^2$이다.

루프화 배전계통에 초전도 한류기 적용에 따른 Recloser-Fuse 보호협조 분석 (Analysis on Recloser-Fuse Coordination in Loop Power Distribution System with Superconducting Fault Current Limiters)

  • 최규완;김수환;문종필
    • 전기학회논문지P
    • /
    • 제64권3호
    • /
    • pp.111-115
    • /
    • 2015
  • Recently, protection coordination issues can occur due to increased fault current in power system when power system being changed radial power system to grid system such as loop power system, micro grid and smart grid. This paper analyzed Recloser-Fuse coordination in loop power distribution system with Superconducting Fault Current Limiters(SFCLs) when single line ground fault occur in loop power distribution system with SFCLs. We analyzed Recloser-Fuse Coordination in radial power distribution system and changed coordination caused by increased Fault current because of loop system when single line ground fault occur in power distribution system. This paper simulated to improve changed coordination using SFCLs in loop power distribution system. Power distribution system, SFCLs and protective devices are modeled using PSCAD/EMTDC.

Logic eFuse OTP 메모리 IP 설계 (Design of a Logic eFuse OTP Memory IP)

  • 임영욱;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제20권2호
    • /
    • pp.317-326
    • /
    • 2016
  • 본 논문에서는 OTP (One-Time Programmable) IP (Intellectual Property)의 개발비용을 절감하고 개발 기간을 단축하기 위해 로직 트랜지스터만 이용한 로직 eFuse (electrical Fuse) OTP IP를 설계하였다. 웨이퍼 테스트 시 테스트 장비에서 FSOURCE 패드를 통해 VDD (=1.5V)보다 높은 2.4V의 외부 프로그램 전압을 eFuse OTP IP에만 공급하므로 eFuse OTP 이외의 다른 IP에는 소자의 신뢰성에 영향을 미치지 않으면서 eFuse OTP cell의 eFuse 링크에 높은 전압을 인가하도록 하였다. 한편 본 논문에서는 128행 ${\times}$ 8열의 2D (Dimensional) 메모리 어레이에 직접 FSOURCE 전압을 인가하여 eFuse에 인가되는 프로그램 파워를 증가시키면서 디코딩 로직 회로를 저면적으로 구현한 eFuse OTP 셀을 제안하였다. 동부하이텍 $0.11{\mu}m$ CIS 공정을 이용하여 설계된 1Kb eFuse OTP 메모리 IP의 레이아웃 면적은 $295.595{\mu}m{\times}455.873{\mu}m$ ($=0.134mm^2$)이다.

전기적 퓨즈 프로그래밍을 이용한 1T-SRAM 리페어용 리던던시 제어 회로 설계 (Design of a redundancy control circuit for 1T-SRAM repair using electrical fuse programming)

  • 이재형;전황곤;김광일;김기종;여억녕;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제14권8호
    • /
    • pp.1877-1886
    • /
    • 2010
  • 본 논문에서는 전기적인 퓨즈 프로그래밍을 이용한 1T-SRAM 리페어용 리던던시 제어 회로를 설계하였다. 공급전원이 낮아지더라도 외부 프로그램 전원을 사용하여 높은 프로그램 파워를 eFuse (electrical fuse)에 공급하면서 셀의 읽기 전류를 줄일 수 있는 듀얼 포트 eFuse 셀을 제안하였다. 그리고 제안된 듀얼 포트 eFuse 셀은 파워-온 읽기 기능으로 eFuse의 프로그램 정보가 D-래치에 자동적으로 저장되도록 설계하였다. 또한 메모리 리페어 주소와 메모리 액세스 주소를 비교하는 주소 비교 회로는 dynamic pseudo NMOS 로직으로 구현하여 기존의 CMOS 로직을 이용한 경우 보다 레이아웃 면적을 19% 정도 줄였다. 전기적인 퓨즈 프로그래밍을 이용한 1T-SRAM 리페어용 리던던시 제어 회로는 동부하이텍 $0.11{\mu}m$ Mixed Signal 공정을 이용하여 설계되었으며, 레이아웃 면적은 $249.02{\times}225.04{\mu}m^{2}$이다.