• 제목/요약/키워드: Phase Locked Loop(PLL)

검색결과 415건 처리시간 0.028초

축소형 8200호대 전기기관차 추진시스템의 속도변화에 따른 역행특성 연구 (A Study on Powering Characteristic on Speed Variation of Propulsion System of Prototype 8200 Electric Locomotive)

  • 정노건;장진영;윤차중;김재문
    • 전기학회논문지
    • /
    • 제63권10호
    • /
    • pp.1467-1472
    • /
    • 2014
  • This paper study on powering characteristic on speed variation of propulsion system of prototype 8200 electric locomotive propulsion system through simulation modeling. For this purpose, it being applied in the field of railway IGBT (Insulated Gate Bipolar Transistor) elements are used. Converter was performed PLL (Phase-Locked Loop) control method that is used to control the phase and output voltage, and the inverter was carried an indirect vector control method to control the speed of traction motor. The results of simulation by modeling and experimental unit, we was confirmed that converter is controlled a unity power factor and output voltage by reference voltage. Also traction motor was controlled by indirect vector control and SVPWM inverter switching method very well.

Phase Locked Loop Sub-Circuits for 24 GHz Signal Generation in 0.5μm SiGe HBT technology

  • Choi, Woo-Yeol;Kwon, Young-Woo
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제7권4호
    • /
    • pp.281-286
    • /
    • 2007
  • In this paper, sub-circuits for 24 GHz phase locked 100ps(PLLs) using $0.5{\mu}m$ SiGe HBT are presented. They are 24 Ghz voltage controlled oscillator(VCO), 24 GHz to 12 GHz regenerative frequency divider(RFD) and 12 GHz to 1.5 GHz static frequency divider. $0.5{\mu}m$ SiGe HBT technology, which offers transistors with 90 GHz fMAX and 3 aluminum metal layers, is employed. The 24 GHz VCO employed series feedback topology for high frequency operation and showed -1.8 to -3.8 dBm output power within tuning range from 23.2 GHz to 26 GHz. The 24 GHz to 12 GHz RFD, based on Gilbert cell mixer, showed 1.2 GHz bandwidth around 24 GHz under 2 dBm input and consumes 44 mA from 3 V power supply including I/O buffers for measurement. ECL based static divider operated up to 12.5 GHz while generating divide by 8 output frequency. The static divider drains 22 mA from 3 V power supply.

위상고정루프를 이용한 낮은 지터 성능을 갖는 스마트 오디오 디바이스용 이중 출력 주파수 합성기 설계 (A Low Jitter Dual Output Frequency Synthesizer Using Phase-Locked Loop for Smart Audio Devices)

  • 백예슬;이정윤;류혁;이종연;백동현
    • 전자공학회논문지
    • /
    • 제53권2호
    • /
    • pp.27-35
    • /
    • 2016
  • 본 논문에서는 위상고정루프를 이용한 낮은 지터 성능을 갖는 스마트 오디오 디바이스용 이중출력 주파수 합성기를 제안하였다. 제안하는 주파수 합성기는 1.8 V 동부 $0.18-{\mu}m$ CMOS 공정을 이용하여 설계하였다. 다양한 오디오 샘플링 주파수를 출력하기 위해 3차 시그마-델타 모듈레이션을 이용하여 fraction-N 디바이더를 설계하였다. 오디오 반도체에서 요구되는 낮은 지터 성능을 만족 시키기 위해 인-밴드 잡음을 분석, 최적화 하였다. $0.6mm^2$의 칩 사이즈를 가지고 0.6 MHz-200 MHz의 출력 주파수를 갖는다. 모든 모드에서 측정된 지터는 11.4 ps-21.6 ps 이다.

고속 저전력 D-플립플롭을 이용한 프리스케일러 설계 (A Design of Prescaler with High-Speed and Low-Power D-Flip Flops)

  • 박경순;서해준;윤상일;조태원
    • 대한전자공학회논문지SD
    • /
    • 제42권8호
    • /
    • pp.43-52
    • /
    • 2005
  • 프리스케일러는 PLL(Phase Locked Loop)의 동작속도를 결정하는 중요한 부분으로서 저전력의 요구조건 또한 만족해야 한다. 따라서 프리스케일러에 적용되는 TSPC(True single pulse clocked) D-플립플롭의 설계가 중요하다. 기존의 TSPC D-플런플롭은 출력단의 글리치(glitch) 문제와 클럭의 프리차지(precharge)구간에서 내부노드의 불필요한 방전으로 인한 소비전력이 증가하는 단점이 있다. 본 논문에서는 프리차지와 방전을 위한 클럭 트랜지스터 패스를 공유함으로서 클럭 트랜지스터의 수를 감소시켰고, 입력 단에 PMOS 트랜지스터를 추가하여 프리차지 구간동안의 불필요한 방전을 차단함으로서 소비전력을 최소화하였다. 또한 출력 단에 mos 트랜지스터를 추가함으로서 글리치 문제를 제거했고, 안정적인 동작을 하는 TSPC D-플립플롭을 제안하였다. 제안된 D-플립플롭을 프리스케일러에 적용시켜 검증한 결과 3.3V에서의 최대동작주파수는 2.92GHz, 소비전력은 10.61mw로 기존의 회로$^[6]$와 비교하였을 때 PDP(Power-Delay-Product) 측면에서 $45.4\%$의 개선된 결과를 얻었다.

레이더 송수신기용 X 밴드 주파수 합성기에 관한 연구 (A Study on X-band Frequency Synthesizer for Radar Transceiver)

  • 박동국;이현수
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제30권3호
    • /
    • pp.444-448
    • /
    • 2006
  • In this paper, a frequency synthesizer for X-band FMCW radars is proposed. Some X-band FMCW radars have been used as a level sensor for tanker ship and the resolution of the level sensor may be mainly depend on linearity of frequency sweep. For a linear frequency sweep. the proposed synthesizer employs a phase-locked loop using prescalars and a high speed digital PLL chip. The measured results show that the linear frequency sweep range is from 10 GHz to 11 GHz and the output power of the synthesizer is minium 7 dBm. and the phase noise is about -80 dBc/Hz at 100 KHz offset from 11 GHz.

독립형 태양광 인버터의 병렬 운전 기법 (Parallel operating technique for the stand alone PV PCS)

  • 정구인;권정민
    • 한국태양에너지학회 논문집
    • /
    • 제35권6호
    • /
    • pp.9-15
    • /
    • 2015
  • In this paper, a parallel operating technique for the stand alone photovoltaic (PV) power conditioning system (PCS) is proposed. The proposed parallel operating technique can increase the power rating of the system easily. Also, it provide three-phase connection function. The proposed technique does not separated master and slave system. Also, it does not use the separated synchronization line. Therefore, the PCS can supply continuous power even if one of the PCS breaks down. This technique is composed of a phase locked loop (PLL) control, droop control, current limit control and etc. Experimental result obtained on 2-kW prototype to verify the proposed technique.

Self-Oscillating Switching Technique for Current Source Parallel Resonant Induction Heating Systems

  • Namadmalan, Alireza;Moghani, Javad Shokrollahi
    • Journal of Power Electronics
    • /
    • 제12권6호
    • /
    • pp.851-858
    • /
    • 2012
  • This paper presents resonant inverter tuning for current source parallel resonant induction heating systems based on a new self oscillating switching technique. The phase error is suppressed in a wide range of operating frequencies in comparison with Phase Locked Loop (PLL) techniques. The proposed switching method has the capability of tuning under fast changes in the resonant frequency. According to this switching method, a multi-frequency induction heating (IH) system is proposed by using a single inverter. In comparison with multi-level inverter based IH systems, the advantages of this technique are its simple structure, better transients and wide range of operating frequencies. A laboratory prototype was built with an operating frequency of 35 kHz to 55 kHz and 300 W of output power. The performance of the IH system shows the validity of the new switching technique.

DAC를 이용한 고해상도 DCO 설계 (Design of a High-Resolution DCO Using a DAC)

  • 서희택;박준호;박종태;유종근
    • 한국정보통신학회논문지
    • /
    • 제15권7호
    • /
    • pp.1543-1551
    • /
    • 2011
  • 기존에 ADPLL(All Digital Phase Locked Loop)에서는 DCO(Digitally Controlled Oscillator)의 해상도를 향상시키기 위해 주로 디더링(dithering) 기법이 사용되었다. 본 논문에서는 디더링 방식에서 발생하는 문제점을 보안하고자 DAC(Digital-to-Analog Converter)를 이용한 DCO의 해상도 확보 방법을 제안하였다. 주파수 컨트롤은 coarse와 fine 바랙터(varactor) bank 그리고 DAC 바랙터에 의해서 이루어지며, coarse와 fine bank는 PMOS 바랙터로, DAC 바랙터는 NMOS 바랙터로 구현하였다. 각 바랙터 bank는 8비트의 디지털 입력으로 컨트롤된다. $0.13{\mu}m$ CMOS 공정을 이용하여 설계된 DCO는 약 2.8GHz~3.5GHz의 주파수 범위에서 발진하며 660MHz의 대역폭을 갖는다. DCO의 출력 주파수를 측정한 결과 해상도는 2.8GHz대역에서 73Hz이다. 설계된 DCO는 1M 옵셋(offset)에서 -119dBc/Hz의 위상 잡음 특성을 보이며, 1.2V 전원에서 4.2mA의 전류를 소모한다. 칩 면적은 PAD를 포함하여 $1.3mm{\times}1.3mm$이다.

CMOS X-Ray 검출기를 위한 위상 고정 루프의 전하 펌프 회로 (A Charge Pump Circuit in a Phase Locked Loop for a CMOS X-Ray Detector)

  • 황준섭;이용만;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권5호
    • /
    • pp.359-369
    • /
    • 2020
  • 본 논문에서는 CMOS X-Ray 검출기의 메인 클럭을 발생시키는 위상 고정 루프(phase locked loop, PLL)을 위한 전류 불일치를 줄이면서도 넓은 동작 범위를 가지는 전하 펌프(charge pump, CP) 회로를 제안하였다. CP 회로의 동작 범위와 전류 불일치는 CP 회로를 구성하는 전류원 회로의 동작 범위와 출력 저항에 의해서 결정된다. 제안된 CP 회로는 넓은 동작 범위를 확보하기 위한 wide operating 전류 복사 바이어스 회로와 전류 불일치를 줄이기 위한 출력 저항이 큰 캐스코드 구조의 전류원으로 구현하였다. 제안된 wide operating range 캐스코드 CP 회로는 350nm CMOS 공정을 이용하여 칩으로 제작되었으며 소스 측정 장치(source measurement unit)을 활용하여 전류 일치 특성을 측정하였다. 이때 전원 전압은 3.3V이고 CP 회로의 전류 ICP=100㎂이었다. 제안된 CP 회로의 동작 범위 △VO_Swing=2.7V이고 이때 최대 전류 불일치는 5.15%이고 최대 전류 편차는 2.64%로 측정되었다. 제안된 CP 회로는 낮은 전류 불일치 특성을 가지면서 광대역 주파수 범위에 대응할 수 있으므로 다양한 클럭 속도가 필요한 시스템에 적용할 수 있다.

OFDM 통신 시스템에서 STFBC 기법을 이용한 위상잡음 보상 (Phase Noise Compensation in OFDM Communication System by STFBC Method)

  • 이영선;유흥균;정영호
    • 한국전자파학회논문지
    • /
    • 제16권10호
    • /
    • pp.1043-1049
    • /
    • 2005
  • 대용량 고속 광대역 전송에 적합한 OFDM(Orthogonal Frequency-Division Multiplexing) 통신 시스템에서 위상 잡음에 의해 발생하는 ICI(Inter-Sub-Carrier-Interference)는 부반송파 사이의 직교성을 깨뜨려 시스템 성능을 현저히 저하시킨다. 본 논문에서는 ICI 제거 기 법과 안테나, 시간, 주파수 다이버시티를 혼합한 새로운 STFBC(Space Time Frequency Block Coding) 방법을 이용하여 ICI를 효과적으로 제거한다. 먼저 위상잡음 선형 근사화 기법을 이용하여 제안한 STFBC OFDM 시스템에서 발생하는 CPE(Common Phase Error) 성분과 ICI 성분을 분석하고 PLL(Phase Locked Loop) 위상잡음에 의해 발생하는 시스템 성능 저하를 비교 분석하기 위하여 CIR(Carrier to Interference Ratio), PICR(Peak Interference to Carrier power Ratio) 그리고 BER(Bit Error Rate)을 토론한다. 분석 결과 제안한 STFBC 방법에서는 ICI를 뚜렷이 제거할 뿐만 아니라 기존의 STBC(Space Time Block Coding), SFBC(Space Frequency Block Coding) 등 다이버시티 코딩 기법에서 나타나는 SCI(Self Channel Interference)를 효과적으로 피면할 수 있다.