• 제목/요약/키워드: PSpice Simulation

검색결과 218건 처리시간 0.023초

전자식 점화안전장치 회로 시스템 내부 소자 변화에 따른 민감 소자 확인 및 출력 특성에 대한 신뢰성 분석 프로세스 (Identifying Sensitive Components and Analyzing Reliability Process to Output Characteristic for an EAFD Circuit System According to Changes of Internal Component Values)

  • 임태흥;변강일;장승교;백승준;손영갑;추호성
    • 한국군사과학기술학회지
    • /
    • 제21권5호
    • /
    • pp.697-703
    • /
    • 2018
  • In this paper, we analyzed the operation of the ignition circuit for electronic arm and fire device(EAFD), and investigated the sensitive elements of the circuit system. For reliability analysis, the EAFD ignition circuit was modeled using the PSpice simulation tool, and the output results of the circuit were examined by changing the tolerance of each circuit element. Monte Carlo simulation was used by maintaining the values of the observed sensitive elements at ${\pm}10%$ of the original values and adjusting the values of the other components according to a random distribution. The histogram results of the output peak currents and pulse widths were represented by Weibull and Burr type XII function fittings in three cases(element values are +10 %, 0 %, -10 % of original). For the output peak currents, mean values were 1.0028, 1.0034, and 1.0050, where the variance values were calculated as 0.0398, 0.0396, and 0.0290 using the Weibull function fitting, respectively. For pulse widths, the mean values of 0.9475, 0.9907, and 1.0293 with the variance values of 0.0260, 0.0251, and 0.0238 were obtained using the Burr Type XII function fittings.

다층 양자우물구조 광 변조기와 전계효과 트랜지스터를 사용한 광 송/수신기회로의 SPICE 모사 (SPICE Simulation of All-Optical Transmitter/Receiver Circuits Configured with MQW Optical Modulators and FETs)

  • 이유종
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 1999년도 춘계종합학술대회
    • /
    • pp.420-424
    • /
    • 1999
  • 전계효과 트랜지스터와 광 다이오우드 및 다층 양자우물구조 광 변조기로 구성되는 광 스위치 회로와 몇 가지 전광 송/수신기 회로(all-optical transmitter/receiver circuits)에 대하여 시변 천이 동작 특성을 SPICE를 사용 모사한 결과를 기술하였다. 본 모사 실험에서 광 변조기 소자의 수광 창의 크기는 20 $\mu\textrm{m}$ $\times$ 20 $\mu\textrm{m}$으로 고려하였고 사용된 FET 소자의 게이트 폭은 100 $\mu\textrm{m}$이며 전달컨덕턴스 값은 측정된 소자 특성에서 55 mS/mm로 사용되었다. 모사 결과 광 논리소자의 고속 동작을 위해서는 소자의 크기를 줄이며 입력 광 다이오우드의 responsivity가 최대값을 가지는 바이어스점에 동작하도록 설계하고, 짧고 강한 세기의 광선을 입력 광 신호로 사용해야 함을 알 수 있었다.

  • PDF

Design and Implementation of Enhanced Resonant Converter for EV Fast Charger

  • Ahn, Suk-Ho;Gong, Ji-Woong;Jang, Sung-Roc;Ryoo, Hong-Je;Kim, Duk-Heon
    • Journal of Electrical Engineering and Technology
    • /
    • 제9권1호
    • /
    • pp.143-153
    • /
    • 2014
  • This paper presents a novel application of LCC resonant converter for 60kW EV fast charger and describes development of the high efficiency 60kW EV fast charger. The proposed converter has the advantage of improving the system efficiency especially at the rated load condition because it can reduce the conduction loss by improving the resonance current shape as well as the switching loss by increasing lossless snubber capacitance. Additionally, the simple gate driver circuit suitable for proposed topology is designed. Distinctive features of the proposed converter were analyzed depending on the operation modes and detail design procedure of the 10kW EV fast charger converter module using proposed converter topology were described. The proposed converter and the gate driver were identified through PSpice simulation. The 60kW EV fast charger which generates output voltage ranges from 50V to 500V and maximum 150A of output currents using six parallel operated 10kW converter modules were designed and implemented. Using 60kW fast charger, the charging experiments for three types of high-capacity batteries were performed which have a different charging voltage and current. From the simulation and experimental results, it is verified that the proposed converter topology can be effectively used as main converter topology for EV fast charger.

대면적 태양전지의 분할 수에 따른 모듈 특성 모델링 (Module Characteristic Modeling in Terms of the Number of Divisions of Large-Area Solar Cells )

  • 김주휘;이재형
    • 한국전기전자재료학회논문지
    • /
    • 제36권2호
    • /
    • pp.136-142
    • /
    • 2023
  • In the past, the efficiency of solar cells had been increased in order to increase the efficiency of solar modules. However, in recent years, in order to increase output in the solar industry and market, the competitiveness of solar cells based on large-area solar cells and multi-bus bar has been increasing. Multi-busbar solar module is a technology to reduce power loss by increasing the number and width of the front busbar of the solar cell and reducing the current value delivered by the busbar by half through half-cutting. In the case of the existing M2 (156.75×156.75 mm2) solar cell, even with a half-cut, power loss could be sufficiently reduced, but as the area of the solar cell is enlarged to more than M6 (166×166 mm2), the need for more divisions emerged. This affected not only solar cells but also inverters required for module array configuration. Therefore, in this study, the electrical characteristics of a large-area solar cell and after division were extracted using Griddler simulation. The output characteristics of the module were predicted by applying the solar cell parameters after division to PSPice, and a guideline for the large-area solar module design was presented according to the number of divisions of the large-area solar cell.

전기/하이브리드 자동차, 도금용 정류기 등에 적용이 가능한 555 timer와 Photo Coupler를 이용한 대용량 SCR/IGBT용 Gate Driver 설계 (High power gate driver design using 555 timer and photo coupler for electronic/hybrid car and electroplating rectifier)

  • 조은석;고재수;이용근
    • 한국과학예술포럼
    • /
    • 제20권
    • /
    • pp.421-428
    • /
    • 2015
  • 전기/하이브리드 자동차, 도금용 정루기 등에 들어가는 전력변환장치는 SCR, MOSFET, IGBT와 같은 스위칭 소자가 필수적으로 사용되며 이를 구동하기 위해서는 Gate Driver가 역시 필수적으로 사용된다. 본 논문에서는 대용량 전력변환장치에 사용되는 스위칭소자 SCR/IGBT를 구동하는데 필요한 Gate Driver를 제안한다. 제안된 Gate Driver는 4개의 BJT를 이용한 H-Bridge를 포함하며, 이는 입력된 DC 전력을 AC로 변환하여 Transformer를 통하여 Isolate 된 전원을 생성한다. 또한 Gate 제어 신호는 입력 전원과 Isolated된 전원이 연결된 Photo Coupler를 통해 Isolate된 제어 신호로 변환하여 실제 SCR/IGBT를 구동한다. 본 논문에서는 Simulation을 통해서 설계된 555 Timer를 통한 H-Bridge 동작을 검증하며 시제품을 제작하여 27V 50,000A 급의 도금용 정류기를 구동시켜 파형을 확인함으로써 제안된 Gate Driver의 타당성을 검증한다.

스마트기기를 위한 12 V 승압형 PWM DC-DC 변환기 설계 및 특성해석 (Design and Analysis of a 12 V PWM Boost DC-DC Converter for Smart Device Applications)

  • 나재훈;송한정
    • 한국산학기술학회논문지
    • /
    • 제17권6호
    • /
    • pp.239-245
    • /
    • 2016
  • 본 논문에서는 스마트기기의 배터리를 전원으로 갖는 12 V 승압형 PWM 변환기를 설계하고 컨버터를 구성하는 각 소자들의 손실을 계산하여 가장 안정적인 동작을 하는 설계 값을 도출하였다. 12 V 승압형 PWM 변환기는 저항, 커패시터 및 인덕터 등의 여러 수동소자를 비롯하여, 다이오드, 전력 스위치용 파워 MOS 트랜지스터와 PWM 신호제어를 위한 IC를 사용하여 구현하였다. 컨버터를 구성하는 주요 소자들의 이론적인 계산 값과 회로설계 해석프로그램인 PSPICE를 사용한 시뮬레이션 결과를 비교하고 각 소자 값들을 변화시키며 결과 파형을 분석한다. 분석한 컨버터를 실제 PCB 보드에 구성하고 디지털 오실로스코프와 DMM 멀티미터를 사용하여 측정하였고, SPICE 시뮬레이션을 통해 얻은 결과 값과 비교하였다. 설계한 컨버터에서 사용한 제어용 IC 칩은 TI(텍사스 인스트루먼트) 사의 LM3481을 사용하여 설계를 구현하였고, 5V 입력, 12V의 출력 값을 가지는 것을 확인하였다. 모의실험과 동일한 조건에서 출력전압, 리플전압 및 부하, 입력전압 변도율 등의 특성에 대한 측정결과는 SPICE 시뮬레이션 결과와 일치하는 것을 확인하였다.

음향 공명 제거 및 조광 제어가 가능한 1kW 메탈 핼라이드 램프용 전자식 안정기 설계 (The Design of Acoustic Resonance Free and Dimmable Electronic Ballast for 1kW MHL)

  • 이봉진;박종연;김기남
    • 전기학회논문지
    • /
    • 제57권10호
    • /
    • pp.1782-1789
    • /
    • 2008
  • This paper presents the design of acoustic resonance(AR) free and dimmable electronic ballast for 1kW Metal-Halide Lamp(MHL). The proposed Ballast consists of a Full-Bridge(FB) rectifier, a passive power factor correction(PFC) circuit, a full-bridge inverter, an ignitor using LC resonance and a control circuit for frequency modulation and dimming control. Whereas a passive PFC provides advantages in terms of high reliability and low cost for constructing the circuit, it is difficult to supply a stable voltage because of the output voltage ripple that occurs with a period of 120Hz. Although the ballast can be designed with a small size and a light weight if it is driven at a switching frequency between 1 and 100 kHz, AR will occur if the eigenvalue frequency of the lamp coincides with the inverter's operation frequency. The operation frequency was modulated in real time according to the output voltage ripple to compensate for the variation in power supplied to the lamp and eliminate AR. For dimming, the method, which modulated drive frequency of FB inverter using the control of DC level by microprocessor, was used. The Dimming ranged at least from 600W to 1kw as rated power of the lamp with 4 stages. Performance of the proposed technique was validated through numerical analysis, computer simulation using Pspice and by applying it to an electronic ballast for a prototype 1kW MHL.

Content Addressable and Reentrant Memory (CARM)의 설계에 관한 연구 (A Study on the Design of Content Addressable and Reentrant Memory(CARM))

  • 이준수;백인천;박상봉;박노경;차균현
    • 한국통신학회논문지
    • /
    • 제16권1호
    • /
    • pp.46-56
    • /
    • 1991
  • 본 논문에서는 16위도 X 8비트 Content Addressable and Reentrant Memory(CARM)를 설계하였다. CARM은 읽기, 저장, 매칭, 리엔트린트(Reentrant)의 4가지 동작 모드를 수행한다. CARM의 읽기와 저장 동작은 기존의 스태틱 RAM과 같다.CARM은 집 장에서 레영역 회수(Garbate collection)를 조건적으로 수행할 수 있는 리엔트런트 동작을 가지고 있다. 이러한 기능은 다이내믹 데이타 플로우 컴퓨터의 고속 매칭 유닛에 사용될 수 있다. CARM은 또한 매칭어드레스를 그들의 우선권에 따라 순차적으로 인코딩을 할 수 있는 기능을 가지고 있다. 이러한 CARM은 전체적으로 메모리 셀, 순차적 어드레스 인코더(Sequential Address Encoer, S.A.E), 리엔트런트 동작, 읽기/저장 제어, 데이타/마스크 레지스터, 감지 증폭기, 인코더, 디코더 등의 8개의 블럭으로 구성된다.CARM은 데이타 플로우 컴퓨터, 패턴 인식,테이블 룩업(Table look-up), 영상처리 등에 응용될 수 있을 것이다. 설계된 회로에 대해 각 동작별로 Apollo 워크스테이션의 QUICKSIM을 이용하여 논리 시물레이션을 하였고, 각 블럭별 회로의 SPICE 시뮬레이션을 하였다. 시뮬레이션결과 액세스 타임은 26ns였고, 매치 동작을 수행하는 데에는 4lns의 자연시간이 소요됐다. 결체 레이아웃은 3{\;}\mu\textrm{m} n well CMOS 공정에 따른 설계 규칙을 이용하여 수행하였다.

  • PDF