• 제목/요약/키워드: PRAM(Phase change random access memory)

검색결과 46건 처리시간 0.025초

상변화 메모리에의 적용을 위한 N-doped $Ge_2Sb_2Te_5$ 박막의 결정화 특성에 관한 연구

  • 도기훈;고대홍
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 추계학술대회 논문집
    • /
    • pp.115-115
    • /
    • 2007
  • PRAM (Phase Change Random Access Memory)은 상변화 물질의 비저항 차이를 이용한 메모리 소자로 차세대 비휘발성 메모리로 주목받고 있다. 현재 상변화 물질로 사용되고 있는 $Ge_2Sb_2Te_5$ 박막은 결정질 상태에서 저항이 낮아 RESET 동작에서 많은 전력이 소비되고 메모리의 고집적의 어려움이 있다. 이러한 문제를 해결하기 위해 상변화 물질의 개선과 소자 구조의 개선 등의 새로운 접근이 시도되고 있다. 본 연구에서는 $Ge_2Sb_2Te_5$ 박막의 전기적 특성을 개선하기 위해서 이종 원소인 질소를 첨가한 N-doped $Ge_2Sb_2Te_5$ 박막에 대한 특성을 살펴 보았다. $SiO_2$/Si 기판 위에 100 nm 두께의 박막을 D.C. magnetron sputter 방법으로 증착하여, 질소 분위기 $100^{\circ}C{\sim}300^{\circ}C$온도 구간에서 열처리하였다. 열처리에 따른 박막 특성을 관찰하기 위해 면저항 측정, XRD, TEM 분석을 통해 박막 특성을 관찰하였다. 면저항 측정과 XRD peak 분석을 통해 $Ge_2Sb_2Te_5$ 시스템에 비하여 N-doped $Ge_2Sb_2Te_5$ 시스템의 결정화 온도가 상승하였음을 확인하였다. 면저항은 첨가된 질소의 조성이 증가할수록 증가하였고, FCC 상에서 HCP 상으로의 상변화 온도 역시 증가하였다. 첨가된 질소가 $Ge_2Sb_2Te_5$, 박막의 결정 성장을 억제하였고, 상대적으로 높은 저항을 가지고 안정한 FCC상을 고온 열처리 이후에도 유지하였다. 질소 첨가를 이용한 상변화 물질의 열안정성 향상과 저소비전력 구동을 통해 향후 고집적 상변화 메모리에의 적용이 가능하다.

  • PDF

채널의 도핑 농도 변화에 따른 20 nm 이하의 FinFET 플래시 메모리에서의 프로그램 특성

  • 권정임;김태환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제43회 하계 정기 학술대회 초록집
    • /
    • pp.348-348
    • /
    • 2012
  • 휴대용 저장매체에서부터 solid state disk와 같은 고속 시스템 저장 매체 까지 플래시 메모리의 활용도가 급속도로 커지고 있다. 이에 플래시 메모리에 대한 연구 또한 활발히 진행 되고 있다. 현재 다결정 실리콘을 전하 주입 층으로 사용하는 기존의 플래시 메모리는 20 nm 급 까지 비례 축소되어 활용되고 있다. 하지만 20 nm 이하 크기의 소자에서는 과도한 누설전류와 구동전압의 불안정, 큰 간섭현상으로 인한 성능저하와 같은 많은 문제점에 봉착해 있다. 이를 해결하기 위해 FinFET, Vertical 3-dimensional memory, MRAM (Magnetoresistive Random Access Memory), PRAM(Phase-change Memory)과 같은 차세대 메모리 소자에 대한 연구가 활발히 진행되고 있다. 본 연구에서는 차세대 메모리 구조로 주목 받고 있는 FinFET 구조를 가진 플래시 메모리에서 fin 의 채널영역의 도핑 농도 변화에 의한 20 nm 이하의 게이트 크기를 가지는 소자의 전기적 특성과 프로그램 특성을 3차원 시뮬레이션을 통해 계산하였다. 본 연구에서는 FinFET 구조를 가진 플래시 메모리의 채널이 형성되는 fin의 윗부분도핑농도의 변화에 의한 전기적 특성과 프로그램 특성을 계산하였다. 본 계산에 사용된 구조는 게이트의 크기, 핀의 두께와 높이는 18, 15 그리고 28 nm이다. 기판은 Boron으로 $1{\times}10^{18}cm^{-3}$ 농도로 도핑 하였으며, 소스와 드레인, 다결정 실리콘 게이트는 $1{\times}10^{20}cm^{-3}$ 농도로 Phosphorus로 도핑 하였다. 채널이 형성되는 fin의 윗부분의 도핑농도를 $1{\times}10^{18}cm^{-3}$ 에서 $1{\times}5^{19}cm^{-3}$ 까지 변화 시키면서 각 농도에 대한 프로그램 특성과 전기적 특성을 계산하였다. 전류-전압 곡선과 전자주입 층에 주입되는 전하의 양을 통해 특성을 확인하였고 각 구조에서의 채널과 전자 주입 층의 전자의 농도, 전기장, 전기적 위치 에너지와 공핍 영역의 분포를 통해 분석하였다. 채널의 도핑농도 변화로 인한 fin 영역의 공핍 영역의 분포 변화로 인해 전기적 특성과 프로그램 특성이 변화함을 확인하였다.

  • PDF

Si3N4/AlN 이중층 구조 소자의 자가 정류 특성

  • 권정용;김희동;윤민주;김태근
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.306.2-306.2
    • /
    • 2014
  • 전자기기의 휴대성과 이동성이 강조되고 있는 현대사회에서 비휘발성 메모리는 메모리 산업에 있어 매우 매력적인 동시에 커다란 잠재성을 지닌다. 이미 공정의 한계에 부딪힌 Flash 메모리를 대신하여 10nm 이하의 공정이 가능한 상변화 메모리(Phase-Change Memory, PRAM), 스핀 주입 자화 반전 메모리(Spin Transfer Torque-Magnetic RAM, STT-MRAM), 저항 변화 메모리(Resistive Random Access Memory, ReRAM)가 차세대 비휘발성 메모리 후보로서 거론되고 있으며, 그 중에서도 ReRAM은 빠른 속도와 낮은 소비 전력, CMOS 공정 호환성, 그리고 비교적 단순한 3차원 적층 구조의 특성으로 인해 활발히 연구되고 있다. 특히 최근에는 질화물 또는 질소를 도핑한 산화물을 저항변화 물질로 사용하는 ReRAM이 보고되고 있는데, 이들은 동작전압이 낮을 뿐만 아니라 저항 변화(Resistive Switching, RS) 과정에서 일어나는 계면 산화를 방지할 수 있으므로 ReRAM의 저항 변화 재료로서 각광받고 있다. 그러나 Cell 단위의 ReRAM 소자를 Crossbar Array 구조에 적용시켰을 때 주변 Cell과의 저항 상태 차이로 인해 전류가 낮은 저항 상태(LRS)의 Cell로 흘러 의도치 않은 동작을 야기한다. 이와 같이 누설 전류(Leakage Current)로 인한 상호간의 간섭이 일어나는 Cross-talk 현상이 존재하며, 공정의 간소화와 집적도를 유지하면서 이 문제를 해결하는 것은 실용화하기에 앞서 매우 중요한 문제이다. 따라서, 본 논문에서는 Read 동작 시 발생하는 Cell과 Cell 사이의 Cross-talk 문제를 해결하기 위해 자가 정류 특성(Self-Rectifying)을 가지는 실리콘 질화물/알루미늄 질화물 이중층(Si3N4/AlN Bi-layer)으로 구성된 ReRAM 소자 구조를 제안하였으며, Sputtering 방법을 이용하여 제안된 소자를 제작하였다. 전압-전류 특성 실험결과, 제안된 구조에 대한 에너지 밴드 다이어그램 시뮬레이션 결과와 동일하게 Positive Bias 영역에서 자가 정류 특성을 획득하였고, 결과적으로 Read 동작 시 발생하는 Cross-talk 현상을 차단할 수 있는 결과를 확보하였다.

  • PDF

바이오 상변화 Template 위한 전극기판 개발 (Developing the Electrode Board for Bio Phase Change Template)

  • 리학철;윤중림;이동복;김수경;김기범;박영준
    • Korean Chemical Engineering Research
    • /
    • 제47권6호
    • /
    • pp.715-719
    • /
    • 2009
  • 본 연구에서는 DNA 정보를 상변화 물질의 전기저항 변화특성으로 검출할 수 있는 상변화 전극 기판을 개발하였다. 이를 위해 반도체 공정에서 사용하는 Al을 사용하여 전극 기판을 제작하였다. 하지만 주사전자현미경을 이용하여 Al 전극의 단면 상태를 확인해 본 결과 PETEOS(plasma enhanced tetraethyoxysilane) 내에서 보이드(void)가 발생하여 후속공정인 에치백과 세정공정 분위기에 과도하게 노출되어 심하게 손상되어 전극과 PETEOS 사이에 홀(hole)로 변형된다. 이 문제점을 해결하기 위하여 에치백 및 세정 공정을 진행하지 않으면서 $Ge_2Sb_2Te_5$(GST) 박막의 단차피복성(stepcoverage)을 좋게 할 수 있고, 열역학적으로 GST 박막과의 반응성을 고려했을 때 안정적이면서 비저항이 낮은 TiN 재료를 사용하여 상변화 전극 기판을 제작하였다. 주사전자현미경을 통하여 전극의 단면의 상태를 관찰하였으며 TiN 전극과 GST 박막이 정상적으로 연결되어 있는 것을 확인하였다. 또한 저항측정 장비를 사용하여 TiN 상변화 전극 기판 위에 증착된 GST의 비정질과 결정질의 저항을 측정하였고, GST의 비정질과 결정질저항의 차이는 약 1,000배 정도로 신호를 검출하는데 충분함을 확인하였다.

$Cl_2$/Ar 분위기에서 GST 박막의 ICP 에칭 (Inductively Coupled Plasma Etching of GST Thin Films in $Cl_2$/Ar Chemistry)

  • 유금표;박은진;김만수;이승환;권광호;민남기
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 제37회 하계학술대회 논문집 C
    • /
    • pp.1438-1439
    • /
    • 2006
  • $Ge_{2}Sb_{2}Te_5$(GST) thin film at present is a promising candidate for a phase change random access memory (PCRAM) based on the difference in resistivity between the crystalline and amorphous phase. PCRAM is an easy to manufacture, low cost storage technology with a high storage density. Therefore today several major chip in manufacturers are investigating this data storage technique. Recently, A. Pirovano et al. showed that PCRAM can be safely scaled down to the 65 nm technology node. G. T Jeonget al. suggested that physical limit of PRAM scaling will be around 10 nm node. Etching process of GST thin ra films below 100 nm range becomes more challenging. However, not much information is available in this area. In this work, we report on a parametric study of ICP etching of GST thin films in $Cl_2$/Ar chemistry. The etching characteristics of $Ge_{2}Sb_{2}Te_5$ thin films were investigated using an inductively coupled plasma (ICP) of $Cl_2$/Ar gas mixture. The etch rate of the GST films increased with increasing $Cl_2$ flow rate, source and bias powers, and pressure. The selectivity of GST over the $SiO_2$ films was higher than 10:1. X-ray photoelectron spectroscopy(XPS) was performed to examine the chemical species present in the etched surface of GST thin films. XPS results showed that the etch rate-determining element among the Ge, Sb, and Te was Te in the $Cl_2$/Ar plasma.

  • PDF

In-Sb-Te 박막의 결정화 거동에 관한 투과전자현미경 연구 (A Transmission Electron Microscopy Study on the Crystallization Behavior of In-Sb-Te Thin Films)

  • 김청수;김은태;이정용;김용태
    • Applied Microscopy
    • /
    • 제38권4호
    • /
    • pp.279-284
    • /
    • 2008
  • 상변화 메모리 재료로 사용 가능한 In-Sb-Te (IST) 박막을 RF 마그네트론 스퍼터링법을 사용하여 증착한 후 열처리를 통해 온도에 따른 결정화 거동 및 미세구조를 투과전자현미경(TEM)을 통해 분석하였다. IST 박막은 as-dep 상태에서 비정질상으로 존재하였으며, 열처리 온도에 따라 결정상인 InSb, $In_3SbTe_2$, InTe으로 상변화가 일어났다. 이러한 상변화는 기존의 삼원계 상태도와 다른 비평형 상태에서의 상변태가 이루어짐을 확인할 수 있다. 상변화 과정 중 박막의 두께가 무질서하게 배열되었던 비정질상에서 규칙적인 배열을 갖는 결정질상으로 변할수록 감소하는 경향을 확인하였다. 또한 각각의 결정립의 크기도 온도가 증가할수록 증가하는 것을 관찰하였다. 특히, $350^{\circ}C$ 열처리한 박막의 InSb 상은 비정질 상태에서 표면에너지가 가장 낮은 {111}면을 따라 facet을 이루며 결정화가 이루어졌다. 온도가 증가함에 따라 $In_3SbTe_2$로 상변화가 일어났는데, $400^{\circ}C$ 열처리한 시편의 경우 미소영역에서 마이크로 트윈들이 관찰되었다. 이 면결함은 {111}면을 따라 양쪽의 격자점들이 일치하는 정합 쌍정립계를 이루고 있었으며, $450^{\circ}C$에서 동일영역을 관찰해 본 결과 쌍정 결함들이 치유되어 {111} facet 면을 이루고 있는 것을 확인하였다. 또한 비교적 작은 영역에서 상분리가 일어난 InTe 상도 관찰하였다. InTe 상의 경우 포정반응 온도인 $555^{\circ}C$보다 낮은 온도에서 관찰되었는데, InTe의 (002)면과 $In_3SbTe_2$의 (111)면이 비슷한 면간거리를 가지고 있음을 확인하였다. 추가적으로 $500^{\circ}C$ 이상의 온도에서 이들의 결정학적 관계에 따른 상변화 과정에 연구가 수행되어야 할 것으로 생각된다.