• Title/Summary/Keyword: PLL design

Search Result 299, Processing Time 0.022 seconds

위성 DMB 중계기용 클럭 재생 모듈 설계 및 제작 (Design and Fabrication of Clock Recovery Module for Gap Filter of Satellite DMB)

  • 홍순영;신영섭;홍성용
    • 한국전자파학회논문지
    • /
    • 제18권4호
    • /
    • pp.423-429
    • /
    • 2007
  • 위성 DMB용 중계기는 위성으로부터 수신된 2.304 MHz의 기준 신호를 이용하여 10 MHz의 클럭 신호를 재생하여 시스템 동기 신호로 사용한다. 본 논문에서는 기준 신호가 잡음에 의해 흔들리거나 끊기더라도 안정된 신호를 재생할 수 있는 클럭 재생 모듈을 제안하였다. 제안된 모듈은 기존 방식에 비해 저가로 구현이 가능하며, 정기적인 주파수 조정이 필요 없는 장점이 있다. 본 논문에서는 클럭 재생용 IC를 CPLD를 이용하여 구현하였고, lock time을 짧게 하면서 동시에 출력 주파수의 hold over 시간을 늘리기 위해 새로운 루프 필터를 적용하였다. 제작된 모듈은 출력 주파수의 안정도가 0.01 ppm 이내일 경우 hold over 시간이 11초, 출력 전력은 -0.66 dBm, 위상잡음은 100 Hz 오프셋에서 -113 dBc/Hz로 측정되었다.

DAC를 이용한 고해상도 DCO 설계 (Design of a High-Resolution DCO Using a DAC)

  • 서희택;박준호;박종태;유종근
    • 한국정보통신학회논문지
    • /
    • 제15권7호
    • /
    • pp.1543-1551
    • /
    • 2011
  • 기존에 ADPLL(All Digital Phase Locked Loop)에서는 DCO(Digitally Controlled Oscillator)의 해상도를 향상시키기 위해 주로 디더링(dithering) 기법이 사용되었다. 본 논문에서는 디더링 방식에서 발생하는 문제점을 보안하고자 DAC(Digital-to-Analog Converter)를 이용한 DCO의 해상도 확보 방법을 제안하였다. 주파수 컨트롤은 coarse와 fine 바랙터(varactor) bank 그리고 DAC 바랙터에 의해서 이루어지며, coarse와 fine bank는 PMOS 바랙터로, DAC 바랙터는 NMOS 바랙터로 구현하였다. 각 바랙터 bank는 8비트의 디지털 입력으로 컨트롤된다. $0.13{\mu}m$ CMOS 공정을 이용하여 설계된 DCO는 약 2.8GHz~3.5GHz의 주파수 범위에서 발진하며 660MHz의 대역폭을 갖는다. DCO의 출력 주파수를 측정한 결과 해상도는 2.8GHz대역에서 73Hz이다. 설계된 DCO는 1M 옵셋(offset)에서 -119dBc/Hz의 위상 잡음 특성을 보이며, 1.2V 전원에서 4.2mA의 전류를 소모한다. 칩 면적은 PAD를 포함하여 $1.3mm{\times}1.3mm$이다.

Duplex-FSK 원격제어 무선 전송부 설계 및 제작 (Design and implementation of remote controlling wireless transmission unit using duplex-FSK)

  • 김영완
    • 한국정보통신학회논문지
    • /
    • 제13권4호
    • /
    • pp.629-635
    • /
    • 2009
  • 본 논문에서는 하나의 국부 발진기를 갖는 FSK 이중통신 방식의 원격제어 무선 전송부를 설계 제작한다. 전 이중 방식의 FSK 양방향 동시통신 회로에서는 양방향 동시 통신을 위한 송수신 주파수를 설정하고, 반 이중방식에서는 송수신 신호를 발생하는 절체형 발진기 회로를 설계한다. 양 FSK 이중통신 방식의 원격제어 무선 전송부는 채널주파수간 간섭을 배제하기 위한 채널 사용 검지 및 자동 채널 설정 회로를 설계 구현하였으며, 400MHz 대역에서 50kHz 채널 간격을 갖는 위상동기 회로 구성의 Colpitz 형 국부발진주파수 회로와 10mW 이내의 소형 소출력 특성을 갖는다. 전 이중 방식의 송수신 주파수는 21.4MHz IF주파수의 2배 주파수인 42.8MHz주파수 간격으로 설계 구현하였다.

이득 제어 지연 단을 이용한 1.9-GHz 저 위상잡음 CMOS 링 전압 제어 발진기의 설계 (Design of the 1.9-GHz CMOS Ring Voltage Controlled Oscillator using VCO-gain-controlled delay cell)

  • 한윤택;김원;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제46권4호
    • /
    • pp.72-78
    • /
    • 2009
  • 본 논문에서는 $0.13{\mu}m$ CMOS 공정의 이득(Kvco) 제어 지연 단을 이용한 위상동기루프에 사용되는 저 위상잡음 CMOS 링 전압제어발진기를 설계 및 제작한다. 제안하는 지연 단은 출력 단자를 잇는 MOSFET을 이용한 능동저항으로 전압제어발진기의 이득을 감소시킴으로써 위상잡음을 개선한다. 그리고 캐스코드 전류원, 정귀환 래치와 대칭부하 등을 이용한다. 제안한 전압제어 발진기의 위상잡음 측정결과는 1.9GHz가 동작 할 때, 1MHz 오프셋에서 -119dBc/Hz이다. 또한 전압제어발진기의 이득과 전력소모는 각각 440MHz/V와 9mW이다.

고속 통신 시스템을 위한 40GHz CMOS 전압 제어 발진기의 설계 (A Design of 40GHz CMOS VCO (Voltage Controlled Oscillator) for High Speed Communication System)

  • 이종석;문용
    • 전자공학회논문지
    • /
    • 제51권3호
    • /
    • pp.55-60
    • /
    • 2014
  • 고속 통신을 위해서 0.11um CMOS 공정을 사용하여 40GHz 전압 제어 발진기 (VCO : Voltage Controlled Oscillatior)를 제작했다. 밀리미터 웨이브 대역에서 동작하는 VCO는 높은 성능을 얻기 위하여 스마트 바이어스 테크닉을 사용하였고 스파이럴 형태의 인덕터와 출력버퍼를 추가하여 LC형 구조로 설계했다. 제안하는 VCO의 동작범위는 34~40GHz이며, 이 주파수 대역은 밀리미터 웨이브 통신 시스템에 적합하다. VCO의 측정결과 -16dBm의 출력파워와 16%의 동작범위, 38GHz 중심주파수에서 -100.33dBc/Hz(@1MHz)의 위상잡음을 갖는다. 또한 1.2V 전원에서 PAD를 포함한 전체 소모전력은 16.8mW이다. VCO의 성능을 비교할 수 있는 FOMT의 값은 -183.3dBc/Hz로 이전의 VCO에 비해 우수한 성능을 확인했다.

다중속도의 광신호 추출 및 클락-데이터 복원회로 설계 (Design of A Clock-and-Data Recovery Circuit for Detection and Reconstruction of Broadband Multi-rate Optical Signals)

  • 김강욱
    • 센서학회지
    • /
    • 제12권4호
    • /
    • pp.191-197
    • /
    • 2003
  • 최근 인터넷 사용의 증가로 인한 데이터 전송이 급속히 증가하고 있고, 이러한 전송을 위해 광섬유가 주로 사용되고 있다. 장거리 통신을 통한 신호의 감쇄 및 왜곡을 보정하기 위하여 보통 광신호를 전기적인 신호로 변환하여 신호를 재생한다. 이러한 광신호는 포토 다이오드를 통하여 전기적인 신호로 바꾸어지는데, 광신호의 정확한 클락과 데이터를 추출하는 과정은 필수적이다. 본 연구에서는 광대역의 광신호 클락과 데이터의 복원에 쓰이는 클락-데이터 복원회로(CDR)를 1.8V $0.18\;{\mu}m$ CMOS공정을 이용하여 설계하였다. 이 CDR 회로는 위상고정 루프를 사용한 회로로서 개선된 위상비교기 및 전하 펌프를 사용하였다. 특히 설계된 CDR은 광대역 링 발진기를 사용함으로서 750 Mb/s에서 2.85 Gb/s의 다중속도를 가진 데이터의 클락과 데이터의 복원이 가능하다.

TP 케이블을 이용하는 이더넷 수신기를 위한 디지털 신호 처리부 설계 (Design of Digital Signal Processor for Ethernet Receiver Using TP Cable)

  • 홍주형;선우명훈
    • 한국통신학회논문지
    • /
    • 제32권8A호
    • /
    • pp.785-793
    • /
    • 2007
  • 본 논문에서는 TP 케이블을 이용하여 100Mbps의 전송 속도를 지원하는 100Base-TX Ethernet 수신기의 디지털 신호 처리부를 제안하였다. 제안하는 디지털 신호 처리부는 자동 이득 조절기, 심볼 동기 복원기, 적응 등화기, BLW 보정기로 구성되어 있으며 초기 위상에 상관없이 150m까지 $10^{-12}BER$이하의 성능을 보였다. 제안하는 신호 처리부는 일부 블록을 제외한 모든 부분을 디지털로 구현하였으며 적응 등화기와 BLW 보정기 연동 구조는 기존의 적응 등화기 에러 값을 이용하는 구조에 비하여 MSE가 약 1dB정도의 성능 향상을 가져왔다. 설계한 디지털 신호 처리부는 Verilog-HDL로 구현되었으며 삼성 $0.18{\mu}m$ 라이브러리를 사용하여 합성 결과 동작 속도는 7.01ns 이며 총 게이트 수는 128.528 게이트였다.

65nm CMOS 공정을 이용한 전압제어발진기와 고속 4분주기의 설계 (A Design of Voltage Controlled Oscillator and High Speed 1/4 Frequency Divider using 65nm CMOS Process)

  • 이종석;문용
    • 전자공학회논문지
    • /
    • 제51권11호
    • /
    • pp.107-113
    • /
    • 2014
  • 60GHz 무선 통신 시스템에 적용 가능한 전압 제어 발진기와 고속 4분주기를 65nm CMOS 공정을 사용하여 설계했다. 전압제어 발진기는 전류소스와 NMOS 차동쌍 LC구조로 설계하였으며 분주기는 차동 인젝션 록킹 구조에 베렉터를 추가하여 동작주파수 범위를 조절할 수 있는 구조로 설계했다. 전압 제어 발진기와 분주기에 모두 전류소스를 추가하여 전원잡음에 따른 위상잡음 특성을 개선하였다. 전압 제어 발진기는 64.36~67.68GHz의 동작범위가 측정됐고, 고속 4분주기는 전압 제어 발진기의 동작범위에 대해 정확한 4분주가 가능하며 5.47~5.97dBm의 높은 출력전력이 측정됐다. 분주기를 포함한 전압제어 발진기의 위상잡음은 1MHz 오프셋 주파수에서 -77.17dBc/Hz이고 10MHz 오프셋 주파수에서 -110.83dBc/Hz이다. 소모전력은 전원전압 1.2V에서 38.4mW 이다 (VCO 포함).

DSP 기반 MPSK 수신기에서 위상천이 검출을 이용한 동기 알고리즘과 복조 (Synchronization Algorithm and Demodulation using the Phase Transition Detection in the DSP based MPSK Receiver)

  • 이준서;맹준호;유흥균;박철순;장원
    • 한국전자파학회논문지
    • /
    • 제15권10호
    • /
    • pp.952-960
    • /
    • 2004
  • 다양한 디지털 변복조 기술 중에서 PSK(Phase Shift Keying) 변조방식은 보편적으로 사용되는 송신 방식이다. 특히 CDMA 시스템에 이용되는 PSK 방식은 부호 오율 및 대역폭 양면에서 우수하다. 본 연구에서 사용하는 DSP 기술은 소프트웨어만을 이용하는 기술로 부가적인 하드웨어 없이 새로운 여러 가지의 송수신모드를 제공할 수 있다. 본 논문에서는 기존의 복잡한 아날로그 회로를 이용한 PSK계열의 BPSK복조기와 QPSK복조기 대신, DSP 기술을 기반으로 한 M-ary PSK(M=2, 4)복조기를 구현한다. 또한, 기존의 PSK복조기의 경우 아날로그 PLL의 동기포착 회로를 이용하여 동기를 확보하였으나, 동기회로 없이 프로그램을 사용하여 PSK신호를 복조하는 알고리즘을 제안한다. DSP는 TMS320C6203을 이용하였으며, DSP 장비에 프로그램을 에뮬레이션 시킨 후의 결과 파형을 DSP 개발툴인 code builder를 사용하여 graph view 창을 통해 확인했다. 그 결과 복조파형은 기존의 복잡한 아날로그 회로와 동일한 성능으로 정확히 신호를 복조할 수 있으며, 어떠한 주변장치를 사용하지 않고, 소프트웨어만으로 다양한 레벨의 변조파형을 복조함을 확인한다.

광대역 멀티미디어 시스템을 위한 다채널 중간 주파수 송수신기 설계 및 성능 분석 (Design and Performance Analysis of the Multichannel I. F. Transceiver for Broadband Multimedia System)

  • 김성철
    • 한국정보통신학회논문지
    • /
    • 제15권5호
    • /
    • pp.1038-1044
    • /
    • 2011
  • 본 논문에서는 초고속 광대역 무선 멀티미디어 서비스를 양방향으로 제공하는 시스템을 위한 다 채널 중간주파수 변환 모듈을 설계하고 성능을 분석하였다. 먼저 송수신기를 구성하는 각 부분에 대한 기본적인 이론을 소개하고 이를 바탕으로 송수신부를 설계하고 각 모듈별로 무 변조, 변조시의 특성 및 광 대역 다 채널 신호의 발생과정에서의 채널에 따른 특성을 시간 및 주파수 영역에서 측정하였다. 송수신부의 국부 발진 신호의 위상잡음 특성은 70dBc/kHz 이하로 특성이 우수하다. 대역내 주파수 특성은 송수신 특성이 평탄하게 측정되었다. 한편 송수신기의 자동이득조절 기능은 상당히 우수한 것으로 나타났다. 또한 이웃채널 간섭의 영향과 스퓨리어스 방사에 대한 성능분석도 하였다.