• 제목/요약/키워드: Output Feedback

검색결과 1,415건 처리시간 0.023초

전도성 직물을 이용한 단일 리드 심전도 측정 및 실시간 심전도 유도 호흡 추출 방법에 관한 연구 (Real Time ECG Derived Respiratory Extraction from Heart Rate for Single Lead ECG Measurement using Conductive Textile Electrode)

  • 이계형;박성빈;윤형로
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제55권7호
    • /
    • pp.335-343
    • /
    • 2006
  • We have designed the system that measure one channel ECG by two electrode and extract real-time EDR with more related resipiration and comportable to subject by using conductive textile. On the assumption that relation between RL electrode and potential measurement electrode is coupled with RC connected model, we designed RL drive output to feedback two electrode for reduction of common mode signal. The conductive textile which was used for two ECG electrode was offered more comfort during night sleep in bed than any other method using attachments. In the method of single-lead EDR, R wave point or QRS interval area could be used for EDR estimation in traditional method, it is, so to speak, the amplitude modulation(AM) method for EDR. Alternatively, R-R interval could be used for frequency modulation(FM) method based on Respiratory Sinus Arrhythmia(RSA). For evaluation of performance on AM EDR and FM EDR from 14 subject, ECG lead III was measured. Each EDR was compared with both temperature around nose(direct measurement of respiration) and respiration signal from thoracic belt(indirect measurement of respiration) on mean squared error(MSE), cross correlation(Xcorr), and Coherence. The upsampling interpolation technique of multirate signal processing is applied to interpolating data instead of cubic spline interpolation. As a result, we showed the real-time EDR extraction processing to be implemented at micro-controller.

3D 디지털 애니메이션 모델을 활용한 의상 시뮬레이션에 관한 연구 I (A Study on the Application of 3D Digital Animation Model for Fashion Design I)

  • 김혜영
    • 복식
    • /
    • 제50권2호
    • /
    • pp.97-109
    • /
    • 2000
  • The purpose of this study is to apply 3D computer graphics in fashion design as a creative medium and it attempts to fine out what advantages 3D technique can offer to fashion design. For this purpose, this study, first, tries to develop a 3D digital model in which designer can select design, color , pattern and fabric palette whatever necessary . This study uses of the software named 'Poser of Fractal Design' and the and the 3D digital model comprises four stages ; body modeling, item design (item coordination), color design (color coordination), pattern and fabric design (pattern and fabric coordination). Secondly, this study seeks to accumulate a data base which was produced in the course of case studies, which have applied 3D digital model to design. The outcome of the case studies shows that 3D digital model can enhance designing in the following four aspects. ⅰ) It can give more freedom to designer to try various ideas, revise and modify them, It can also produce random generation. Through this process, the designer test various input and output without damage on fabric after revision and alteration. ⅱ) It can help designers to enhance their accuracy. Since fault in the design developed by the 3D digital model can be detected in advance, designers can make correlation before actual work begins. In the end, designers can express their ideas and intention accurately as well as freely. ⅲ) Since design developed by the 3D digital model can be shared on screen by various actors in the course of priduction such designers , merchandisers, and supervisors, it can help communication between and cut the time of feedback.ⅳ) By using the 3D digital model, designers can work from the begining with awareness of actual outcome their design, since the 3D digital model provide animation, which helps designers to envisage visual changes as they apply various items, colors, pattern and fabrics.

  • PDF

Towards a Global Understanding and Standardisation of Education and Training in Microsurgery

  • Leung, Clement Chi Ming;Ghanem, Ali M.;Tos, Pierluigi;Ionac, Mihai;Froschauer, Stefan;Myers, Simon R.
    • Archives of Plastic Surgery
    • /
    • 제40권4호
    • /
    • pp.304-311
    • /
    • 2013
  • With an increasing emphasis on microsurgery skill acquisition through simulated training, the need has been identified for standardised training programmes in microsurgery. We have reviewed microsurgery training courses available across the six continents of the World. Data was collected of relevant published output from PubMed, MEDLINE (Ovid), and EMBASE (Ovid) searches, and from information available on the Internet of up to six established microsurgery course from each of the six continents of the World. Fellowships and courses that concentrate on flap harvesting rather than microsurgical techniques were excluded. We identified 27 centres offering 39 courses. Total course length ranged from 20 hours to 1,950 hours. Student-to-teacher ratios ranged from 2:1 to 8:1. Only two-thirds of courses offered in-vivo animal models. Instructions in microvascular end-to-end and end-to-side anastomoses were common, but peripheral nerve repair or free groin flap transfer were not consistently offered. Methods of assessment ranged from no formal assessment, where an instructor monitored and gave instant feedback, through immediate assessment of patency and critique on quality of repair, to delayed re-assessment of patency after a 12 to 24 hours period. Globally, training in microsurgery is heterogeneous, with variations primarily due to resource and regulation of animal experimentation. Despite some merit to diversity in curricula, there should be a global minimum standard for microsurgery training.

가변 소스 인덕터를 갖는 GaAs FET 선형화기 설계 (Design of GaAs FET Linearizer with Variable Source Inductance)

  • 안정식;이기홍;강정진;유재문;이종악
    • 전기전자학회논문지
    • /
    • 제3권2호
    • /
    • pp.221-225
    • /
    • 1999
  • 본 논문에서는 소스에 큰 값의 가변 인덕터를 갖는 새로운 형태의 predistortion 선형화기가 연구되었다. 그것은 입력 전력이 증가함에 따라 양의 진폭과 음의 위상 편차를 얻을 수 있어 전력증폭기에서 만들어지는 왜곡을 충분히 보상할 수 있다. 또한, 하나의 CaAs FET, 인덕터, 입 출력 정합회로, 그리고 바이어스회로로 구성되어, 회로가 간단하므로 넓은 대역폭에 걸쳐 선형화 특성과 온도 안정성을 갖는다. 그리고 소스 인덕터와 게이트 바이어스를 변화시킴으로써 원하는 왜곡 특성을 얻을 수 있는 장점을 갖는다. 제작한 predistorter에서, 주 증폭기에 의한 IM3가 10.61dBc이고, predistorter를 갖는 주 증폭기의 IM3가 21.91dBc이므로 약 11dB의 개선된 결과를 얻었다.

  • PDF

Dialogical design of fuzzy controller using rough grasp of process property

  • Ishimaru, Naoyuki;Ishimoto, Tutomu;Akizuki, Kageo
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1992년도 한국자동제어학술회의논문집(국제학술편); KOEX, Seoul; 19-21 Oct. 1992
    • /
    • pp.265-271
    • /
    • 1992
  • It is the purpose of this paper to present a dialogical designing method for control system using a rough grasp of the unknown process property. We deal with a single-input single-output feedback control system with a fuzzy controller. The process property is roughly estimated by the step response, and the fuzzy controller is interactively modified according to the operator's requests. The modifying rules mainly derived from computer simulation are useful for almost every process, such as an unstable process and a non-minimum phase process. The fuzzy controller is tuned by taking notice of four characteristics of the step response: (1) rising time, (2) overshoot, (3) amplitude and (4) period of vibration. The tuning position of the controller is fourfold: (1) antecedent gain factor GE or GCE, (2) consequent gain factor GDU, (3) arrangement of the antecedent fuzzy labels and (4) arrangement of the control rules. The rules give an instance to the respective items of the controller in an effective order. The modified fuzzy PI controller realizes a good response of a stable process. However, because the GDU tuning becomes difficult for the unstable process, it is necessary to evaluate the stability of the process from the initial step response. The fuzzy PI controller is applied to the process whose initial step response converges with GDU tuning. The fuzzy PI controller with modified sampling time is applied to the process whose step response converges under the repeated application of the GDU tuning. The fuzzy PD controller is applied to the process whose step response never converges by the GDU tuning.

  • PDF

64채널 DROS 심자도 시스템을 위한 검출 회로의 잡음 특성 (Noise Characteristics of Readout Electronics for 64-Channel DROS Magnetocardiography System)

  • 김진목;김기담;이용호;유권규;김기웅;권혁찬
    • Progress in Superconductivity
    • /
    • 제7권1호
    • /
    • pp.46-51
    • /
    • 2005
  • We have developed control electronics to operate flux-locked loop (FLL), and analog signal filters to process FLL outputs for 64-channel Double Relaxation Oscillation SQUID (DROS) magnetocardiography (MCG) system. Control electronics consisting of a preamplifier, an integrator, and a feedback, is compact and low-cost due to larger swing voltage and flux-to-voltage transfer coefficients of DROS than those of dc SQUIDs. Analog signal filter (ASF) serially chained with a high-pass filter having a cut-off frequency of 0.1 Hz, an amplifier having a gain of 100, a low-pass filter of 100 Hz, and a notch filter of 60 Hz makes FLL output suitable for MCG. The noise of a preamplifier in FLL control electronics is $7\;nV/{\surd}\;Hz$ at 1 Hz, $1.5\;nV/{\surd}\;Hz$ at 100 Hz that contributes $6\;fT/{\surd}\;Hz$ at 1 Hz, $1.3\;fT/{\surd}\;Hz$ at 100 Hz in readout electronics, and the noise of ASF electronics is $150\;{\mu}V/{\surd}\;Hz$ equivalent to $0.13\;fT/{\surd}\;Hz$ within the range of $1{\sim}100\;Hz$. When DROSs are connected to readout electronics inside a magnetically shielded room, the noise of 64-channel DROS system is $10\;fT/{\surd}\;Hz$ at 1 Hz, $5\;fT/{\surd}\;Hz$ at 100 Hz on the average, low enough to measure human MCG.

  • PDF

확장논리에 기초한 순차디지털논리시스템 및 컴퓨터구조에 관한 연구 (A Study on Sequential Digital Logic Systems and Computer Architecture based on Extension Logic)

  • 박춘명
    • 한국인터넷방송통신학회논문지
    • /
    • 제8권2호
    • /
    • pp.15-21
    • /
    • 2008
  • 본 논문에서는 2진논리의 확장을 Galis체상에서 해석하여 확장논리에 기초한 순차디지털논리시스템과 컴퓨터구조의 핵심인 연산알고리즘을 논의하였다. 순차디지털논리시스템은 Building Block으로서 T-gate를 사용하였으며, 차순상태함수, 출력함수를 도출하여 최종 궤환이 없는 Moore Model의 순차디지털논리시스템을 구성하였다. 그리고, 컴퓨터구조에서 중요한 연산알고리즘의 핵심인 가산, 감산, 승산 및 제산 알고리즘을 유한체의 수학적 성질을 토대로 각각 도출하였다. 특히, 유한체 GF($P^m$)상에서 P=2인 경우는 기존의 2진디지털논리시스템에 적용이 용이하다는 장점이 있으며, mod2의 성질에 의해 감산 알고리즘은 가산 알고리즘과 동일하다. 제안한 방법은 기존의 2진논리를 확장할 수 있어 좀 더 효율적으로 디지털논리시스템을 구성할 수 있을 것으로 사료된다.

  • PDF

한국 통화정책의 효율성 검정 (A Test on the Efficiency of Monetary Policy in Korea)

  • 조성훈;허현승;우희열
    • KDI Journal of Economic Policy
    • /
    • 제29권2호
    • /
    • pp.117-133
    • /
    • 2007
  • 본 논문은 이자율 준칙에 근거하여 한국의 통화정책의 효율성을 인플레이션과 산출갭의 상대적 안정성을 중심으로 경험적으로 검증하는 데 목적이 있다. 이를 위해 1991년 이후 한국의 주요 거시경제 변수를 설명할 수 있는 구조적 모형이 필요한데, 본고에서는 Ball(1999)의 모형과 유사한 소규모 개방경제모형을 도입한다. 모형의 추정결과, 한국 거시경제 변수를 비교적 잘 설명할 수 있음을 확인할 수 있었고 추정된 모형을 바탕으로 이자율준칙의 범위 내에서 최적 통화정책을 도출하였다. 따라서 최적 이자율 준칙하에서의 인플레이션과 산출갭의 변동성을 실제 데이터와 비교할 수 있다. 실증적 분석의 결과, 중앙은행은 산출갭의 변동성보다 인플레이션의 변동성을 낮추는 데 상대적으로 더 효율적이었음을 알 수 있다. 이는 외환위기 이후 인플레이션이 실제 중앙은행의 목표범위 내에서 하락 안정세를 유지하였고 변동성도 상대적으로 크지 않았음을 고려해 볼 때 타당한 결과라고 해석할 수 있다. 그러나 최적 이자율 준칙과 비교해 볼 때 실제 추정된 이자율 준칙은 인플레이션에 대한 반응 정도가 매우 낮아 인플레이션의 안정성이 이자율 준칙이 효과적이었기 때문은 아닌 것으로 나타났다. 또한 인플레이션을 유발할 수 있는 실질환율 상승의 경우 이자율을 오히려 하락시킨 것으로 나타났는데, 이는 이론 및 최적 이자율 준칙과는 배치되는 결과이다.

  • PDF

확률분포 특성을 이용한 OFDM용 IFFT∪FFT프로세서 설계 (Design of an IFFT∪FFT processor with manipulated coefficients based on the statistics distribution for OFDM)

  • 최원철;이현;조경록
    • 대한전자공학회논문지SD
    • /
    • 제40권12호
    • /
    • pp.87-94
    • /
    • 2003
  • 본 논문에서는 통계적 분석 방법으로 IEEE 802.11a WLAN의 OFDM 모뎀용 IFFT 및 FFT의 양자화 에러를 최소화하는 설계방법을 제안한다. 제안된 방법은 IFFT 및 FFT의 회전계수(twiddle coefficient)에 통계적으로 계산된 계수를 적용하여 회전계수를 수정하는 새로운 알고리즘을 사용한다. 본 논문에서는 알고리즘을 radix-2² SDF(single-path delay feedback) 구조에 적용하여 설계하였고 IFFT와 FFT의 대칭적 성질을 이용하여 회로블록을 공유하도록 하였다. 회로 레벨에서 설계된 입출력 10비트인 송신단의 IFFT와 수신단의 FFT가 자기루프 구조 가졌을 때 최대 양자화 오차는 0.0021이다. 기존의 선형확장 회전계수의 최대 양자화 오차가 0.0087로 측정되었기 때문에 제안된 프로세서가 3비트 효율이 좋다.

2Hall-ICs를 이용한 저가형 PM Brushless DC Motor 속도 제어 (Low Cost Speed Control System of PM Brushless DC Motor Using 2 Hall-ICs)

  • 윤용호;우무선;김덕규;원충연;최유영
    • 전력전자학회논문지
    • /
    • 제9권4호
    • /
    • pp.311-318
    • /
    • 2004
  • 최근 각종 산업기기 및 자동화기기에는 회전자가 영구자석으로 구성된 브러시리스 전동기의 사용이 증가하고 있다. 그러나 회전자가 영구자석으로 이루어진 BLDC 전동기의 경우 회전자 위치 판별 센서는 필수 요소이다. 그러나 센서(엔코더, 레졸버등)를 사용할 경우 크기 증가, 비용 상승 등의 원인으로 작용한다. 따라서 본 논문에서는 PM BLDC 전동기의 속도제어를 수행함에 있어 기존의 엔코더와 Hall-IC 3개를 이용하지 않고, 두개를 이용하여 회전자의 위치를 판별함과 동시에 속도 센서를 대신하여 사용할 수 있는 방법을 제안하였다. 그 결과 성능은 동일하고, 구동회로의 크기와 제조 단가를 낮출 수 있는 효과를 얻었다.