• 제목/요약/키워드: On-Wafer Measurement

검색결과 199건 처리시간 0.026초

초소형 광정보저장기기용 웨이퍼 스케일 대물렌즈 제작을 위한 회절광학소자 성형기술 개발 (Fabrication of diffractive optical element for objective lens of small form factor data storage device)

  • 배형대;임지석;정기봉;한정원;유준모;박노철;강신일
    • 한국소성가공학회:학술대회논문집
    • /
    • 한국소성가공학회 2005년도 금형가공,미세가공,플라스틱가공 공동 심포지엄
    • /
    • pp.35-40
    • /
    • 2005
  • The demand for small and high-capacity optical data storage devices has rapidly increased. The areal density of optical disk is increased using higher numerical aperture objective lens and shorter wavelength source. A wafer-scale stacked micro objective lens with a numerical aperture of 0.85 and a focal length of 0.467mm for the 405nm blue- violet laser was designed and fabricated. A diffractive optical element (DOE) was used to compensate the spherical aberration of the objective lens. Among the various fabrication methods for micro DOE, the UV-replication process is more suitable for mass-production. In this study, an 8-stepped DOE pattern as a master was fabricated by photolithography and reactive ion etching process. A flexible mold was fabricated for improving the releasing properties and shape accuracy in UV-molding process. In the replication process, the effects of exposing time and applied pressure on the replication quality were analyzed. Finally, the shapes of master, mold and molded pattern were measured by optical scanning profiler. The deviation between the master and the molded DOE was less than 0.1um. The efficiency of the molded DOE was measured by DOE efficiency measurement system which consists of laser source, sample holder, aperture and optical power meter, and the measured value was $84.5\%$.

  • PDF

표면파의 분산 특성을 이용한 Ni 박막의 두께 측정 (Thickness Measurement of Ni Thin Film Using Dispersion Characteristics of a Surface Acoustic Wave)

  • 박태성;곽동열;박익근;김미소;이승석
    • 비파괴검사학회지
    • /
    • 제34권2호
    • /
    • pp.171-175
    • /
    • 2014
  • 본 연구에서는 박막 표면을 따라 전파하는 표면파의 속도 분산성을 이용하여 박막의 두께를 비파괴적으로 측정할 수 있는 기법을 제안하였다. 표면파의 분산성을 이용하여 박막의 두께를 측정하기 위하여 전자빔증착법(E-beam evaporation)을 이용하여 Si(100) 웨이퍼 위에 니켈의 증착시간을 제어함으로서 두께가 다른 니켈 박막시험편을 제작하였다. 제작된 시험편의 실제 증착된 박막의 두께를 확인하기 위하여 SEM(scanning electron microscope)을 이용하여 박막의 단면사진을 촬영하여 두께를 확인하였다. 그 후에 두께가 다른 시험편에서의 표면파의 속도를 초음파현미경(scanning acoustic microscope)의 V(z) 곡선법을 이용하여 표면파의 속도를 측정하고 실제 측정된 두께와 표면파 속도와의 상관성을 확인하였다. 박막의 두께가 증가함에 따라 표면파의 속도는 감소하는 경향성을 나타내었다. 결론적으로 본 연구에서 제안한 표면파의 속도 분산성을 이용하여 나노 스케일 니켈 박막의 두께를 측정하는 기법이 가능성이 있음을 확인하였다.

Analysis of wet chemical tunnel oxide layer characteristics capped with phosphorous doped amorphous silicon for high efficiency crystalline Si solar cell application

  • Kang, Ji-yoon;Jeon, Minhan;Oh, Donghyun;Shim, Gyeongbae;Park, Cheolmin;Ahn, Shihyun;Balaji, Nagarajan;Yi, Junsin
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2016년도 제50회 동계 정기학술대회 초록집
    • /
    • pp.406-406
    • /
    • 2016
  • To get high efficiency n-type crystalline silicon solar cells, passivation is one of the key factor. Tunnel oxide (SiO2) reduce surface recombination as a passivation layer and it does not constrict the majority carrier flow. In this work, the passivation quality enhanced by different chemical solution such as HNO3, H2SO4:H2O2 and DI-water to make thin tunnel oxide layer on n-type crystalline silicon wafer and changes of characteristics by subsequent annealing process and firing process after phosphorus doped amorphous silicon (a-Si:H) deposition. The tunneling of carrier through oxide layer is checked through I-V measurement when the voltage is from -1 V to 1 V and interface state density also be calculated about $1{\times}1012cm-2eV-1$ using MIS (Metal-Insulator-Semiconductor) structure . Tunnel oxide produced by 68 wt% HNO3 for 5 min on $100^{\circ}C$, H2SO4:H2O2 for 5 min on $100^{\circ}C$ and DI-water for 60 min on $95^{\circ}C$. The oxide layer is measured thickness about 1.4~2.2 nm by spectral ellipsometry (SE) and properties as passivation layer by QSSPC (Quasi-Steady-state Photo Conductance). Tunnel oxide layer is capped with phosphorus doped amorphous silicon on both sides and additional annealing process improve lifetime from $3.25{\mu}s$ to $397{\mu}s$ and implied Voc from 544 mV to 690 mV after P-doped a-Si deposition, respectively. It will be expected that amorphous silicon is changed to poly silicon phase. Furthermore, lifetime and implied Voc were recovered by forming gas annealing (FGA) after firing process from $192{\mu}s$ to $786{\mu}s$. It is shown that the tunnel oxide layer is thermally stable.

  • PDF

구리의 선택적 전착에서 결정 입자의 크기가 전기적 접촉성에 미치는 영향 (Effect of the particle size on the electrical contact in selective electro-deposition of copper)

  • 황규호;이경일;주승기;강탁
    • 한국결정성장학회지
    • /
    • 제1권2호
    • /
    • pp.79-93
    • /
    • 1991
  • 초 고집적 회로의 시대로 접어들면서 지금까지의 금속선 형성 기술 및 배선 재료에 많은 문제점들이 나타나고 있다. 알루미늄의 대체 재료로서 검토되고 있는 구리를, 전기 화학적 방법에 의해 미세 접촉창에 선택적으로 충전함으로써 새로운 금속선 형성 기술을 제시하고자 하였다. 0.75M의 황산구리 수용액을 전해액으로 사용하여 p형 (100) 규소 박판위에 구리 전착막을 형성한 후 Alpha Step, 주사 전자 현미경, 4-탐침법을 사용하여 막의 두께, 입자 크기, 비저항을 측정함으로써 전착 시간, 전류 밀도, 첨가물로 사용한 젤라틴 농도가 전착막의 성질에 미치는 영향에 대해 조사하였다. 평균 전착 속도는 전류 밀도가 $ 2A/dm^2$일 때 0.5-0.6\mu\textrm{m}$/min 였고 구리 입자의 크기는 전류밀도 증가에 따라 증가하였다. 입자 크기 $4000{\AA}$이상에서 얻어진 비저항값은 3-6 Ω.cm였다. 젤라틴을 첨가하여 입자의 크기를 $0.1\mu\textrm{m}$이하로 감소시킴으로써 크기 $1\mu\textrm{m}$이하의 접촉장에 구리를 선택적으로 충전시키는데 성공하였다.

  • PDF

광음향 현미경법을 이용한 반도체 표면의 3차원적 구조 분석 (3-D Analysis of Semiconductor Surface by Using Photoacoustic Microscopy)

  • 이응주;최옥림;임종태;김지웅;최중길
    • 대한화학회지
    • /
    • 제48권6호
    • /
    • pp.553-560
    • /
    • 2004
  • 반도체 제작 과정에서 증착이나 식각, 회로의 검사 등에서 생겨날 수 있는 미세한 흠집이나 불완전성을 검사하기 위해 광음향 현미경법을 응용하였다. 반도체 표면에서 발생되는 광음향 신호를 측정하여 흠집의 형태와 깊이를 결정함으로써 3차원 영상을 분석하여 그 구조를 밝혔다. 또한 광음향 현미경법을 이용하여 진성 GaAs 반도체의 운반자 운송성질(비방사 벌크재결합 및 비방사 표면재결합)과 열확산도 및 시료 깊이에 따른 3차원 영상을 분석하여 진성 GaAs 반도체 열확산도 측정 시, 빛이 조사되는 표면조건에 따라 광음향신호의 주파수 의존성이 달라짐을 관측하였다. 실험결과 표면상태가 거친 면에서 매끄러운 면으로 갈수록 높은 주파수 의존성을 나타내었다. Si 웨이퍼 위에 임의로 제작되어진 흠집을 만들고 이를 광음향 현미경법으로 측정한 결과 광음향 신호는 변조되는 주파수와 웨이퍼의 열적 특성에 따라 달라지며 이를 통하여 흠집의 형태와 위치 및 크기를 확인하였다. 광음향 현미경은 반도체 소자나 세라믹 물질에 대하여 비파괴 검사와 비파괴 평가에 관한 연구가 가능하며 반도체 공정 과정에서 생겨날 수 있는 시료의 깨짐이나 결함 등을 검사하는데 응용 가능한 분석법임이 증명되었다.

동기식 256-bit OTP 메모리 설계 (Design of Synchronous 256-bit OTP Memory)

  • 이용진;김태훈;심외용;박무훈;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제12권7호
    • /
    • pp.1227-1234
    • /
    • 2008
  • 본 논문에서는 자동차 전장용 Power IC, 디스플레이 구동 칩, CMOS 이미지 센서 등의 응용분야에서 필요로 하는 동기식 256-bit OTP(one-time programmable) 메모리를 설계하였다. 동기식 256-bit OTP 메모리의 셀은 고전압 차단 트랜지스터 없이 안티퓨즈인 NMOS 커패시터와 액세스 트랜지스터로 구성되어 있다. 기존의 3종류의 전원 전압을 사용하는 대신 로직 전원 전압인 VDD(=1.5V)와 외부 프로그램 전압인 VPPE(=5.5V)를 사용하므로 부가적인 차단 트랜지스터의 게이트 바이어스 전압 회로를 제거하였다. 그리고 프로그램시 전류 제한 없이 전압 구동을 하는 경우 안티퓨즈의 ON 저항 값과 공정 변동에 따라 프로그램 할 셀의 부하 전류가 증가한다. 그러므로 프로그램 전압은 VPP 전원 선에서의 저항성 전압 감소로 인해 상대적으로 증가하는 문제가 있다. 그래서 본 논문에서는 전압 구동 대신 전류 구동방식을 사용하여 OTP 셀을 프로그램 할 때 일정한 부하전류가 흐르게 한다. 그래서 웨이퍼 측정 결과 VPPE 전압은 5.9V에서 5.5V로 0.4V 정도 낮출 수 있도록 하였다. 또한 기존의 전류 감지 증폭기 대신 Clocked 인버터를 사용한 감지 증폭기를 사용하여 회로를 단순화시켰다. 동기식 256-bit OTP IP는 매그나칩 반도체 $0.13{\mu}m$ 공정을 이용하여 설계하였으며, 레이아웃 면적은 $298.4{\times}3.14{\mu}m2$이다.

이미지 분석법을 활용한 형상정보의 비교와 객관적 검증결과의 도출사례: 한국은행 본관 정초석 '이토 히로부미 글씨'의 검증 (Comparison of Outlines by Image Analysis for Derivation of Objective Validation Results: "Ito Hirobumi's Characters on the Foundation Stone" of the Main Building of Bank of Korea)

  • 유우식
    • 보존과학회지
    • /
    • 제36권6호
    • /
    • pp.511-518
    • /
    • 2020
  • 사적 제280호 「서울 한국은행 본관」 정초석의 '정초(定礎)'글자가 조선통감부 초대통감이었던 이토 히로부미(伊藤博文)가 쓴 글씨라는 보도가 있었다. 서체 관련 전문가 3인으로 자문단을 구성하여 현지조사를 진행한 결과, 정초석에 새겨진 '정초(定礎)' 두 글자는 일본 하마마츠시(浜松市) 시립중앙도서관 소장자료상의 이토 히로부미의 필적과 운필법 등의 특징으로 그의 글씨임을 확인하였다고 보도되었다. 느낌에 의한 정성적인 판단 보다 객관적인 판단자료를 제공하려면 이미지분석을 통한 글자의 정량적인 비교를 통한 판단의 근거자료의 제시가 필요하다. 본고에서는 이미지분석 소프트웨어를 활용하여 이토 히로부미의 붓글씨와 정초석의 글자를 겹쳐 육안에 의한 비교와 글자의 면적을 측정하여 비교하였다. 이미지분석 소프트웨어를 활용한 글자 이미지의 비교분석과 소장자가 기술한 소장경위의 조사를 바탕으로 정초석의 글자가 보도자료의 내용대로 그의 글씨임을 확인하였다. 글자간의 유사성의 비교에 있어서 이미지분석법을 활용한 정량화를 통하여 객관적인 판단근거를 마련할 수 있음을 예시하였다.

IBC형 태양전지를 위한 균일하게 증착된 비정질 실리콘 층의 광섬유 레이저를 이용한 붕소 도핑 방법 (Boron Doping Method Using Fiber Laser Annealing of Uniformly Deposited Amorphous Silicon Layer for IBC Solar Cells)

  • 김성철;윤기찬;경도현;이영석;권태영;정우원;이준신
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 하계학술대회 논문집
    • /
    • pp.456-456
    • /
    • 2009
  • Boron doping on an n-type Si wafer is requisite process for IBC (Interdigitated Back Contact) solar cells. Fiber laser annealing is one of boron doping methods. For the boron doping, uniformly coated or deposited film is highly required. Plasma enhanced chemical vapor deposition (PECVD) method provides a uniform dopant film or layer which can facilitate doping. Because amorphous silicon layer absorption range for the wavelength of fiber laser does not match well for the direct annealing. In this study, to enhance thermal affection on the existing p-a-Si:H layer, a ${\mu}c$-Si:H intrinsic layer was deposited on the p-a-Si:H layer additionally by PECVD. To improve heat transfer rate to the amorphous silicon layer, and as heating both sides and protecting boron eliminating from the amorphous silicon layer. For p-a-Si:H layer with the ratio of $SiH_4$ : $B_2H_6$ : $H_2$ = 30 : 30 : 120, at $200^{\circ}C$, 50 W, 0.2 Torr for 30 minutes, and for ${\mu}c$-Si:H intrinsic layer, $SiH_4$ : $H_2$ = 10 : 300, at $200^{\circ}C$, 30 W, 0.5 Torr for 60 minutes, 2 cm $\times$ 2 cm size wafers were used. In consequence of comparing the results of lifetime measurement and sheet resistance relation, the laser condition set of 20 ~ 27 % of power, 150 ~ 160 kHz, 20 ~ 50 mm/s of marking speed, and $10\;{\sim}\;50 {\mu}m$ spacing with continuous wave mode of scanner lens showed the correlation between lifetime and sheet resistance as $100\;{\Omega}/sq$ and $11.8\;{\mu}s$ vs. $17\;{\Omega}/sq$ and $8.2\;{\mu}s$. Comparing to the singly deposited p-a-Si:H layer case, the additional ${\mu}c$-Si:H layer for doping resulted in no trade-offs, but showed slight improvement of both lifetime and sheet resistance, however sheet resistance might be confined by the additional intrinsic layer. This might come from the ineffective crystallization of amorphous silicon layer. For the additional layer case, lifetime and sheet resistance were measured as $84.8\;{\Omega}/sq$ and $11.09\;{\mu}s$ vs. $79.8\;{\Omega}/sq$ and $11.93\;{\mu}s$. The co-existence of $n^+$layeronthesamesurfaceandeliminating the laser damage should be taken into account for an IBC solar cell structure. Heavily doped uniform boron layer by fiber laser brings not only basic and essential conditions for the beginning step of IBC solar cell fabrication processes, but also the controllable doping concentration and depth that can be established according to the deposition conditions of layers.

  • PDF

Si 기판위에 열증착법으로 제조한 copper phthalocyanine(CuPc) 박막의 구조 및 광전특성 (Structural and photoelectrical properties of copper phthalocyanine(CuPc) thin film on Si substrate by thermal evaporation)

  • 이혜연;정중현;이종규
    • 센서학회지
    • /
    • 제6권5호
    • /
    • pp.407-413
    • /
    • 1997
  • 기판온도 $300^{\circ}C$에서 열증착법에 의해 p형 <100> Si 기판위에 CuPc(Copper Phthalocyanine) 결정 박막을 증착하였다. X선 회절분석으로부터 CuPc 박막은 a-축 방향으로 성장하였음을 알 수 있었다. CuPc분자들이 기판면위에 수직인 CuPc/Si박막의 광전특성을 조사하기 위하여 수직방향의 전류-전압 (I-V) 특성을 기판 Si의 특성과 비교 관찰하였다. 저항성 접촉을 위해 기판인 p형 Si위에 전극으로 Au를 증착시켰다. Au/Si 접합에 빛을 조사한 결과 전류는 증가하지만 광기전력효과는 관찰되지 않았다. p형 반도체인 CuPc 박막과 기판 p-Si의 접합은 장벽을 형성하지 않기 때문에 빛을 조사하지 않았을 때의 I-V 특성은 저항성을 나타낸다. 빛을 조사하였을 때 CuPc/Si 접합의 증가된 광전류는 Si 웨이퍼보다 현저하게 큰 것을 알 수 있다. 따라서 CuPc 층이 600 nm 파장에서의 붉은 빛을 현저하게 흡수하여 광전류에 기여하는 다량의 광캐리어를 형성함을 알 수 있다. CuPc/Si 박막은 $J_{sc}$ (short-circuit photocurrent) $4.29\;mA/cm^{2}$$V_{oc}$ (open circuit photovoltage) 12 mV의 광기전력 특성을 보여준다.

  • PDF

고전압과 고전력 응용을 위한 $Al_{0.3}Ga_0.7N/GaN$ 이종접합 전계효과 트랜지스터의 제작 및 특성에 관한 연구 (Studies on Fabrication and Characteristics of $Al_{0.3}Ga_0.7N/GaN$ Heterojunction Field Effect Transistors for High-Voltage and High-Power Applications)

  • 김종욱;이재승;김창석;정두찬;이재학;신진호
    • 대한전자공학회논문지SD
    • /
    • 제38권8호
    • /
    • pp.13-19
    • /
    • 2001
  • 분자선 결정 성장법을 이용하여 성장된 서로 다른 장벽층의 두께를 갖는 $Al_{0.3}Ga_{0.7}N$ heterojunction field effect transistors (HFETs) 를 제작하여 그 특성을 비교, 관찰하였다. $Al_{0.3}Ga_{0.7}N$층의 두께에 따른 특성의 비교로부터 최적의 2 차원 전자개스 (2 dimensional electron gas) 를 가질 수 있는 $Al_{0.3}Ga_{0.7}N$/GaN HFET 소자 구조를 얻을 수 있었다. $L_g=0.6$ ${\mu}m$$W_g=34\;{\mu}m$ $Al_{0.3}Ga_{0.7}N$/GaN (20 nm/2 mm) HFET에서 Imax ($V_{gs}=1\;V$) 와 $G_{m,maX}$는 각각 1.155 A/mm 및 250ms/${\mu}m$ 이었으며 $F_t=13$ GHz 와 $F_{max}=48$ GHz의 우수한 고주파 특성을 얻을 수 있었고 2 inch 기판상에서 제작된 소자들은 5% 이하의 매우 균일한 DC 특성을 나타내었다. 이와 더불어 게이트-드레인 간의 간격에 따른 소자의 특성을 관찰함으로서 소자의 항복전압과 고주파 특성과의 상관관계를 고찰하였다.

  • PDF