• 제목/요약/키워드: Negative-delay circuit

검색결과 24건 처리시간 0.02초

주파수 적응성을 갖는 부지연 회로의 설계기법 (Design Methodology of the Frequency-Adaptive Negative-Delay Circuit)

  • 김대정
    • 전자공학회논문지SC
    • /
    • 제37권3호
    • /
    • pp.44-54
    • /
    • 2000
  • 본 논문에서는 표준 메모리 공정에 구현 가능한 주파수 적응성을 갖는 부지연 회로의 설계기법에 대해 제안한다. 제안하는 설계기법은 기본적으로 아날로그 SMD (synchronous mirror delay) 형태의 부지연 회로로서 입력클록의 주기와 구현하고자 하는 부의 지연 시간의 차이에 해당하는 시간을 아날로그 회로의 개념으로 측정하고 다음 번 주기에서 반복한다. 출력클록의 발생과 관련되는 부수적인 지연을 측정단의 앞 단인 지연모델 단에서 상쇄하는 기존의 SMB 기법과는 달리, 반복단에서 상쇄하는 새로운 기법을 통하여 넓은 부지연 범위를 구현하여 특히 고속동작에서의 부지연 특성을 원할하게 한다. 또한 넓은 범위의 주파수 동작범위를 구현하기 위해 해당하는 주파수 범위에서 아날로그 회로가 최적의 동작 조건을 갖추도록 하기 위한 새로운 주파수 감지기 및 최적조건 설정기법을 제안한다. 제안된 회로의 응용으로서 초고속 DRAM인 DDR SDRAM에 적용하는 예를 보였으며, 0.6㎛ n-well double-poly double-metal CMOS 공정을 사용하여 모의실험 함으로써 그 유용성을 입증한다.

  • PDF

Negative Group Delay Circuit with Improved Signal Attenuation and Multiple Pole Characteristics

  • Chaudhary, Girdhari;Jeong, Junhyung;Kim, Phirun;Jeong, Yongchae
    • Journal of electromagnetic engineering and science
    • /
    • 제15권2호
    • /
    • pp.76-81
    • /
    • 2015
  • This paper presents a design of a transmission line negative group delay (NGD) circuit with multiple pole characteristics. By inserting an additional transmission line into a conventional NGD circuit, the proposed circuit provides further design parameters to obtain wideband group delay (GD) and to help reduce signal attenuation. As a result, the number of gain compensating amplifiers can be reduced, which can contribute to stable operation when integrated into RF systems. The multiple pole characteristics can provide wider NGD bandwidth and can be obtained by connecting resonators with slightly different center frequencies separated by quarter-wavelength transmission lines. For experimental validation, an NGD circuit with two poles GD characteristic is designed, simulated, and measured.

Microwave Negative Group Delay Circuit: Filter Synthesis Approach

  • Park, Junsik;Chaudhary, Girdhari;Jeong, Junhyung;Jeong, Yongchae
    • Journal of electromagnetic engineering and science
    • /
    • 제16권1호
    • /
    • pp.7-12
    • /
    • 2016
  • This paper presents the design of a negative group delay circuit (NGDC) using the filter synthesis approach. The proposed design method is based on a frequency transformation from a low-pass filter (LPF) to a bandstop filter (BSF). The predefined negative group delay (NGD) can be obtained by inserting resistors into resonators. To implement a circuit with a distributed transmission line, a circuit conversion technique is employed. Both theoretical and experimental results are provided for validating of the proposed approach. For NGD bandwidth and magnitude flatness enhancements, two second-order NGDCs with slightly different center frequencies are cascaded. In the experiment, group delay of $5.9{\pm}0.5ns$ and insertion loss of $39.95{\pm}0.5dB$ are obtained in the frequency range of 1.935-2.001 GHz.

집중 소자형 음의 군지연 회로 설계 (Analysis of Lumped Element Negative Group Delay Circuit)

  • 정용채;최흥재;김철동
    • 전기학회논문지
    • /
    • 제59권2호
    • /
    • pp.374-379
    • /
    • 2010
  • In this paper, we have mathematically analyzed lumped element type negative group delay circuit (NGDC) and derived general design equation. The applicability of the proposed design equation is validated with mathematical and circuit simulation as well as with experimental results for intentional mobile telecommunication 2000 (IMT-2000) downlink band. As a design example, single branch NGDC with -0.8ns of group delay (GD) for narrow bandwidth of the specific frequency is simulated and fabricated. Finally, $\pi$-network NGDC is proposed and validated to obtain wideband GD response of $-1.7{\pm}0.06$ nsec for 60 MHz.

Design Method for Negative Group Delay Circuits Based on Relations among Signal Attenuation, Group Delay, and Bandwidth

  • Na, Sehun;Jung, Youn-Kwon;Lee, Bomson
    • Journal of electromagnetic engineering and science
    • /
    • 제19권1호
    • /
    • pp.56-63
    • /
    • 2019
  • Typical negative group delay circuits (NGDC) are analyzed in terms of signal attenuation, group delay, and bandwidth using S-parameters. By inverting these formulations, we derive and present the design equations (for NGD circuit elements) for a desired specification of the two among the three parameters. The proposed design method is validated through simulation examples for narrow- and wide-band pulse inputs in the time and frequency domains. Moreover, an NGDC composed of lumped elements is fabricated at 1 GHz for measurement. As a function of frequency, the circuit-/EM-simulated and measured group delays are in good agreement. The provided simple NGDC design equations may be useful for many applications that require compensations of some signal delays.

분산 소자 형태의 마이너스 군지연 회로를 이용한 고효율 피드포워드 증폭기의 분석 및 설계 (Analysis and Design of High Efficiency Feedforward Amplifier Using Distributed Element Negative Group Delay Circuit)

  • 최흥재;김영규;심성운;정용채;김철동
    • 한국전자파학회논문지
    • /
    • 제21권6호
    • /
    • pp.681-689
    • /
    • 2010
  • 본 논문에서는 분산 소자 형태의 마이너스 군지연 회로를 이용함으로써 피드포워드 증폭기의 효율 개선 및 구현의 용이성을 증대시킬 수 있는 새로운 구조의 피드포워드 증폭기를 제안한다. 피드포워드 증폭기의 지연 소자에 의한 삽입 손실은 심각한 시스템의 효율 저하를 유발한다. 일반적으로 이러한 손실을 줄이기 위하여 고출력 동축 케이블 또는 지연 선로 여파기를 사용하지만, 그러한 소자들의 삽입 손실조차도 무시할 수 없어서 피드포워드 증폭기의 제약 사항으로 작용한다. 제안하는 마이너스 군지연 회로를 이용함으로써 광대역 선형화를 위해 혼변조 왜곡 신호 상쇄 루프에 사용되는 지연 소자를 제거할 수 있다. 중심 주파수가 2.14 GHz인 WCDMA 하향 대역에서 -9 ns의 군지연, 0.2 dB의 삽입 손실, 그리고 30 MHz의 대역폭을 갖도록 제작된 2단 분산 소자 마이너스 군지연 회로를 이용하여 제작된 제안하는 구조의 피드포워드 증폭기는 평균 출력 전력이 44 dBm 일 때 -53.2 dBc의 인접 채널 누설비(Adjacent Channel Leakage Ratio: ACLR)를, 19.4 %의 전력 부가 효율(Power Added Efficiency: PAE)을 갖는 것으로 측정되었다.

평면 구조의 마이너스 군지연 회로 설계 (A Planar Implementation of a Negative Group Delay Circuit)

  • 정용채;최흥재;;김철동;임종식
    • 한국전자파학회논문지
    • /
    • 제21권3호
    • /
    • pp.236-244
    • /
    • 2010
  • 본 논문에서는 기존에 제안된 일반적인 집중 소자 마이너스 군지연 회로가 설계시 사용 가능한 소자 값이 제한되어 있다는 점에 착안하여 마이너스 군지연 회로(Negative Group Delay Circuit: NGDC)를 평면 구조로 설계할 수 있는 방법에 관하여 제안한다. 몇 가지 형태의 집중 소자 회로를 해석하여 마이너스 군지연 특성을 얻을 수 있는 조건을 분석하고, 이를 수식화하여 설계에 이용할 수 있도록 하였다. 또한 전송 선로 공진기의 개념을 도입하여 집중 소자를 분산 소자로 변환할 수 있도록 하였다. 설계 예시로써, 군지연 시간이 -8 ns인 집중 소자 및 평면 구조의 1단 NGDC를 설계하여 비교하였다. 상용 주파수 대역 내에서 엄격한 평탄도 요구 조건을 만족시키는 마이너스 군지연 응답을 얻기 위하여, WCDMA(Wideband Code Division Multiple Access) 하향 대역에서 총군지연 시간이 -5.6 ns, 삽입 손실이 -0.2 dB, 대역폭이 30 MHz(2.125~2.155 GHz)이며, 해당 대역 내에서 삽입 손실 평탄도가 0.1 dB, 군지연 평탄도가 0.5 ns 이내인 평면 구조 2단 NGDC를 제작하였다. 제안하는 NGDC의 유용성을 검토하기 위하여 간단한 신호 상쇄 루프에 대한 실험을 수행하였으며, 뛰어난 신호 상쇄 효과를 얻을 수 있었다.

고성능 비교기를 이용한 에너지 하베스팅 전파정류회로 설계 (Design of an Energy Harvesting Full-Wave Rectifier Using High-Performance Comparator)

  • 이동준;유종근
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2017년도 추계학술대회
    • /
    • pp.429-432
    • /
    • 2017
  • 본 논문에서는 고성능 비교기를 이용한 전파정류 애너지 하베스팅 회로를 설계하였다. 설계된 회로는 크게 Negative Voltage Converter, Active Diode단으로 나뉜다. 그리고 Active Diode단에 포함된 비교기는 3-stage 형태로 구현 하였으며 Pre-amplification, Decision circuit, Output buffer단으로 나뉜다. 이 비교기는 Propagation delay를 줄이고 하베스팅 회로의 전압 및 전력 효율을 향상 시키는 것이 주된 목적이다. 제안된 회로는 Magna $0.35{\mu}m$ CMOS 공정으로 설계하였으며, 모의실험을 통해 동작을 검증하였다. 설계된 에너지 하베스팅 회로의 칩 면적은 $612{\mu}m{\times}444{\mu}m$이다.

  • PDF

마이너스 군지연 회로를 이용한 아날로그 피드백 증폭기의 대역폭 확장에 관한 연구 (A Research on the Bandwidth Extension of an Analog Feedback Amplifier by Using a Negative Group Delay Circuit)

  • 최흥재;김영규;심성운;정용채;김철동
    • 한국전자파학회논문지
    • /
    • 제21권10호
    • /
    • pp.1143-1153
    • /
    • 2010
  • 본 논문에서는 마이너스 군지연 회로를 이용하여 아날로그 RF 피드백 증폭기의 선형성 개선 대역폭을 증가시킬 수 있는 새로운 방법을 제안한다. 피드백 증폭기는 피드백 경로의 전달 시간 오차로 인하여 선형성 개선 대역폭이 제한되며, 그로 인하여 강력한 선형성 개선 효과에도 불구하고 거의 사용되지 않고 있다. 선행 연구를 통해 설계된 마이너스 군지연 회로의 군지연 특성을 응용하여 기존의 피드백 구조의 한계인 군지연 정합 문제를 해결하였다. 제작된 피드백 증폭기에 2-carrier Wideband Code Division Multiple Access (WCDMA) 신호를 인가하여 측정한 결과, WCDMA 기지국 하향 대역의 50 MHz 대역 전반에 걸쳐서 15 dB 이상의 선형성 개선 효과를 얻을 수 있었다. 평균 출력 전력이 28 dBm일 때 5 MHz 이격된 주파수에서 측정된 인접 채널 누설비(Adjacent Channel Leakage Ratio: ACLR)는 최대 25.1 dB 개선되어 -53.2 dBc로 측정되었다.

부지연 회로를 내장한 200MHz 고속 16M SDRAM (A 200MHz high speed 16M SDRAM with negative delay circuit)

  • 김창선;장성진;김태훈;이재구;박진석;정웅식;전영현
    • 전자공학회논문지C
    • /
    • 제34C권4호
    • /
    • pp.16-25
    • /
    • 1997
  • This paper shows a SDRAM opeating in 200MHz clock cycle which it use data interleave and pipelining for high speed operation. We proposed NdC (Negative DEaly circuit) to improve clock to access time(tAC) characteristics, also we proposed low power WL(wordline)driver circit and high efficiency VPP charge-pump circit. Our all circuits has been fabricated using 0.4um CMOS process, and the measured maximum speed is 200Mbytes/s in LvTTL interface.

  • PDF