• Title/Summary/Keyword: Multi-switching

Search Result 709, Processing Time 0.034 seconds

CPLD Low Power Technology Mapping for Reuse Module Design under the Time Constraint (시간제약 조건하에서 재사용 모듈 설계를 통한 CPLD 저전력 기술 매핑)

  • Kang, Kyung Sik
    • Journal of Korea Society of Digital Industry and Information Management
    • /
    • v.4 no.3
    • /
    • pp.77-83
    • /
    • 2008
  • In this paper, CPLD low power technology mapping for reuse module design under the time constraint is proposed. Traditional high-level synthesis do not allow reuse of complex, realistic datapath component during the task of scheduling. On the other hand, the proposed algorithm is able to approach a productivity of the design the low power to reuse which given a library of user-defined datapath component and to share of resource sharing on the switching activity in a shared resource. Also, we are obtainable the optimal the scheduling result in experimental results of our using chaining and multi-cycling in the scheduling techniques. Low power circuit make using CPLD technology mapping algorithm for selection reuse module by scheduling.

Development of MPLS TE Management on SNMP (SNMP 기반 MPLS TE 관리 기능 개발)

  • Lee, Kye-Seon;Park, Pyeng-Gu;Kang, Min-Gu;Park, Seok-Won;Yang, Seon-Hee
    • Annual Conference of KIPS
    • /
    • 2002.04b
    • /
    • pp.1519-1522
    • /
    • 2002
  • 최근 비연결지향형(Connectionless)의 IP 상에 연결지향형(Connection-oriented)의 LSP 를 지원하는 MPLS(Multi-Protocol Label Switching) 서비스에 대한 관심이 증가되고 있다. 이는 트래픽 엔지니어링(TE: Traffic Engineering)과 Qos(Quality of Service) 제공 등의 향상된 서비스에 대한 요구사항이 증가하면서, 이에 적합한 차세대 인터넷 서비스의 효율적인 제공 방안으로 IETF 에서 표준화하고 있는 MPLS 기술이 대두되고 있기 때문이다. 이러한 사용자의 요구사항을 만족하기 위하여 한국전자통신 연구원에서는 ACE2000 MPLS 시스템을 개발했으며, 초고속망에 적용되는 MPLS 시스템을 관리하기 위한 관리 시스템을 개발하였다. 본 논문에서는 SNMP(Simple Network Management Protocol) 기반의 MPLS 망 관리 시스템과 트래픽 엔지니어링 관리 기능을 중심으로 관리 대상, 관리 수행 절차 등을 설명한다.

  • PDF

Multi-channel Current Balancing Single Swith LED driver for 3D TV (3D TV를 위한 다채널 전류평형 단일스위치 LED 구동회로)

  • Hwang, Sang-Soo;Kyun, Ryu Dong;Choi, Heung-Kyun;Kim, Hugh;Han, Sang-Kyoo
    • Proceedings of the KIPE Conference
    • /
    • 2014.07a
    • /
    • pp.347-348
    • /
    • 2014
  • 본 논문에서는 3D TV를 위한 다채널 전류평형 단일스위치 LED 구동회로를 제안한다. 제안된 구동회로는 각각의 LED 채널의 정전류 제어를 위해 별도의 전력단을 사용하는 대신에 2차 측에 단 1개의 switch를 추가하여 하나의 채널 전류를 정전류 제어하고 나머지 다른 채널의 전류를 캐패시터의 성질을 이용한 회로를 사용함으로써 모든 채널 전류의 정전류 제어 및 전류평형이 가능한 회로이다. 추가된 switch는 ZCS(Zero Current Switching) 동작하므로 스위칭 손실을 최소화하여 고효율화 시킬 수 있다. 또한, 여러 LED 채널의 정전류 제어를 별도의 LED Driver단을 사용하지 않고 캐패시터의 성질을 이용하여 구현하기 때문에 소형화 및 저가격화가 가능하다. 최종적으로 제안된 회로의 우수성과 이론적 분석의 타당성 검증을 위해 46" LED 3D-TV 구동회로를 위한 시작품을 제작하여 고찰된 실험 결과를 제시한다.

  • PDF

The switching method for Voltage Balance of Capacitor in a Multi-level Inverter (멀티레벨 인버터의 커패시터 전압 균형을 위한 스위칭 기법)

  • Wang, Zhi-Ming;Park, Byoung-Woo;Lee, Sang-Hyeok;Park, Sung-Jun
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.45-46
    • /
    • 2012
  • 본 논문에서는 멀티레벨 인버터에서 발생하는 DC Link 단의 커패시터 불 평형 문제를 해결하고자 새로운 DC 전압 균형을 위한 스위칭 방식에 대해 제안한다. 제안한 방식은 DC-Link 단에 위치한 각각의 커패시터들의 전압을 센싱하고 이를 PI제어를 통해 스위칭 신호를 제어함으로써 각각의 커패시터에 걸리는 전압을 균일하게 만듦으로써, 커패시터단의 전압 불 평형을 개선하였으며, 이를 3상 2레벨 멀티-레벨 인버터를 이용한 시뮬레이션 결과를 통해 본 논문의 타당성을 검증하였다.

  • PDF

Electrical Stress Analysis of High Voltage motor Winding by Switching Surge (스위칭 서지에 의한 고압유도전동기의 권선의 전기적 스트레스 해석)

  • Kim, Jong-Kyeom;Lee, Eun-Woong;Kim, Il-Jung
    • Proceedings of the KIEE Conference
    • /
    • 1993.07b
    • /
    • pp.990-992
    • /
    • 1993
  • Studies have been made to establish what coil design parameters have an important influence on the amplitude of interturn voltages developed in a machine winding subject to steep-fronted surges. The studies are based on a lattice-diagram model of multi conductor transmission line in a machine winding energised by a simple ramp function. Variations in interturn voltages produced by changes in insulation thickness, insulation permittivity, surge wave-front are examined and certain guidelines for avoiding high interturn voltages are evaluated.

  • PDF

New Configuration of 36-pulse Voltage Source Converter Using Pulse-Interleaving Auxiliary Bridge Circuit (펄스다중화 보조브리지회로를 이용한 새로운 구조의 36-펄스 전압원 컨버터)

  • Han, B.M.;Baek, S.T.;Jon, Y.S.
    • Proceedings of the KIEE Conference
    • /
    • 2004.11b
    • /
    • pp.31-35
    • /
    • 2004
  • This paper proposes a new configuration of 36-pulse voltage source converter which consists of two 6-pulse bridges and a pulse-interleaving auxiliary circuit. The system topology of proposed converter was derived to increase the pulse number of converter output voltage without increasing the number of 6-pulse bridges. The gate pulse generation was analyzed using the theoretical approach of multi-pulse switching converter. The operational feasibility of proposed system was verified by computer simulations with PSCAD/TMTDC software and experimental works with 3kVA hardware prototype. The proposed converter can be widely used for the uninterruptible power supply, the power quality compensator, and the distributed power generation, such as solar and fuel fell power system.

  • PDF

The study of isolation driver for Reversible Power Converter (가역전력변환기 구동의 절연에 관한 연구)

  • Chun, J.H.;Lee, H.W.;Taniguchi, Hatsunori
    • Proceedings of the KIEE Conference
    • /
    • 2005.07b
    • /
    • pp.1349-1351
    • /
    • 2005
  • In this paper discusses isolation driver of single phase AC-DC reversible power converter The reversible power converter driven by binary combination at different transformer winding ratio by BCD code level. It has a advantage that constructs a control system simply and obtain load current of good quality with out filter circuit and free from noise or isolation for lower switching frequency. In this research, study on current type converter and inverter circuit that consist for possibility of AC-DC/BC-AC multi-level reversible converter.

  • PDF

Channel Switching Considered Scheduling in Multi-Channel Wireless Sensor Networks (멀티채널 무선 센서 네트워크에서 채널 변경을 고려한 스케줄링 방법)

  • Yeoum, Sanggil;Lee, Hyun;Kim, Dongsoo;Choo, Hyunseung
    • Annual Conference of KIPS
    • /
    • 2014.04a
    • /
    • pp.185-187
    • /
    • 2014
  • 멀티채널 무선 센서 네트워크에서 기존의 스케줄링 방법들은 각 노드마다 다른 채널과 타임슬롯을 할당하는 방법을 채택하여 연구하였다. 하지만 여러 채널과 타임슬롯을 사용함으로써 채널가의 간섭, 채널과 타임슬롯의 할당, 채널 변경에 소모되는 에너지와 딜레이 등 추가로 고려해야할 사항들이 발생하였다. 센서 노드는 저전력의 배터리를 사용하기 때문에 효율적인 채널과 타임슬롯 할당 이외에도 채널 변경에 대해 고려되어야 한다. 본 논문에서는 멀티채널 무선센서네트워크 환경에서 최소한의 채널 변경을 지향하는 효율적인 채널과 타임슬롯을 할당하는 방법을 제안한다.

Neutral-Point Voltage Balancing Control Scheme for Fault-Tolerant Operation of 3-Level ANPC Inverter (3-레벨 ANPC 인버터의 고장 허용 운전 시 중성점 전압 균형 제어 기법)

  • Lee, Jae-Woon;Kim, Ji-Won;Park, Byoung-Gun;Nho, Eui-Cheol
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.24 no.2
    • /
    • pp.120-126
    • /
    • 2019
  • This study proposes a neutral voltage balance control scheme for stable fault-tolerant operation of an active neutral point clamped (ANPC) inverter using carrier-based pulse width modulation. The proposed scheme maintains the neutral voltage balance by reconfiguring the switching combination and modulating the reference output voltage in order to solve the degradation of the output characteristic in the fault tolerant operation due to the fault of the power semiconductor switch constituting the ANPC inverter. The feasibility of the proposed control scheme is confirmed by HIL experiment using RT-BOX.

Dead-Time Implementation Method for CHB Inverter Cells (CHB 인버터 셀의 데드타임 구현 방법)

  • Kim, Kyung-Seo
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.26 no.1
    • /
    • pp.59-65
    • /
    • 2021
  • This study proposes a dead-time implementation method suitable for cell voltage control of a cascaded H-bridge (CHB) inverter. The PWM module of an existing microcontroller cannot generate a maximum voltage due to the dead-time effect when used as the cell controller of the CHB inverter. In the proposed method, the operation method of the PWM module was changed without using the dead time module included in the existing microcontroller, so that the cell output voltage can be increased to the maximum voltage without voltage discontinuity. During the maximum voltage generation period, the full turn-on state can be maintained without unnecessary switching. The validity of the proposed method is confirmed through an experiment.