• Title/Summary/Keyword: MPEG System SOC

Search Result 2, Processing Time 0.015 seconds

VHDL Design of Hybrid Filter Bank for MPEG Audio Decoder and Verification using C-to-VHDL Interface (MPEG 오디오 복호기용 하이브리드 필터의 VHDL 설계 및 C 언어 인터페이스에 의한 기능 검증)

  • 국일호;박종진;박원태;조원경
    • Journal of the Institute of Electronics Engineers of Korea TE
    • /
    • v.37 no.5
    • /
    • pp.56-61
    • /
    • 2000
  • Silicon semiconductor technology agrees that the number of transistors on a chip will keep growing exponentially, and it is pushing technology toward the System-On-Chip. In SoC Design, Specification at system level is key of success. Executable Specification reduces verification time. This Paper describes the design of IMDCT for MPEG Audio Decoder employing system-level design methodology and Executable Specification Methodology in the VHDL simulator with FLI environment.

  • PDF

Study of DTV Set Korea Electronics Technology Institute (KETI) (DTV Set개발에 관한 연구)

  • Song Chai-Jong;Lee Sek-Phil;Lim Tae-Bum;Kim Yun-Sang
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 2006.08a
    • /
    • pp.95-98
    • /
    • 2006
  • 본 논문의 목표는 지상파 디지털 방송과 데이터 방송 그리고 아날로그 방송을 수신할 수 있는 DTV Set를 구현하고 일체형 디지털 방송 수신기에서 아날로그 방송과 영상을 입력받았을 때 화질저하의 원인이 되는 De-interlace 알고리즘과 3-D Noise를 적절하게 제거할 수 있는 알고리즘에 관한 연구가 목표이다. 또한, 디지털방송의 수신된 컨텐츠를 다른 저장매체로 불법적으로 복사, 재생을 막기 위한 디지털 컨텐츠복사를 방지할수 있는 알고리즘에 관한 연구이다. 현재, 우리나라에서는 기존의 아날로그 방송과 고품질 디지털 방송 서비스를 위한 디지털 방송이 시험적으로 실시되고 있는 상황이다. 이러한 환경하에서 디지털 방송 수신만을 위한 수신기는 아직 시기상조이며 아날로그 방송과 디지털 방송을 동시에 수신할 수 있는 일체형 수신기가 필요한다. 일체형 수신기에서 가장 문제가 되는 부분이 아날로그 방송을 수신하여 디지털 영상으로 인코딩한 후 화면에 뿌려 줄 때 Even Field와 Odd Field를 분리하여 뿌려주기 때문에 많은 영상의 열화가 발생하게 된다. 이러한 문제를 해결하기 위한 많은 방법들이 연구되고 있는 실정이다. 본 연구에서 사용된 시스템을 간략하게 소개하면 디지털 방송 수신을 위한 SoC 로는 Zoran의 G9 Ellete 채택하였고 아날로그 영상의 Decoder로는 AMI의 ADV7401을 선택하였다. 이에 대한 Operating System는 Real-Time OS인 Thread-X를 선택하였다.

  • PDF