• 제목/요약/키워드: Low-power software

검색결과 399건 처리시간 0.026초

애드 혹 네트워크 기반의 무선 영상 관측용 임베디드 시스템의 두 가지 설계 기법들 (Two Design Techniques of Embedded Systems Based on Ad-Hoc Network for Wireless Image Observation)

  • 이용업;송창영;박정욱
    • 한국통신학회논문지
    • /
    • 제39A권5호
    • /
    • pp.271-279
    • /
    • 2014
  • 이 논문에서는 임시 애드 혹 네트워크 기반 무선 영상 관측이 가능한 임베디드 시스템의 두 가지 설계 기법을 제안하고 구현한다. 첫 번째 방법은 실시간에 가까운 단기 관측 적용 서비스를 위한 임베디드 시스템 설계 기법에 기반을 둔 것으로 $160{\times}128$ 영상을 최대 1 fps(초당 프레임) 속도의 무선 영상 전송 능력을 가지며, 영상처리 기능이 내장된 특수한 원격 관측노드를 가진다. 두 번째 방법은 일반 무선 영상 장기 관측을 위한 임베디드 시스템을 사용하며, 1/3 fps 무선 영상 전송 능력을 가지고, 영상처리가 내장된 시스템 제어기, 주노드, 관측노드로 구성이 된다. 제안 시스템은 저전력 근거리 양방향 디지털 통신 방식으로 잘 알려진 애드 혹 무선 네트워크를 사용하며, 제안 시스템의 하드웨어는 일반 개발 보드, 소형 카메라, 그리고 시스템 제어를 위해 PC로 구성되며, 지그비 스택에 기반을 둔 임베디드 소프트웨어와 시스템 제어용 사용자 인터페이스 소프트웨어가 개발되고 구현된 하드웨어 모듈에 내장되어 동작된다. 또한 프로토콜 분석기를 사용해 무선 환경 분석을 수행한다.

XML 기반의 에너지 저장용 프로파일 어댑터 분석 및 설계 (Analysis and Design of Profiling Adaptor for XML based Energy Storage System)

  • 우용제;박재홍;강민구;권기원
    • 인터넷정보학회논문지
    • /
    • 제16권5호
    • /
    • pp.29-38
    • /
    • 2015
  • 에너지 저장장치(Energy Storage System)은 전력 수요가 적을 때 전력을 저장해 두었다가 수요가 발생하거나 비상시 저장된 전력을 사용함으로 전기 에너지를 저장하여 필요할 때 사용 가능함으로써 에너지 이용 효율 향상, 전력공급 시스템 안정화 및 신재생 에너지 활용도 향상 효과를 가지는 시스템이다. 최근 세계적으로 에너지의 효율적인 소비에 대한 관심이 증대되면서 전력의 안정적인 공급을 원하는 수요자와 전력 수요 평준화를 원하는 공급자의 요구를 충족시켜줄 수 있는 에너지 저장장치의 필요성이 증대되고 있다. 현재 에너지 저장장치를 구성하는 Power Conditioning System(PCS), Battery Management System(BMS), 배터리 셀은 제조사별로 상이한 규격을 가진다. 이로 인해 각 핵심 부품 간 인터페이스가 규격화되어 있지 않아, 에너지 저장장치의 구성 및 운영에 난점으로 작용하고 있다. 본 논문에서는 제조사별로 상이한 특징을 가지는 부품들의 설정과 효율적 운영에 필요한 정보를 수용하여 에너지 저장장치를 구성할 수 있는 XML 기반의 에너지 시스템 전용 프로파일 시스템의 설계와 분석방안을 제안한다. 제조사별 PCS, BMS, 배터리 셀과 그 외의 주변 기기들의 설정 정보 및 운영 정보를 분석하여 프로파일 규격을 정의하고, 에너지 저장장치에 적용할 수 있는 프로파일 어댑터 소프트웨어를 설계 및 구현한다. 프로파일 어댑터를 통해 생성된 프로파일은 설정 프로파일과 운영 프로파일로 구성되며, 추후 확장성을 고려하여 표준 XML의 규격을 따른다. 구현된 프로파일 시스템의 검증은 에너지 저장장치 시스템에 적용되어 기본적인 충 방전 동작을 통해 정상 동작 결과를 제안한다.

1.2V 10b 500MS/s 단일채널 폴딩 CMOS A/D 변환기 (An 1.2V 10b 500MS/s Single-Channel Folding CMOS ADC)

  • 문준호;박성현;송민규
    • 대한전자공학회논문지SD
    • /
    • 제48권1호
    • /
    • pp.14-21
    • /
    • 2011
  • 본 논문에서는 LTE-Advanced, Software defined radio(SRD)등 4G 이동통신 핵심기술에 응용 가능한 10b 500MS/s $0.13{\mu}m$ CMOS A/D 변환기(ADC)를 제안한다. 제안하는 AD는 저전력 특성을 만족하기 위해 특별한 보정기법을 포함하지 않는 단일 채널 형태로 설계되었으며, 500MS/s의 고속 변환속도를 만족하기 위해 폴딩 신호처리 기법을 사용하였다. 또한 하위 7b ADC의 높은 folding rate(FR)을 극복하기 위해 cascaded 형태의 폴딩 인터폴레이팅 기법을 적용하였으며, 폴딩 버스에서 발생하는 기생 커패시턴스에 의한 주파수 제한 및 전압이득 감소를 최소화하기 위해 folded cascode 출력단을 갖는 폴딩 증폭기를 설계하였다. 제안하는 ADC는 $0.13{\mu}m$ lP6M CMOS 공정으로 설계되었으며 유효면적은 $1.5mm^2$이다. 시제품 ADC의 INL, DNL은 10b 해상도에서 각각 2.95LSB, 1.24LSB 수준으로 측정되었으며, 입력주파수 9.27MHz, 500MHz의 변환속도에서 SNDR은 54.8dB, SFDR은 63.4dBc의 특성을 보인다. 1.2V(1.5V)의 전원전압에서 주변회로를 포함한 전체 ADC의 전력소모는 150mW ($300{\mu}W/MS/s$)이다.

주기 및 비주기 태스크의 효율적인 관리를 위한 실시간 센서 노드 플랫폼의 설계 (Design of a Real-time Sensor Node Platform for Efficient Management of Periodic and Aperiodic Tasks)

  • 김병훈;정경훈;탁성우
    • 정보처리학회논문지C
    • /
    • 제14C권4호
    • /
    • pp.371-382
    • /
    • 2007
  • 본 논문에서는 주기 및 비주기 태스크의 효율적인 관리를 제공하는 실시간 센서 노드 플랫폼을 설계하고 구현하였다. 기존 센서 노드의 소프트웨어 플랫폼은 제한된 센서 노드의 자원을 효율적으로 사용하기 위하여 메모리 및 전력 소비량의 최소화에만 초점을 두었기 때문에 태스크의 실시간성과 빠른 평균 응답시간을 보장하는 실시간 센서 노드의 소프트웨어 플랫폼에는 적합하지 않다. 이에 본 논문에서는 센서 노드의 소프트웨어 플랫폼으로 많이 사용되고 있는 TinyOS 기반에서 태스크의 실시간성과 빠른 평균 응답시간을 보장할 수 있는 기법과 한계를 분석하였으며, 모든 주기 태스크가 마감시한 내에 실행이 완료되는 것을 보장하고 비주기 태스크의 응답시간을 최소화하는 실시간 센서 노드 플랫폼을 제안하였다. 본 논문에서 제안한 플랫폼은 Atmel사의 초경량 8비트 마이크로프로세서인 Atmega128L이 탑재된 센서 보드에서 구현되었다. 구현된 실시간 센서 플랫폼의 성능을 분석한 결과, 모든 주기 태스크의 마감시한 보장을 제공함과 동시에 향상된 비주기 태스크의 평균 응답시간과 낮은 시스템의 평균 처리기 이용률을 확인할 수 있었다.

에너지 절감형 항온항습기 운전 특성에 관한 연구 (Study on the energy-saving constant temperature and humidity machine operating characteristics)

  • 차인수;하민호;정경환
    • 에너지공학
    • /
    • 제25권3호
    • /
    • pp.27-33
    • /
    • 2016
  • 본 연구에서 적용한 열회복 방식은 적은 동력사용으로 최대의 냉각능력을 낼 수 있는 에너지 절약형이다. 항온항습기의 온습도를 보다 정밀 한 제어 기능을 갖도록 하기 위해 제어 알고리즘은 퍼지 PID 제어기를 설계하여 적용하였고, 외기보상장치(공냉식)를 갖추어 동절기에 $-20^{\circ}C$에서도 우수한 제습능력을 발휘하게 하였다. 고효율, 저소음형 시로코 팬을 채용하여 정숙운전이 되며 장비특성에 따라 상향식과 하향식에 맞도록 설계하였다. 실험한 결과 변환 효율은 95%이상, 정전복귀는 5sec 이내, 정지지연은 30sec 이내, 펌프다운은 10sec, 펌프지연은 5sec, 히팅지연은 5sec, 온도편차는 ${\pm}2^{\circ}C$(냉방편차: $2^{\circ}C$, 난방 편차: $2^{\circ}C$), 습도편차는 ${\pm}5%$(가습편차 3.0%, 제습편차 3.0%)을 갖게 하였다. 최근 유비쿼터스 기술이 중요시 되고 있기에 핸드폰을 통해 항온항습기를 원격 제어 할 수 있도록 하였고, MMI 소프트웨어와 자동 인터페이스를 지원하여 확장성이 뛰어나게 하였다. 또한 지능형 컨트롤러 고장진단에 의한 부품 및 장비의 수명이 연장 되도록 하였다.

개선된 보조전원장치에 의한 고조파 저감대책 (Harmonic Reduction Scheme By the Advanced Auxiliary Voltage Supply)

  • 윤두오;윤경국;김성환
    • 해양환경안전학회지
    • /
    • 제21권6호
    • /
    • pp.759-769
    • /
    • 2015
  • 본 논문에서는 12펄스 정류기의 커패시터 중앙 DC버스에 개선된 보조전원장치를 설치하는 방법을 제안하였다. 11차 및 13차 고조파가 감소하는 이론적인 배경을 다루었으며 부하전류의 크기, 전원전압의 위상 및 크기, 커패시터 전압에 따라 개선된 보조전원의 파형 및 크기가 어떻게 제어되어야 하는지를 제시하였다. 기존의 구형파 보조전원장치를 적용한 경우는 전 영역에서 고조파 왜형률이 6~60[%]로 큰 편차를 보이지만 본 눈문에서 제안하는 개선된 보조전원장치를 적용한 경우 저 부하에서 고 부하에 이르는 전 영역에서 57~71[%] 라는 안정되고 뛰어난 고조파 왜형율 저감 효과를 보인다. 특히 10[%] 부하상태에서 기존방식은 고조파 왜형율 저감 효과가 6[%]로 효과가 거의 없지만 제안된 방식은 71[%]라는 놀라운 저감성능을 보여주고 있다. 소프트웨어 PSIM을 활용하여 컴퓨터 시뮬레이션을 통해 제안된 방식의 유효성을 입증하였다.

Effects of particle size and loading rate on the tensile failure of asphalt specimens based on a direct tensile test and particle flow code simulation

  • Q. Wang;D.C. Wang;J.W. Fu;Vahab Sarfarazi;Hadi Haeri;C.L. Guo;L.J. Sun;Mohammad Fatehi Marji
    • Structural Engineering and Mechanics
    • /
    • 제86권5호
    • /
    • pp.607-619
    • /
    • 2023
  • This study, it was tried to evaluate the asphalt behavior under tensile loading conditions through indirect Brazilian and direct tensile tests, experimentally and numerically. This paper is important from two points of view. The first one, a new test method was developed for the determination of the direct tensile strength of asphalt and its difference was obtained from the indirect test method. The second one, the effects of particle size and loading rate have been cleared on the tensile fracture mechanism. The experimental direct tensile strength of the asphalt specimens was measured in the laboratory using the compression-to-tensile load converting (CTLC) device. Some special types of asphalt specimens were prepared in the form of slabs with a central hole. The CTLC device is then equipped with this specimen and placed in the universal testing machine. Then, the direct tensile strength of asphalt specimens with different sizes of ingredients can be measured at different loading rates in the laboratory. The particle flow code (PFC) was used to numerically simulate the direct tensile strength test of asphalt samples. This numerical modeling technique is based on the versatile discrete element method (DEM). Three different particle diameters were chosen and were tested under three different loading rates. The results show that when the loading rate was 0.016 mm/sec, two tensile cracks were initiated from the left and right of the hole and propagated perpendicular to the loading axis till coalescence to the model boundary. When the loading rate was 0.032 mm/sec, two tensile cracks were initiated from the left and right of the hole and propagated perpendicular to the loading axis. The branching occurs in these cracks. This shows that the crack propagation is under quasi-static conditions. When the loading rate was 0.064 mm/sec, mixed tensile and shear cracks were initiated below the loading walls and branching occurred in these cracks. This shows that the crack propagation is under dynamic conditions. The loading rate increases and the tensile strength increases. Because all defects mobilized under a low loading rate and this led to decreasing the tensile strength. The experimental results for the direct tensile strengths of asphalt specimens of different ingredients were in good accordance with their corresponding results approximated by DEM software.

300A급 일반 산업용 전류센서의 설계 및 제작 (Design and fabrication of a 300A class general-purpose current sensor)

  • 박주경;차귀수;구명환
    • 한국산학기술학회논문지
    • /
    • 제17권6호
    • /
    • pp.1-8
    • /
    • 2016
  • 오늘날 전류센서는 전류량 제어, 감시, 계측 등 매우 다양한 분야에서 사용되고 있다. 또한 전력망의 스마트 그리드사업, 신재생에너지 발전, 전기자동차와 하이브리드 자동차 등의 수요가 커지면서 그 사용영역이 점차 확대되고 있는 추세이다. 여러 종류의 전류센서 중에서 홀 소자를 사용하는 개방형 전류센서는 다른 형식의 전류센서에 비해 가격이 싸고, 크기와 무게가 작은 장점이 있지만 정밀도가 낮고 주위의 온도 변화에 따라 특성이 변하는 것이 단점이다. 이러한 단점을 보완하기 위하여 본 연구에서는 정밀도와 온도성능이 뛰어난 300A급 개방형 전류센서를 설계 및 제작하였다. 300A급 개방형 전류센서를 제작하기 위해서 수치해석을 통해 철심을 설계하고 회로해석 프로그램을 이용하여 신호처리에 필요한 회로들을 설계하였다. 이러한 과정을 통해서 SMD(Surface Mount Device) 형태로 제작된 300A급 개방형 전류센서는 30 ~ 300A의 직류 및 교류전류를 통전한 실험에서 정밀도 오차가 0.75% 이내, 선형도 오차가 0.19% 이내였다. 또한 온도보상회로를 포함한 전류센서를 $-25{\sim}85^{\circ}C$의 온도범위에서 동작시켰을 때 온도계수는 $0.012%/^{\circ}C$ 이내였다.

FAST :플래시 메모리 FTL을 위한 완전연관섹터변환에 기반한 로그 버퍼 기법 (FAST : A Log Buffer Scheme with Fully Associative Sector Translation for Efficient FTL in Flash Memory)

  • 박동주;최원경;이상원
    • 정보처리학회논문지A
    • /
    • 제12A권3호
    • /
    • pp.205-214
    • /
    • 2005
  • 플래시 메모리가 개인 정보 도구, 유비쿼터스 컴퓨팅 환경, 모바일 제품, 가전 제품 등에 급속한 속도로 활용되고 있다. 플래시 메모리는, 이러한 환경에 저장매체로서 사용되기에 적합한 성질들 - 즉 저전력, 비휘발성, 고성능, 물리적인 안정성, 그리고 휴대성 등 - 을 갖고 있다. 그런데 하드디스크와 달리, 이미 데이터가 기록된 블록에 대해 덮어쓰기가 되지 않는다는 약점을 갖고 있다. 덮어쓰기를 위해서는 해당 블록을 지우고 쓰기 작업을 수행해야 한다. 이와 같은 성질은 플래시 메모리의 쓰기 성능을 매우 저하시킬 수 있다. 이와 같은 문제점을 해결하기 위해 플래시 메모리에는 FTL(Flash Translation Layer)라는 시스템 소프트웨어 모듈을 갖고 있다. 현재까지 많은 FTL 기법들이 제안되었는데, 그 중에서 대표적인 기법으로 로그블록 기법이 있다. 이 기법은 한정된 수의 로그블록을 쓰기 버퍼로 이용함으로써 쓰기에 따른 소거 연산을 줄임으로써 성능을 높인다. 그런데 이 기법은 로그블록의 활용률이 낮다는 것이 단점이다. 이러한 단점은 각 로그블록에 쓰여질 수 있는 섹터들이 블록 단위로 연관(Block Associative Sector Translation - BAST)되기 때문이다. 본 논문에서는 한정된 수의 로그블록들의 활용률을 높이기 위해 임의쓰기(random overwrite) 패턴을 보이는 섹터들을 전체 로그블록들에 완전 연관(Fully Associative Sector Translation - FAST)시킴으로써 활용률을 높이는 FAST 기법을 제안한다. 본 논문의 기여사항을 다음과 같다. 1) BAST 기법의 단점과 그 이유를 밝히고, 2) FAST 기법의 동기, 기본 개념, 그리고 동작원리를 설명하고, 3) 성능평가를 통해 FAST 기법의 우수성을 보인다.

PC-clustering을 이용한 매핑자료처리 및 변환소프트웨어에 관한 연구 (A study on the process of mapping data and conversion software using PC-clustering)

  • 황보택근;이병욱;박홍기
    • 대한공간정보학회지
    • /
    • 제7권2호
    • /
    • pp.123-132
    • /
    • 1999
  • 컴퓨팅 알고리즘의 병렬화는 계산량 및 데이터의 증가와 더불어 필요성이 꾸준히 제기되어 왔다. 그러나 병렬처리에 사용되는 컴퓨터는 1990년대 중반까지 주로 슈퍼컴퓨터로서 가격, 사용법 등 일반인이 쉽게 접근하지 못할 요소가 많았다. 1990년대 후반에 병렬 처리를 위한 PC-cluster라는 새로운 개념이 나타나게 되었고, 아직 설치와 사용법에서 개선될 여지가 많이 있음에도 불구하고 값싼 비용으로 고성능의 계산 능력을 원하는 일반 사용자에게 PC-cluster는 가장 뛰어난 대안으로 떠오르고 있다. GIS 데이터의 매핑은 축척변환(scale), 벡터에서 레스터로의 변환, DXF 자료구조에서 내부 자료구조로의 변환, 두 지역이 연결되었을 때 가장자리 데이터의 보정, 개체선택, Join, Cut의 처리 등 병렬 처리에 적합한 여러 가지 특성을 가지고 있다. 따라서 이들을 K-clustering으로 구현할 경우 값싼 비용으로 실시간 처리를 할 수 있어 성능과 비용의 모든 면에서 만족할 만한 결과를 얻을 수 있을 것이다. 본 논문에서는 병렬처리 및 PC-clustring, 그리고 이들을 이용하기 위한 라이브러리 및 도구에 대한 소개와, 이들이 매핑에 어떻게 적용시킬 수 있는 가를 살펴보았다. 또한 매핑의 여러 기능을 위한 병렬 프로그램을 개발하였고, 실험 결과 노드의 수에 따라 모든 기능에서 성능이 거의 선형적으로 향상됨을 보여주고 있다.

  • PDF