• 제목/요약/키워드: Locking Process

검색결과 126건 처리시간 0.025초

Self-injection-locked Divide-by-3 Frequency Divider with Improved Locking Range, Phase Noise, and Input Sensitivity

  • Lee, Sanghun;Jang, Sunhwan;Nguyen, Cam;Choi, Dae-Hyun;Kim, Jusung
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제17권4호
    • /
    • pp.492-498
    • /
    • 2017
  • In this paper, we integrate a divide-by-3 injection-locked frequency divider (ILFD) in CMOS technology with a $0.18-{\mu}m$ BiCMOS process. We propose a self-injection technique that utilizes harmonic conversion to improve the locking range, phase-noise, and input sensitivity simultaneously. The proposed self-injection technique consists of an odd-to-even harmonic converter and a feedback amplifier. This technique offers the advantage of increasing the injection efficiency at even harmonics and thus realizes the low-power implementation of an odd-order division ILFD. The measurement results using the proposed self-injection technique show that the locking range is increased by 47.8% and the phase noise is reduced by 14.7 dBc/Hz at 1-MHz offset frequency with the injection power of -12 dBm. The designed divide-by-3 ILFD occupies $0.048mm^2$ with a power consumption of 18.2-mW from a 1.8-V power supply.

착륙장치 작동기 내부 잠금장치 피로해석 (Fatigue Analysis for Locking Device in Landing Gear Retract Actuator)

  • 이정선;강신현;장우철;이승규;오성환
    • 대한기계학회논문집A
    • /
    • 제36권1호
    • /
    • pp.91-96
    • /
    • 2012
  • 착륙장치 접개 작동기는 항공기 이착륙 시 착륙장치를 항공기 동체 내로 접어 올리거나 동체 밖으로 펼쳐 내려주는 역할을 한다. 접개 작동기 내부에는 착륙장치 펼침 상태에서 외란에 의해 착륙장치가 접히게 되는 것을 방지하기 위한 별도의 잠금장치가 장착된다. 이 잠금장치는 작동기 내부에 공급되는 유압을 통해 작동기 내부 구성품과 기계적으로 구속됨으로써 작동기 잠금 기능을 수행하게 된다. 착륙장치 접힘/펼침에 따라 잠금장치의 잠김/풀림이 반복되므로, 잠금장치는 항공기 운용 중 반복되는 동일 하중을 받게 되며, 이로 인한 피로 파괴의 가능성이 존재하게 된다. 본 논문에서는 잠금장치에 대한 피로해석 과정 및 결과를 제시하고, 피로시험을 통해 그 결과의 타당성을 검증하였다.

Capacitance Scaling 구조와 여러 개의 전하 펌프를 이용한 고속의 ${\Sigma}{\Delta}$ Fractional-N PLL (A Fast-Locking Fractional-N PLL with Multiple Charge Pumps and Capacitance Scaling Scheme)

  • 권태하
    • 대한전자공학회논문지SD
    • /
    • 제43권10호
    • /
    • pp.90-96
    • /
    • 2006
  • 본 논문에서는 capacitance scaling 구조를 이용하여 짧은 locking 시간과 작은 fractional spur를 가지는 ${\Sigma}{\Delta}$ fractional-N PLL을 설계하였다. 루프필터의 실효 커패시턴스를 변화시키기 위하여 여러 개의 전하펌프를 이용해 서로 다른 경로로 커패시터에 전류를 공급하였다. 필터의 실효 커패시턴스는 동작상태에 따라 크기가 변하며 커패시터들은 하나의 PLL 칩에 집적화 할 수 있을 정도로 작은 크기를 가진다. 또한 PLL이 lock 되면 전하펌프 전류의 크기도 작아져 fractional spur의 크기도 작아진다. 제안된 구조는 HSPICE CMOS $0.35{\mu}m$ 공정으로 시뮬레이션 하였으며 $8{\mu}s$ 이하의 locking 시간을 가진다. PLL의 루프필터는 200pF, 17pF의 작은 커패시터와 $2.8k{\Omega}$의 저항으로 설계되었다.

휴대용 정보기기를 위한 플래시 기반 2단계 로킹 기법 (Flash-Based Two Phase Locking Scheme for Portable Computing Devices)

  • 변시우;노창배;정명희
    • Journal of Information Technology Applications and Management
    • /
    • 제12권4호
    • /
    • pp.59-70
    • /
    • 2005
  • Flash memories are one of best media to support portable computer's storages in mobile computing environment. The features of non-volatility, low power consumption, and fast access time for read operations are sufficient grounds to support flash memory as major database storage components of portable computers. However, we need to improve traditional transaction management scheme due to the relatively slow characteristics of flash operation as compared to RAM memory. in order to achieve this goal, we devise a new scheme called Flash Two Phase Locking (F2PL) scheme for efficient transaction processing. F2Pl improves transaction performance by allowing multi version reads and efficiently handling slow flash write/erase operation in lock management process. We also propose a simulation model to show the performance of F2PL. Based on the results of the performance evaluation, we conclude that F2PL scheme outperforms the traditional scheme.

  • PDF

Initial Frequency Preset Technique for Fast Locking Fractional-N PLL Synthesizers

  • Sohn, Jihoon;Shin, Hyunchol
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제17권4호
    • /
    • pp.534-542
    • /
    • 2017
  • This paper presents a fast locking technique for a fractional-N PLL frequency synthesizer. The technique directly measures $K_{VCO}$ on a chip, computes the VCO's target tuning voltage for a given target frequency, and directly sets the loop filter voltage to the target voltage before the PLL begins the normal closed-loop locking process. The closed-loop lock time is significantly minimized because the initial frequency of the VCO are put very close to the desired final target value. The proposed technique is realized and designed for a 4.3-5.3 GHz fractional-N synthesizer in 65 nm CMOS and successfully verified through extensive simulations. The lock time is less than $12.8{\mu}s$ over the entire tuning range. Simulation verifications demonstrate that the proposed method is very effective in reducing the synthesizer lock time.

64배속 CD-ROM 및 10배속 DVD-ROM용 광대역 위상 고정 루프 (A Wide Range PLL for 64X CD-ROMs & l0X DVD-ROMs)

  • 진우강;이재신;최동명;이건상;김석기
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.340-343
    • /
    • 1999
  • In this paper, we propose a wide range PLL(Phase Locked Loop) for 64X CD-ROMs & l0X DVD-ROMs. The frequency locking range of the Proposed PLL is 75MHz~370MHz. To reduce jitters caused by large VCO gain and supply voltage noise, a new V-I converter and a differential delay cell are used in 3-stage ring VCO, respectively. The new V-I converter has a 0.6V ~ 2.5V wide input range. In addition, we propose a new charge pump which has perfect current matching characteristics for the sourcing/sinking current. This new charge pump improves the locking time and the locking range of the PLL. This Chip is implemented in 0.25${\mu}{\textrm}{m}$ CMOS process. It consumes 55㎽ in worst case with a single 2.5V power supply.

  • PDF

경보음 발생 및 자동Locking 장치형 전선압축기에 대한 연구 (The study Alarm & Auto Locking System of Electric Wire Compressor)

  • 최명호;이상호;김동명
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 하계학술대회 논문집 B
    • /
    • pp.800-802
    • /
    • 2004
  • When an accident is happen due to using a bad Wire Compressor, some public resentments are caused and It cause lawsuit for we. In case, we will undergo a colossal financial loss. in addition to, Guide to improve quality of operation by using the number of times of pressing and pressing pressure with cooperative private enterprise. And because of needs for Thermal, Electrical and Chemical factor analysis of connection point of sleeve, expect to try improving problems of wire presser whole our company. We expect that reduce fault and save cost by this process. Consequently, we will prevent power losing and black out due to line faults by expulsion of inferiority equipment and prevent heating and line fault. This is possible using Alarming and Auto Locking Wire Compressor that is improve on this study.

  • PDF

지연고정루프를 이용한 $1{\mu}s$ 아래의 위상고정시간을 가지는 Integer-N 방식의 위상고정루프 설계 (Design of a Sub-micron Locking Time Integer-N PLL Using a Delay Locked-Loop)

  • 최혁환;권태하
    • 한국정보통신학회논문지
    • /
    • 제13권11호
    • /
    • pp.2378-2384
    • /
    • 2009
  • 본 논문에서는 $1{\mu}s$이하의 아주 짧은 위상고정시간을 가지는 새로운 방식의 위상고정루프(Phase Locked Loop, PLL)를 제안하였다. 지연고정루프(Delay Locked Loop, DLL)를 사용하여 입력 주파수를 체배 시켜 위상 고정 루프가 보다 더 높은 루프 대역폭을 가지도록 하여 위상고정이 짧은 시간에 일어나도록 설계하였다. 제안한 위상고정루프는 기존의 위상고정루프와 지연고정루프, 주파수 체배기로 구성되었으며 전원전압은 1.8V를 사용했다. $0.18{\mu}m$ CMOS 공정으로 Hspice를 이용해서 시뮬레이션 했으며 채널 변환 시 위상고정 시간은 $0.9{\mu}s$이다. 입력과 출력 주파수는 각각 162.5MHz, 2.6GHz이다.

저 전력 시스템을 위한 파워다운 구조를 가지는 이중 전하 펌프 PLL 기반 클록 발생기 (A Dual Charge Pump PLL-based Clock Generator with Power Down Schemes for Low Power Systems)

  • 하종찬;황태진;위재경
    • 대한전자공학회논문지SD
    • /
    • 제42권11호
    • /
    • pp.9-16
    • /
    • 2005
  • 이 논문에서는 다중 동작 주파수를 갖는 고성능 저전력 SoC에 사용 가능한 광대역 입출력 주파수를 지원하는 프로그램머블 PLL 기반의 클록킹 회로을 제안하였다. 제안된 클록 시스템은 이중 전하펌프를 이용 locking 시간을 감소시켰고, 광대역 주파영역에서 동작이 가능하도록 하였다. 칩의 저 전력 동작을 위해 동작 대기모드 시에 불필요한 PLL 회로를 지속적으로 동작시키지 않고 relocking 정보를 DAC를 통해 보존하고 불필요한 동작을 억제하였고, 대기모드에서 빠져나온 후 tracking ADC(Analog to Digital Converter)를 이용하여 빠른 relocking이 가능하도록 설계하였다. 또한 프로그램머블하게 출력 주파수를 선택하게 하는 구조를 선택하여 저 전력으로 최적화된 동작 주파수를 지원하기 위한 DFS(Dynamic frequency scaling) 동작이 가능하도록 클록 시스템을 설계하였다. 제안된 PLL 기반의 클록 시스템은 $0.35{\mu}m$ CMOS 공정으로 구현하였으며 2.3V의 공급전압에서 $0.85{\mu}sec\~1.3{\mu}sec$($24\~26$사이클)의 relocking 시간을 가지며, 파워다운 모드 적용 시 PLL의 파워소모는 라킹 모드에 비해 $95\%$이상 절감된다. 또한 제안된 PLL은 프로그래머블 주파수 분주기를 이용하여 다중 IP 시스템에서의 다양한 클록 도메인을 위해 $81MHz\~556MHz$의 넓은 동작 주파수를 갖는다.

유한요소의 개선에 따른 형상최적화 향상에 관한 연구 (A Study on the Improvement of Shape Optimization associated with the Modification of a Finite Element)

  • 성진일;유정훈
    • 대한기계학회논문집A
    • /
    • 제26권7호
    • /
    • pp.1408-1415
    • /
    • 2002
  • In this paper, we investigate the effect and the importance of the accuracy of finite element analysis in the shape optimization based on the finite element method and improve the existing finite element which has inaccuracy in some cases. And then, the shape optimization is performed by using the improved finite element. One of the main stream to improve finite element is the prevention of locking phenomenon. In case of bending dominant problems, finite element solutions cannot be reliable because of shear locking phenomenon. In the process of shape optimization, the mesh distortion is large due to the change of the structure outline. So, we have to raise the accuracy of finite element analysis for the large mesh distortion. We cannot guarantee the accurate result unless the finite element itself is accurate or the finite elements are remeshed. So, we approach to more accurate shape optimization to diminish these inaccuracies by improving the existing finite element. The shape optimization using the modified finite element is applied to a two and three dimensional simple beam. Results show that the modified finite element has improved the optimization results.