• 제목/요약/키워드: Implementation Table

검색결과 410건 처리시간 0.035초

VHOL을 이용한 MPEG-4 HVXC 복호화기 구현 (Implementation of MPEG-4 HVXC decoder with VHDL)

  • 김구용;임강희;차형태
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 제14회 신호처리 합동 학술대회 논문집
    • /
    • pp.465-468
    • /
    • 2001
  • MPEG-4 Parametric Coding 중 저 비트율로 음성신호를 부호화하는 HVXC(Harmonic Vector excitation Ending)의 복호화 모듈인 LSP 합성필터와 무성음 합성부, 유성음 합성부를 VHDL을 이용하여 구현하였다. MPEG-4 HVXC의 복호화 과정은 코드북을 이용하여 LSP 계수, VXC signal, 그리고 Spectral Envelop이 복호화 되어 각각 LSP 역필터, 무성음과 유성음 합성단을 통과하여 LPC계수와 유,무성음 여기신호로 변환된 후 LPC 합성필터링 과정을 거쳐 최종적으로 음성신호를 출력시킨다. LSP inverse filter에서 사용되는 cosine함수값을 위하여 Table based Approximation을 이용하여 적은 양의 Table 값을 사용하여 정확하고 고속의 cosine 연산을 수행하였다. VXC 복호화 과정에서는 신호의 중복성을 제거하는 Hidden Address in LSH 방법을 사용하여 코드북의 크기를 줄였다. 유성음 합성단에서는 IFFT 모듈을 이용하여 연산속도를 증가 시켰다. 최종적으로 위와 같이 구현된 시스템을 Simulation을 통해 Software 검증을 하였다.

  • PDF

전류모드 CMOS에 의한 3치 가산기 및 승산기의 구현 (Implementation of Ternary Adder and Multiplier Using Current-Mode CMOS)

  • 성현경
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년 학술대회 논문집 정보 및 제어부문
    • /
    • pp.142-144
    • /
    • 2006
  • In this paper, the Ternary adder and multiplier are implemented by current-mode CMOS. First, we implement the ternary T-gate using current-mode CMOS which have an effective availability of integrated circuit design. Second, we implement the circuits to be realized 2-variable ternary addition table and multiplication table over finite fields GF(3) with the ternary T-gates. Finally, these operation circuits are simulated by Spice under $1.5{\mu}m$ CMOS standard technology, $1.5{\mu}m$ unit current, and 3.3V VDD voltage. The simulation results have shown the satisfying current characteristics. The ternary adder and multiplier implemented by current-mode CMOS are simple and regular for wire routing and possess the property of modularity with cell array.

  • PDF

An Implementation of Discrete Mathematical Model for ECG waveform

  • Yimman, Surapun;Deeudom, Mongkon;Ittisariyanon, Jirawat;Junnapiya, Somyot;Dejhan, Kobchai
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2005년도 ICCAS
    • /
    • pp.852-856
    • /
    • 2005
  • This paper proposes a new design of the ECG simulator with high resolution by using small amount of memories based on discrete least square estimation equations instead of reading the stored data inside the look-up table. The experimental results have shown that the ECG simulator using discrete least square estimation equations can display the bipolar limb leads ECG signals with low PRD (percent root-mean-square difference) while taking the less amount of memories than the previous method which used the look-up table to store ECG data for ECG simulation.

  • PDF

2진 영상의 고속 세선화 장치 구현에 관한 연구 (A Study on Fast Thinning Unit Implementation of Binary Image)

  • 허윤석;이재춘;곽윤식;이대영
    • 대한전자공학회논문지
    • /
    • 제27권5호
    • /
    • pp.775-783
    • /
    • 1990
  • In this paper we implemented the fast thinning unit by modifying the pipeline architecture which was proposed by Stanley R. Sternberg. The unit is useful in preprocessing such as image representation and pattern recognition etc. This unit is composed of interface part, local memory part, address generation part, thinning processing part and control part. In thinning processing part, we shortened the thinning part which performed by means of look up table using window mapping table. Thus we improved the weakness of SAP, in which the number of delay pipeline and window pipeline are equal to image column size. Two independent memorys using tri-state buffer enable the two direction flow of address generated by address generation part. This unit avoids the complexity of architecture and has flexibility of image size by means of simple modification of logic bits.

  • PDF

디지털 시스템의 데이터 및 상태표 생성기 구현 (An Implementation of Data and State Table Generator for Digital System)

  • 조성국;이명호
    • 한국컴퓨터정보학회논문지
    • /
    • 제3권2호
    • /
    • pp.19-27
    • /
    • 1998
  • 디지털 시스템은 제어부 시스템(control subsystem)과 데이터 부시스템(data subsystem)으로 구성된다. 본 논문에서는 하드웨어 기술언어(hardware description language)와 그에 대한 하드웨어 컴파일러(hardware compiler)를 정의한 후 레지스터 전송알고리즘(register transfer algorithm)을 이용하여 제어부의 상태표와 데이터부의 데이터 표를 생성하는 하드웨어 설계용 번역기(translator)를 구현하였다. 본 연구에서 사용한 개발툴은 Unix의 C, Lex, YACC이다.

  • PDF

Experimental and numerical studies toward the implementation of shape memory alloy ties in masonry structures

  • Casciati, Sara;Hamdaoui, Karim
    • Smart Structures and Systems
    • /
    • 제4권2호
    • /
    • pp.153-169
    • /
    • 2008
  • The use of pre-tensioned shape memory alloy (SMA) wires to retrofit historic masonry structures is investigated. A small wall, serving as a prototype masonry specimen, is constructed to undergo a series of shaking-table tests. It is first studied in its original state, and its dynamic characteristics (in terms of modal frequencies) are extracted from the recorded signals. The results are then compared with those obtained when an increasing number of couples of pre-stressed SMA wires are introduced in the specimen to link the bricks together. A three-dimensional finite element model of the specimen is developed and calibrated according to the modal parameters identified from each experimental test (with and without SMA wires). The calibration process is conducted by enhancing the masonry mechanical behaviour. The results and the effectiveness of the approach are presented.

PICNET Network Configurator for Distributed Control System

  • Kim, Dong-Sung;Lee, Jae-Young;Jun, Tae-Soo;Moon, Hong-Ju;Kwon, Wook-Hyun
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1999년도 제14차 학술회의논문집
    • /
    • pp.100-103
    • /
    • 1999
  • In this paper, a method for the efficient implementation of the PICNET network configurator for a distributed control system(DCS) is proposed. The network configurator is composed of the time parameter estimator and the period scheduler, the file generator. The main role of network configurator estimates time parameter, the pre-run time scheduling of the user input and make the period transmission table for operating the PICNET based distributed control system.

  • PDF

회전 불변 I/Q TCM을 위한 QAM 신호 사상기 회로 설계 (Circuit Design of QAM Signal Mapper for Rotationally Invariant I/Q TCM)

  • 김창중;이호경
    • 대한전자공학회논문지TC
    • /
    • 제49권1호
    • /
    • pp.26-30
    • /
    • 2012
  • 본 논문은 회전 불변 I/Q TCM에 적용되는 정사각 QAM을 위한 신호 발생 방법을 제안한다. 제안된 방법은 디지털 논리소자들로만 이루어져 있으며 look-up table (LUT)을 전혀 사용하지 않아 시스템 구현 복잡도를 줄이는 데 요긴하다. 또한 이 방법은 변조 차수가 64 이상인 모든 정사각 QAM에 적용될 수 있다.

유연성을 갖는 분산 해쉬 테이블 기반의 피어 투 피어 인터넷 텔레포니 서비스의 구현 (Implementation of a Flexible Peer-to-Peer Internet Telephony Service Using an Underlying DHT)

  • 이주호;김재봉;정충교
    • 산업기술연구
    • /
    • 제26권B호
    • /
    • pp.199-206
    • /
    • 2006
  • Internet telephony provides voice communication services with added flexibility for multimedia extension at a lower cost compared to traditional telephone systems. We implemented an internet telephony system as an overlay network without a centralized server, using a distributed hash table (DHT). Compared to the current server-based internet telephony system, our system is fault-tolerant, scalable, and can be flexible extended to various services and advanced to integrated service. To demonstrate the high flexibility of our DHT-based internet telephony system, we made our system cooperate with web servers. Web users can check up others' online stales and establish voice communication sessions to online users at a mouse click. This technology can be applied to more complex services such as multimedia messaging or video conference service.

  • PDF

높은 자릿수 나눗셈 연산기에서의 영역변환상수를 위한 검색테이블 설계 및 구현 (Design and Implementation of Lok-up Table for Pre-scaling in Very-High Radix Divider)

  • 이병석;송문식;이정아
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 1999년도 가을 학술발표논문집 Vol.26 No.2 (3)
    • /
    • pp.3-5
    • /
    • 1999
  • 나눗셈 알고리즘은 다른 덧셈이나 곱셈 알고리즘에 비해 복잡하고, 수행 빈도수가 적다는 이유로 그동안 고속 나눗셈의 하드웨어 연구는 활발하지 않았다. 그러나 멀티미디어의 발전 및 고성능의 그래픽 랜더링을 위한 보다 빠른 부동소수점연산기(FPU)가 필요하게 되었으며, 이에 따라서 고속의 나눗셈 연산기의 필요성이 증가하게 되었다. 특히, 전체의 수행 시간 향상을 위해서라도 고속 나눗셈 연산기의 중용성은 더욱 부각되고 있다. 그러나 고속 나눗셈 연산기는 연산 속도와 크기라는 서로 상반되는 요소를 가지고 있다. 즉, 연산 속도가 빠르면 크기는 늘어나고, 크기를 줄이면 연산 속도는 늦어지게 된다. 본 논문은 높은 자릿수(Very-High Radix) 나눗셈 알고리즘에서 영역변환상수를 구하는 방법으로 연산이 아닌 검색테이블(Look-up Table)을 이용한다. 그리고 검색테이블의 크기를 줄이는 방법으로 영역변환상수의 범위 분석 및 캐리 저장형을 이용한 검색테이블 분할 방법을 이용하였다. 전체적으로는 영역변환상수를 구하는 연산주기가 필요없게 되므로 나눗셈 연산기의 영역 크기의 변화가 적으면서 연산 속도는 빨라졌음을 알 수 있다.

  • PDF