• 제목/요약/키워드: Gate Metering

검색결과 4건 처리시간 0.015초

철도 이용객 정보제공 효과평가 방법론 연구 - 승강장의 혼잡상황을 고려한 Gate Metering 사례 연구 중심으로 - (Study on Methodology for Effect Evaluation of Information Offering to Rail passengers - Focusing on the Gate Metering Case Study considering congested conditions at a platform -)

  • 이선하;천춘근;정병두;유병영;김은지
    • 한국ITS학회 논문지
    • /
    • 제14권3호
    • /
    • pp.50-62
    • /
    • 2015
  • 최근 지하철 9호선은 2단계 연장구간의 개통으로 최대 240% 혼잡도를 기록하는 등 지옥철로 불리우며 역사 내 상습혼잡에 대한 문제점이 지속적으로 야기되고 있는 실정이다. 역사 내 혼잡은 이용객의 불쾌감 유발과 철도 운영 효율성을 저하시키는 요인이 되고 있다. 본 연구는 이러한 철도역사 내 상습혼잡 해소를 위해 철도 이용객 정보제공의 효과평가 방법론을 정립하고자 하였으며, 효과평가 방법론 중 승강장의 혼잡상황을 고려한 Gate Metering 사례 연구를 진행하였다. Gate Metering을 접목시킨 Micro Simulation 및 Pedestrian Simulation Tool을 선정하여 열차의 혼잡도별 Metering 효과분석을 시행하였으며, 그 결과 Gate Metering 시행 시 혼잡도별 승강장의 서비스 수준 및 보행밀도가 개선되는 것을 확인하였다. 승강장에서 Metering을 실시 할 경우 플랫폼 대기 공간 내 혼잡도 조절 가능성이 있다고 판단한 것 이다. 따라서, 본 연구를 통하여 철도역사 내 이용객 혼잡도 관리를 위한 정보제공 효과평가 지표 수립 및 프로그램을 통한 이용객 정보제공 효과평가 방법론 정립이 가능하다는 것으로 판단되었다.

본선미터링과 램프미터링을 이용한 고속도로 통합교통관리 전략 (Integrated Traffic Management Strategy on Expressways Using Mainline Metering and Ramp Metering)

  • 정영제;김영찬;이승준
    • 한국ITS학회 논문지
    • /
    • 제12권2호
    • /
    • pp.1-11
    • /
    • 2013
  • 본 연구에서는 램프미터링과 요금소 본선미터링을 이용한 고속도로 통합교통관리 전략을 제시하였다. 램프와 본선의 통합 미터링을 위해 FREQ에서 램프미터링 진입허용 교통량의 최적화에 사용되는 Demand-Capacity 모형을 수정하여 최적 신호시간 산정모형을 제시하였다. 본 모형은 구간별 통과교통량을 최대화하는데 목표가 있으며, 본선 요금소 및 램프의 미터링 신호시간을 결정할 수 있다. 서울외곽순환선의 김포요금소~시흥요금소 구간을 대상으로 PARAMICS와 API를 이용하여 시뮬레이션 효과분석을 시행하였다. 시뮬레이션 분석결과, 본선미터링을 통해 램프미터링 단독 운영 대비 본선을 소통원활 상태의 속도로 유지할 수 있었으며, 정체구간에서 본선의 통과교통량이 14% 개선된 결과를 나타내었다. 또한 요금소에서의 신호운영으로 400m의 대기행렬이 발생되나, 정체의 분산으로 인해 본선과 램프 모두에서 보다 효율적 교통운영이 가능함을 확인하였다.

승강장 혼잡관리를 위한 열차의 정차시간 예측모형 (Development of the Train Dwell Time Model : Metering Strategy to Control Passenger Flows in the Congested Platform)

  • 김현;이선하;임국현
    • 한국ITS학회 논문지
    • /
    • 제16권3호
    • /
    • pp.15-27
    • /
    • 2017
  • 열차 정차시간 증가는 열차 서비스 빈도를 감소시켜 열차와 승강장의 혼잡이 발생하게 된다. 그러므로 열차 정차시간(Train dwell time)에 관한 연구는 열차 운행 계획수립 관점에서 매우 중요하게 다루어 왔다. 본 논문은 계획된 정차시간을 준수할 수 있도록 승객의 유입을 관리하여 승강장 혼잡을 줄일 수 있는 전략들에 활용할 수 있는 실시간 열차 정차시간 예측모형을 개발하였다. 모형의 특징은 실시간으로 수집 가능한 승차인원, 하차인원, 그리고 열차의 중량 등 3가지 독립변수를 적용하였고, 모형의 설명력(${\bar{R^2}}=0.809$)이 대체적으로 정확한 결과를 보여주었다. 실시간 정차시간 모형은 열차가 계획된 정차시간을 준수하도록 승차 승객 수를 조정하는 게이트 미터링 전략에 활용될 수 있다.

Smart grid and nuclear power plant security by integrating cryptographic hardware chip

  • Kumar, Niraj;Mishra, Vishnu Mohan;Kumar, Adesh
    • Nuclear Engineering and Technology
    • /
    • 제53권10호
    • /
    • pp.3327-3334
    • /
    • 2021
  • Present electric grids are advanced to integrate smart grids, distributed resources, high-speed sensing and control, and other advanced metering technologies. Cybersecurity is one of the challenges of the smart grid and nuclear plant digital system. It affects the advanced metering infrastructure (AMI), for grid data communication and controls the information in real-time. The research article is emphasized solving the nuclear and smart grid hardware security issues with the integration of field programmable gate array (FPGA), and implementing the latest Time Authenticated Cryptographic Identity Transmission (TACIT) cryptographic algorithm in the chip. The cryptographic-based encryption and decryption approach can be used for a smart grid distribution system embedding with FPGA hardware. The chip design is carried in Xilinx ISE 14.7 and synthesized on Virtex-5 FPGA hardware. The state of the art of work is that the algorithm is implemented on FPGA hardware that provides the scalable design with different key sizes, and its integration enhances the grid hardware security and switching. It has been reported by similar state-of-the-art approaches, that the algorithm was limited in software, not implemented in a hardware chip. The main finding of the research work is that the design predicts the utilization of hardware parameters such as slices, LUTs, flip-flops, memory, input/output blocks, and timing information for Virtex-5 FPGA synthesis before the chip fabrication. The information is extracted for 8-bit to 128-bit key and grid data with initial parameters. TACIT security chip supports 400 MHz frequency for 128-bit key. The research work is an effort to provide the solution for the industries working towards embedded hardware security for the smart grid, power plants, and nuclear applications.