• 제목/요약/키워드: GaN etching

검색결과 135건 처리시간 0.025초

GaAs(100)기판 위에 성장된 $Zn_{0.86}Mn_{0.14}Te$에피막의 띠 간격 에너지 (Energy band gap of $Zn_{0.86}Mn_{0.14}Te$ epilayer grown on GaAs(100) substrates)

  • 최용대;안갑수;이광재;김성구;심석주;윤희중;유영문;김대중;정양준
    • 한국결정성장학회지
    • /
    • 제13권3호
    • /
    • pp.122-126
    • /
    • 2003
  • 본 연구에서는 두께가 0.7 $\mu \textrm{m}$$Zn_{0.86}Mn_{0.14}$Te 에피막을 GaAs(100) 기판 위에 열벽 적층 성장하였다. 선택에칭용액에 의하여 GaAs 기판이 제거된 X-선 회절 패턴으로부터 $Zn_{0.86}Mn_{0.14}$Te에피막의 결정구조는 zincblende 이었으며 격자상수는 6.140 $\AA$으로 계산되었다. 이러한 격자상수 값과 Vegard 법칙으로부터 Mn의 조성비 x=0.14임을 알았다. 성장된 에피막의 결정성은 이중결정요동 곡선의 반폭치 값이 256 arcsec인 것으로부터 양호하다는 것이 확인되었다 상온에서 10K 까지 $Zn_{0.86}Mn_{0.14}$Te에피막의 온도에 따른 띠 간격 에너지를 측정하기 위하여 투과 스펙트럼으로부터 흡수 스펙트럼이 얻어졌다 온도가 감소할수록 흡수 스펙트럼에서 강하게 흡수가 일어나는 영역은 에너지가 큰 쪽을 향하여 이동하였고 흡쑤단 근처에서 자유 엑시톤 형성을 의미하는 흡수 피크가 생겨났다. $Zn_{0.86}Mn_{0.14}$Te에피막의 온도에 따른 자유 엑시톤 피크 에너지로부터 OK와 300 K일 때 띠 간격 에너지는 각각 2.4947 eV와 2.330 eV로 구하여졌다. 10 K에서 기판이 제거된 $Zn_{0.86}Mn_{0.14}$Te 에피막의 흡수 스펙트럼의 자유 엑시톤 피크 에너지는 광발광 피크 에너지보다 15.4 meV 정도 크다. 이 에너지 차이는 흡수 스펙트럼과 발광 피크 사이의 에너지 차이를 의미하는 Stokes shift를 나타낸다.

Floating zone 법에 의한 $LiNbO_3$ 단결정의 광학적 특성에 관한 연구 (A study on the optical properties of $LiNbO_3$ single crystal grown by Floating zone method)

  • 고정민;조현;김세훈;최종건;오근호
    • 한국결정성장학회지
    • /
    • 제5권4호
    • /
    • pp.318-331
    • /
    • 1995
  • Hologen lamp를 열원으로 한 적외선 집중가열 방식의 Floating zone법을 이용하여 조화융해조성(48.6 mol% $Li_2O : 51.4 mol% LiNbO_3$)의 $LiNbO_3$ 단결정과 여기에 5 mol%의 MgO를 첨가한 $LiNbO_3$:5mod%MgO 단결정을 c-축으로 성장시켰다. 고품질의 광학용 $LiNbO_3$ 결정을 성장시키기 위해 원료봉의 최적 소결조건 및 성장 분위이게 따른 원료봉/융액 계면에 대한 고찰을 하였고, 이를 바탕으로 하여 ga s flow rate, pulling rate, 원료봉과 종자정의 회전속도 등에 대한 최적의 결정성장 조건을 확립하였다. 성장된 결정에 대해서 chemical etching을 통한 etch pattern과 ICP(Inductively Coupled Plasma) 분석을 통한 조성 변동 및 불순물 Fe 함량을 조사하였고, 5 mol% MgO의 첨가에 따른 투과율과 굴절율의 변화를 관찰하였다. 또한 $LiNbO_3$의 비선형 광학특성에 대해서는 측정한 굴절율 값을 data로 하여 비선형 광학 굴절율 $n_2$를 계산하여 다른 광학물질과 비교하였고, 이와 관련하여 비선형 광학특성에 대한 전반적인 고찰을 하였다.

  • PDF

Flexible Display용 Low Temp Process를 이용한 ZnO TFT의 제작 및 특성 평가 (Fabrication and Characteristics of ZnO TFTs for Flexible Display using Low Temp Process)

  • 김영수;강민호;남동호;최광일;이희덕;이가원
    • 한국전기전자재료학회논문지
    • /
    • 제22권10호
    • /
    • pp.821-825
    • /
    • 2009
  • Recently, transparent ZnO-based TFTs have attracted much attention for flexible displays because they can be fabricated on plastic substrates at low temperature. We report the fabrication and characteristics of ZnO TFTs having different channel thicknesses deposited at low temperature. The ZnO films were deposited as active channel layer on $Si_3N_4/Ti/SiO_2/p-Si$ substrates by RF magnetron sputtering at $100^{\circ}C$ without additional annealing. Also, the ZnO thin films deposited at oxygen partial pressures of 40%. ZnO TFTs using a bottom-gate configuration were investigated. The $Si_3N_4$ film was deposited as gate insulator by PE-CVD at $150^{\circ}C$. All Processes were processed below $150^{\circ}C$ which is optimal temperature for flexible display and were used dry etching method. The fabricated devices have different threshold slop, field effect mobility and subthreshold slop according to channel thickness. This characteristics are related with ZnO crystal properties analyzed with XRD and SPM. Electrical characteristics of 60 nm ZnO TFT (W/L = $20\;{\mu}m/20\;{\mu}m$) exhibited a field-effect mobility of $0.26\;cm^2/Vs$, a threshold voltage of 8.3 V, a subthreshold slop of 2.2 V/decade, and a $I_{ON/OFF}$ ratio of $7.5\times10^2$.

High Performance of SWIR HgCdTe Photovoltaic Detector Passivated by ZnS

  • ;안세영;서상희;김진상
    • 센서학회지
    • /
    • 제13권2호
    • /
    • pp.128-132
    • /
    • 2004
  • Short wave infrared (SWIR) photovoltaic devices have been fabricated from metal organic vapour phase epitaxy (MOVPE) grown n- on p- HgCdTe films on GaAs substrates. The MOVPE grown films were processed into mesa type discrete devices with wet chemical etching employed for meas delineation and ZnS surface passivatlon. ZnS was thermally evaporated from effusion cell in an ultra high vacuum (UHV) chamber. The main features of the ZnS deposited from effusion cell in UHV chamber are low fixed surface charge density, and small hysteresis. It was found that a negative flat band voltage with -0.6 V has been obtained for Metal Insulator Semiconductor (MIS) capacitor which was evaporated at $910^{\circ}C$ for 90 min. Current-Voltage (I-V) and temperature dependence of the I-V characteristics were measured in the temperature range 80 - 300 K. The Zero bias dynamic resistance-area product ($R_{0}A$) was about $7500{\Omega}-cm^{2}$ at room temperature. The physical mechanisms that dominate dark current properties in the HgCdTe photodiodes are examined by the dependence of the $R_{0}A$ product upon reciprocal temperature. From theoretical considerations and known current expressions for thermal and tunnelling process, the device is shown to be diffusion limited up to 180 K and g-r limited at temperature below this.

중성빔 식각을 이용한 Metal Gate/High-k Dielectric CMOSFETs의 저 손상 식각공정 개발에 관한 연구

  • 민경석;오종식;김찬규;염근영
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.287-287
    • /
    • 2011
  • ITRS(international technology roadmap for semiconductors)에 따르면 MOS (metal-oxide-semiconductor)의 CD(critical dimension)가 45 nm node이하로 줄어들면서 poly-Si/SiO2를 대체할 수 있는 poly-Si/metal gate/high-k dielectric이 대두되고 있다. 일반적으로 metal gate를 식각시 정확한 CD를 형성시키기 위해서 plasma를 이용한 RIE(reactive ion etching)를 사용하고 있지만 PIDs(plasma induced damages)의 하나인 PICD(plasma induced charging damage)의 발생이 문제가 되고 있다. PICD의 원인으로 plasma의 non-uniform으로 locally imbalanced한 ion과 electron이 PICC(plasma induced charging current)를 gate oxide에 발생시켜 gate oxide의 interface에 trap을 형성시키므로 그 결과 소자 특성 저하가 보고되고 있다. 그러므로 본 연구에서는 이에 차세대 MOS의 metal gate의 식각공정에 HDP(high density plasma)의 ICP(inductively coupled plasma) source를 이용한 중성빔 시스템을 사용하여 PICD를 줄일 수 있는 새로운 식각 공정에 대한 연구를 하였다. 식각공정조건으로 gas는 HBr 12 sccm (80%)와 Cl2 3 sccm (20%)와 power는 300 w를 사용하였고 200 eV의 에너지로 식각공정시 TEM(transmission electron microscopy)으로 TiN의 anisotropic한 형상을 볼 수 있었고 100 eV 이하의 에너지로 식각공정시 하부층인 HfO2와 높은 etch selectivity로 etch stop을 시킬 수 있었다. 실제 공정을 MOS의 metal gate에 적용시켜 metal gate/high-k dielectric CMOSFETs의 NCSU(North Carolina State University) CVC model로 effective electric field electron mobility를 구한 결과 electorn mobility의 증가를 볼 수 있었고 또한 mos parameter인 transconductance (Gm)의 증가를 볼 수 있었다. 그 원인으로 CP(Charge pumping) 1MHz로 gate oxide의 inteface의 분석 결과 이러한 결과가 gate oxide의 interface trap양의 감소로 개선으로 기인함을 확인할 수 있었다.

  • PDF