• 제목/요약/키워드: Etch current

검색결과 144건 처리시간 0.032초

New Cu Process and Short Channel TFT

  • Yang, J.Y.;Hong, G.S.;Kim, K.;Bang, J.H.;Ryu, W.S.;Kim, J.O.;Kang, Y.K.;Yang, M.S.;Kang, I.B.;Chung, I.J.
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2009년도 9th International Meeting on Information Display
    • /
    • pp.1189-1192
    • /
    • 2009
  • Short channel a-Si:H TFT devices with Cu electrodes have been investigated. Short channel TFTs are defined by new plasma etch process. When the channel length becomes shorter, the TFT characteristics (threshold voltage, off current, sub threshold voltage, etc.,) are degraded. These degraded characteristics can be improved through the hydrogen plasma treatment and new gate insulator structure. Using these processes, 15.0 inch XGA LCD panel was fabricated successfully where the channel length of the TFT devices was about 2.5 micrometers.

  • PDF

벌크 마이크로 머쉬닝에 의한 다결정 실리콘 압력센서 제작 관한 연구 (A Study on Fabrication of Piezorresistive Pressure Sensor)

  • 임재홍;박용욱;윤석진;정형진;윤영수
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 1999년도 춘계학술대회 논문집
    • /
    • pp.677-680
    • /
    • 1999
  • Rapid developing automation technology enhances the need of sensors. Among many materials, silicon has the advantages of electrical and mechanical property, Single-crystalline silicon has different piezoresistivity on 야fferent directions and a current leakage at elevated temperature, but poly-crystalline silicon has the possibility of controling resistivity using dopping ions, and operation at high temperature, which is grown on insulating layers. Each wafer has slightly different thicknesses that make difficult to obtain the precisely same thickness of a diaphragm. This paper deals with the fabrication process to make poly-crystalline silicon based pressure sensors which includes diaphragm thickness and wet-etching techniques for each layer. Diaphragms of the same thickness can be fabricated consisting of deposited layers by silicon bulk etching. HF etches silicon nitride, HNO$_3$+HF does poly -crystalline silicon at room temperature very fast. Whereas ethylenediamice based etchant is used to etch silicon at 11$0^{\circ}C$ slowly.

  • PDF

2중 Al 배선을 위한 금속층간 SOG 박막의 형성 (Formation of SOG Film between Al Metal Layers for Double metal Process)

  • 백종무;정영철;이용수;이봉현
    • 전자공학회논문지A
    • /
    • 제31A권8호
    • /
    • pp.53-61
    • /
    • 1994
  • Intermetallic dielectric layer was formed by using SiO$_2$/SOG/SiO$_2$ for aluminum based dual-metal interconnection process and its electric characteristics were evaluated. The dielectric layer was in the cost and facility point of view more useful than the insulator that was formed by etch-back process. The planarity by using SOG process was about 40% higher than that of the insulator by the CVD process. When SiO$_2$ films were deposited by the PECVD process the Al hillock formation during the next process was restrained bucause the intermetalic insulator was made at low temperature. The leakage current was 1${\times}10^{7}~1{\times}10^{-8}A/cm^{2}$ at the electric field of 10$^{5}$V/cm and breakdown filed was 4.5${\times}10^{6}~7{\times}10^{6}A/cm$. So we had confirmed that siloxane SOG was very useful for intermetallic layer material.

  • PDF

LPCVD 질화막 만을 이용한 새로운 LOCOS 공정에 관한 연구 (Study of a New LOCOS Process Using Only Thin LPCVD Nitride)

  • 김지범;오기영;김달수;주승기;최민성
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1987년도 전기.전자공학 학술대회 논문집(I)
    • /
    • pp.429-432
    • /
    • 1987
  • A new LOCOS (Local Oxidation of Silicon) process using a thin nitride film directly deposited on the silicon substrate by LPCVD has been developed in order to reduce the bird's beak length. SEM studies showed that nitride thickness of 50nm can decrease the bird's beak length down to 0.2um with 450nm field oxide. No crystalline defects are observed around the bird's beak after the Wright etch. A 30% improvement in current density was obtained when this new method was applied to MOS transistors (W/L*2.9/20.4) compared to conventional LOCOS process (bird's beak length=0.7um). Other various electrical parameters improved by this new simple LOCOS process are reported in this paper.

  • PDF

300 mm 웨이퍼용 식각 장비에서 병렬 안테나의 전류비 조절에 의한 식각 균일도 측정 (Etch rate uniformity control by current ratio of dual coil at 300 mm wafer etcher)

  • 홍광기;최지성;양원균;주정훈
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2011년도 춘계학술대회 및 Fine pattern PCB 표면 처리 기술 워크샵
    • /
    • pp.155-155
    • /
    • 2011
  • Dual coil을 사용하는 상용 AMAT DPS II 300 mm Centura 장비의 antenna의 전류비를 조절하여 $SiO_2$의 식각 균일도를 평가하였다. Inner turn과 outer turn의 흐르는 전류비를 분배 capacitor로 조절하여 16.9 %의 이온 전류 밀도 분포를 확인하였고, 투입 전력에 따라 200 W에서 12 %, 800 W에서 9 %로 점차 감소하는 경향을 확인하였다. 이때 300 mm wafer의 반지름 방향으로의 식각 균일도는 3 %로 측정되었고, FRC (flow ratio control)는 0.5에서 가장 균일한 결과를 얻었다.

  • PDF

Study on SiN and SiCN film production using PE-ALD process with high-density multi-ICP source at low temperature

  • Song, Hohyun;Seo, Sanghun;Chang, Hongyoung
    • Current Applied Physics
    • /
    • 제18권11호
    • /
    • pp.1436-1440
    • /
    • 2018
  • SiN and SiCN film production using plasma-enhanced atomic layer deposition (PE-ALD) is investigated in this study. A developed high-power and high-density multiple inductively coupled plasma (multi-ICP) source is used for a low temperature PE-ALD process. High plasma density and good uniformity are obtained by high power $N_2$ plasma discharge. Silicon nitride films are deposited on a 300-mm wafer using the PE-ALD method at low temperature. To analyze the quality of the SiN and SiCN films, the wet etch rate, refractive index, and growth rate of the thin films are measured. Experiments are performed by changing the applied power and the process temperature ($300-500^{\circ}C$).

Ultrathin Gate Oxide for ULSIMOS Device Applications

  • 황현상
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1998년도 제14회 학술발표회 논문개요집
    • /
    • pp.71-72
    • /
    • 1998
  • 반도체 집적 공정의 발달로 차세대 소자용으로 30 A 이하의 극 박막 Si02 절연막이 요구되고 있으며, 현재 제품으로 50-70 A 두께의 절연막을 사용한 것이 발표되고 있다. 절연막의 두께가 앓아질수록 많은 문제가 발생할 수 있는데 그 예로 절연막의 breakdo때둥에 의한 신뢰성 특성의 악화, 절연막올 통한 direct tunneling leakage current, boron풍의 dopant 침투로 인한 소자 특성 ( (Threshold Voltage)의 불안, 전기적 stress하에서의 leakage current증가와 c charge-trap 및 피terface s쩌.te의 생성으로 인한 소자 특성의 변화 둥으로 요약 된다. 절연막의 특성올 개선하기 위해 여러 가지 새로운 공정들이 제안되었다. 그 예로, Nitrogen올 Si/Si02 계면에 doping하여 절연막의 특성을 개선하는 방법 으로 고온 열처 리 를 NH3, N20, NO 분위 기 에서 실시 하거 나, polysilicon 또는 s silicon 기판에 nitrogen올 이온 주입하여 열처리 하는 방법, 그리고 Plasma분 위기에서 Nitrogen 함유 Gas를 이용하여 nitrogen을 doping시키는 방법 둥이 연구되고 있다. 또한 Oxide cleaning 후 상온에서 성장되는 oxide를 최소화 하여 절연막의 특성올 개선하기 위하여 LOAD-LOCK을 이용하는 방법, C뼈피ng 공정의 개선올 통한 contamination 감소와 silicon surface roughness 감소 로 oxide 신뢰성올 개선하는 방법 둥이 있다. 구조적 인 측면 에 서 는 Polysilicon 의 g없n size 를 최 적 화하여 OxideIPolysilicon 의 계면 특성올 개선하는 연구와 Isolation및 Gate ETCH공정이 절연막의 특성에 미 치 는 영 향도 많이 연구되 고 있다 .. Plasma damage 가 Oxide 에 미 치 는 효과 를 제어하는 방법과 Deuterium열처리 퉁올 이용하여 Hot electron Stress하에서 의 MOS 소자의 Si/Si02 계면의 신뢰성을 개선하고 있다. 또한 극 박막 전연막의 신뢰성 특성올 통계적 분석올 통하여 사용 가능한 수명 올 예 측 하는 방법 과 Direct Tunneling Leakage current 를 고려 한 허 용 가농 한 동작 전 압 예측 및 Stress Induced Leakage Current 둥에 관해서 도 최 근 활발 한 연구가 진행되고 있다.

  • PDF

Co-실리사이드를 이용한 새로운 고내구성 실리콘 전계방출소자의 제작 (Fabrication of New Co-Silicided Si Field Emitter Array with Long Term Stability)

  • 장지근;김민영;정진철
    • 한국재료학회지
    • /
    • 제10권4호
    • /
    • pp.301-304
    • /
    • 2000
  • Si FEA로 부터 tip의 표면을 Co 금속으로 silicidation한 새로운 3극형 Co-silicided Si FEA를 제작하고 이의 전계 방출특성을 조사하였다. $10^{-8}Torr$의 고진공상태에서 제작된 소자의 단위 pixel(pixel 면적 : $250{\mu\textrm{m}}{\times}250{\mu\textrm{m}}$, tip 어레이 : $45{\times}45$)를 통해 측정된 turn-on 전압은 약 35V로, 아노드 전류는 $V_A=500V,\;V_G=55V$ 바이어스 아래에서 약 $1.2{\mu\textrm{A}}(0.6nA/tip)$로 나타났다. 제작된 소자는 초기 과도상태를 제외하면 장시간의 동작을 통해 전계방출 전류의 감소없이 매우 안정된 전기적 특성을 나타내었다. Co-silicided Si FFA 의 낮은 turn-on 전압과 높은 전류안전성은 Si tip 표면에 형성된 실리사이드 박막의 열화학적 안전성과 낮은 일함수에 기인하는 것으로 판단된다.

  • PDF

코드화 다공성 실리콘 나노입자의 개발 및 법과학적 응용 (The development of encoded porous silicon nanoparticles and application to forensic purpose)

  • 신여울;강상혁;이준배;팽기정
    • 분석과학
    • /
    • 제22권3호
    • /
    • pp.247-253
    • /
    • 2009
  • 단결정의 실리콘 웨이퍼를 hydrofluoric acid와 ethyl alcohol이 혼합된 용액에 담궈 적정한 전류를 흘려주면 웨이퍼 표면에 수많은 pore를 형성하면서 에칭되어진다. 이러한 pore의 형태와 porosity는 전류 값과 에칭 시간 및 주기를 변화시켜 쉽게 조절할 수 있는데, 이렇게 제작된 다공성 실리콘은 수백 $m^2/cm^3$의 큰 표면적을 가지게 된다. 이때 sin 파와 같은 모양으로 시간대별 가해지는 전류 밀도를 다르게 해주어 pore안쪽의 모양을 변화시켜 주어 가시광선 영역에서 하나의 spectrum을 나타나게 되는 rugate 박막을 제작 한다. 본 연구에서는 법과학적인 목적으로 코드화된 다공성 실리콘의 rugate film을 이용하여 nano particle을 제작한 다음 이 입자들을 페인트에 혼합, 차량에 도포하고, 회수 후에 이를 확인할 수 있는지 조사하였다. 본 연구에서는 또 다양하게 가해지는 전류 값을 변경 또는 혼합하여 다공성 실리콘에 다양한 코드화를 시도하였으며, 사고 시 탈착한 페인트에서 다공성 실리콘 nano particle을 회수 하기위해 다공성 실리콘 안에 magnetite를 삽입하여 자석을 이용한 미량 나노입자 시료를 응집시켜 스펙트럼을 확인하였다.

니오비움 실리사이드가 코팅된 실리콘 팁 전계 방출 소자의 제조 및 동작 특성 (Fabrication and Operating Properties of Nb Silicide-coated Si-tip Field Emitter Arrays)

  • 주병권;박재석;이상조;김훈;이윤희;오명환
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제48권7호
    • /
    • pp.521-524
    • /
    • 1999
  • Nb silicide was formed on the Si micro-tip arrays in order to improve field emission properties of Si-tip field emitter array. After silicidization of the tips, the etch-back process, by which gate insulator, gate electrode and photoresist were deposited sequentially and gate holes were defined by removing gradually the photoresist by $O_2$ plasma from the surface, was applied. Si nitride film was used as a protective layer in order to prevent oxygen from diffusion into Nb silicide layer and it was identified that the NbSi2 was formed through annealing in $N_2$ ambient at $1100^{\circ}C$ for 1 hour. By the Nb silicide coating on Si tips, the turn-on voltage was decreased from 52.1 V to 32.3 V and average current fluctuation for 1 hour was also reduced from 5% to 2%. Also, the fabricated Nb silicide-coated Si tip FEA emitted electrons toward the phosphor and light emission was obtained at the gate voltage of 40~50 V.

  • PDF