• 제목/요약/키워드: Error embedded method

검색결과 171건 처리시간 0.021초

모바일 기기에서의 얼굴 특징점 및 선형 보간법 기반 시선 추적 (Gaze Detection Based on Facial Features and Linear Interpolation on Mobile Devices)

  • 고유진;박강령
    • 한국멀티미디어학회논문지
    • /
    • 제12권8호
    • /
    • pp.1089-1098
    • /
    • 2009
  • 최근에 인간컴퓨터 상호작용 분야에서 사용자의 시선 위치를 파악하여 더욱 편리한 입력 장치를 개발하고자 하는 연구가 많이 진행되고 있다. 기존의 대부분 연구들은 큰 모니터를 사용하는 컴퓨터 환경에서 시선 추적 시스템을 개발하였다. 최근 이동단말기의 사용 증대로 이동 중에 시선 추적에 의한 단말기 제어의 필요성이 증대되고 있다. 이에 본 연구에서는 이동형 컴퓨터 (Ultra-Mobile PC) 및 컴퓨터 내장 카메라를 이용하여 사용자의 얼굴을 추적하고, 얼굴내의 특징점의 위치를 능동외관모델 (Active Appearance Model)을 기반으로 추적하는 연구를 수행하였다. 본 논문의 독창성은 기존 연구와는 달리 소형 화면을 가지는 이동 단말기에서 사용자의 시선 위치를 추적할 수 있는 방법을 제안한 점과 정밀한 얼굴 특징점 검출을 위하여 능동외관모델을 사용한 점이다. 또한 사용자의 초기 캘리브레이션시 얻어진 특징값을 기반으로, 입력 특징값들을 정규화 함으로써, Z거리에 따라 시선 위치 정확도가 영향을 받지 않는다는 점이다. 실험결과, 약 1.77도의 시선 오차를 발생하였으나, 추가적인 얼굴 움직임에 의한 마우스 움직임 기능으로 이러한 시선 오차는 더욱 줄일 수 있음을 알 수 있었다.

  • PDF

위성 영상을 위한 계수분할 웨이블릿 패킷 영상 부호화 알고리즘에 관한 연구 (Wavelet Packet Image Coder Using Coefficients Partitioning For Remote Sensing Images)

  • 한수영;조성윤
    • 대한원격탐사학회지
    • /
    • 제18권6호
    • /
    • pp.359-367
    • /
    • 2002
  • 본 논문에서는 효율적인 영상 부호화를 위해 분할계수의 상관관계를 이용한 새로운 웨이블릿 패킷 영상 부호화기 알고리즘을 제안한다. 제안된 웨이블릿 패킷 영상 부호화기 알고리즘은 주파수 부대역간의 상관관계를 이용하여 계수분할 순서(CPSO, Coefficient Partitioning Scanning Order)를 정의한 후, 이를 이용하여 새로운 부모-자식 노드 관계를 도출하고, 도출된 부모-자식 노드 관계를 이용하여 계수들을 제로트리 방식으로 부호화함으로써 영상 복원시 오차를 감소시켰다. 그 결과 기존의 알고리즘들과 비교하여 비트율과 제곱 오차에 대해서 성능개선이 이루어 졌고, 응용분야에 따라 비트율 조정을 쉽게 제어할 수 있는 능력을 입증하였다. 특히 항공사진이나 위성사진 중 도시 중심부나 농경지 등과 같이 중고주파 대역성분이 많이 포함된 영상의 경우, 기존 알고리즘에 비해 처리 방법이 간단하면서도 정확한 결과를 보여준다. 또한 자료 영상들에 대한 실험 결과를 통해서, 제안한 알고리즘이 작은 파일크기에서도 고해상도를 요구하는 실시간 시스템이나 온라인 영상처리, 영상합성 분야에 적용될 수 있는 가능성이 있음을 증명하고자 하였다.

스마트워치를 이용한 자동차운전자 구분 및 핸들의 회전 방향 인지 기법 (A Method for Driver Recognition and Steering Wheel Turning Direction Estimation Using Smartwatches)

  • 허준;최재혁
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.844-851
    • /
    • 2019
  • 웨어러블 디바이스의 대중화에 따라 디바이스 내에 탑재된 다양한 센서를 활용하여 동작 인식, 헬스케어, 안전 보조 등 다양한 스마트 서비스를 제공하는 애플리케이션이 급증하고 있다. 본 논문에서는 9축 관성 센서가 탑재된 스마트워치를 이용하여 운전자를 인식하고, 운전 중 운전자의 자동차 핸들의 회전각을 탐지하는 방법을 제안한다. 제안하는 시스템은 i) 스마트워치 위치 인식, ii) 운전자 인식, iii) 핸들의 회전각 계산, 3가지 단계로 구성되어 있다. 이를 위해, IMU 센서와 아두이노(Arduino)를 이용하여 웨어러블 디바이스의 시제품을 자체 제작하고 제안하는 시스템을 구현 하였다. 실험을 통해 핸들의 회전 방향을 높은 정확도로 계산할 수 있고 회전각 또한 평균 $11.77^{\circ}$의 낮은 오차를 보여 제안하는 시스템의 실효성을 입증하였다.

가시광선을 이용한 터치스크린 구현에 대한 연구 (A Study on Touch-screen Development Using Visible-ray)

  • 박준우;정용진
    • 대한전자공학회논문지SP
    • /
    • 제48권3호
    • /
    • pp.50-61
    • /
    • 2011
  • 중대형 터치스크린의 일반적인 방법으로 적외선을 이용하고 있지만 이 방법은 터치인식장치의 설치가 어렵고, 응용의 범위가 제한적이며, 멀티포인트 방식에서 좌표오류가 발생하는 문제점을 가진다. 가시광선을 이용하는 일반 카메라를 이용한 터치 스크린의 경우 접촉이 일어난 위치 이외에서 접촉 물체의 색상정보를 이용할 수 있기 때문에 적외선을 사용하는 터치스크린보다 활용성이 뛰어나다. 또한 적외선 터치스크린에 비하여 설치가 간편한 장점을 가진다. 그러나 주변의 색상 및 조도에 따라서 인식 성능이 달라지고, 스크린의 반사광도 인식되는 문제점을 안고 있어 지금까지 큰 호응을 얻지 못하고 있다. 본 논문에서는 일반 카메라를 사용하는 터치스크린의 구조, 접촉 물체의 인식 및 싱글 포인트 및 멀티 포인트의 좌표 연산과정에 대하여 연구한다. 이 방법은 싱글 포인트의 터치스크린에서 적외선 카메라방식과 동일한 인식성능을 보였다. 멀티 포인트 터치스크린은 접촉 물체의 거리정보를 이용하여 기존의 터치스크린이 가지고 있는 고스트 포인트(Ghost point)를 해결하였으나, 싱글 포인트 터치스크린에 비하여 인식성능이 감소하였다. 실험 결과에 따르면 싱글 포인트 터치스크린의 수행속도를 개선할 경우 적외선 카메라방식을 대체 가능함을 알 수 있다.

랜덤 코돈 원형 부호 기반의 DNA 워터마킹 (DNA Watermarking Method based on Random Codon Circular Code)

  • 이석환;권성근;권기룡
    • 한국멀티미디어학회논문지
    • /
    • 제16권3호
    • /
    • pp.318-329
    • /
    • 2013
  • 본 논문에서는 DNA 시퀀스의 불법 복제 및 변이 방지를 위한 DNA 워터마킹 기법을 제안한다. 제안한 DNA 워터마킹은 랜덤 맵핑 테이블에 의하여 코돈들을 랜덤 원형 각도로 수치화한 다음, 웨이블릿 국부계수 최대치의 Lipscihtz regularity 상수에 의하여 삽입 대상 코돈들을 탐색한다. 워터마크 삽입과정에서 DNA의 아미노산 코드가 변경되지 않도록 하기위하여 삼중 코돈들의 랜덤 코돈 원형 각도에 워크마크를 삽입한다. 삽입 대상 코돈들의 길이와 위치는 랜덤 맵핑 테이블에 의존하므로, 이 테이블을 알지 못할 경우, 워터마크 추출이 어렵다. 그리고 제안한 방법은 다양한 길이의 DNA 서열에 64개 코돈(종료, 개시 코돈포함)들의 랜덤 맵핑 테이블을 적용함으로써 동일한 길이의 워터마크 키를 적용한다. 본 실험에서는 랜덤 맵핑 테이블과 삽입 위치의 높은 엔트로피를 통하여 워터마크의 보안성을 확인하였다. 또한 기존의 DNA-Crypt 워터마킹과의 유사한 용량 하에서 제안한 방법이 낮은 염기 변화율을 가지며, 포인트 변이, 삽입 및 삭제 변이에 대하여 낮은 에러률를 가지며, ROC 분석을 통하여 우수한 검출 능력을 가짐을 확인하였다.

정형검증 도구를 활용한 Fly-By-Wire 헬리콥터 비행제어법칙 자동코드 무결성 확보 방안 (Secure methodology of the Autocode integrity for the Helicopter Fly-By-Wire Control Law using formal verification tool)

  • 안성준;조인제;강혜진
    • 한국항공우주학회지
    • /
    • 제42권5호
    • /
    • pp.398-405
    • /
    • 2014
  • 내장형 소프트웨어 기술이 항공 및 방위산업과 같은 안전-필수 시스템에 적용됨에 따라 보다 높은 소프트웨어의 신뢰성이 요구되고 있다. 그 중에서 소프트웨어의 무결성은 주로 정적 분석 도구를 이용해 검증이 이뤄지고 있으며 최근에 개발된 정적 분석 도구는 수학적인 분석 방법을 통해 코드의 무결성을 평가하고 있다. 본 연구에서는 정형 검증 도구인 Polyspace를 이용해 자동코드의 결함을 검출하고, 코딩규칙의 준수 여부를 검증하였다. 검증된 결과를 바탕으로 결함을 가진 제어법칙 모델을 수정하여 코드 생성 이전의 원천적인 결함을 제거 가능함을 확인하였고 FBW 헬리콥터 제어법칙 자동생성코드의 무결성을 확보 할 수 있었다.

철근 및 프리스트레스트 콘크리트 구조물의 비선형 유한요소 해석 (Nonlinear Finite Element Analysis of Reinforced and Prestressed Concrete Structures)

  • 곽효경
    • 대한토목학회논문집
    • /
    • 제14권2호
    • /
    • pp.269-279
    • /
    • 1994
  • 본 논문은 콘크리트 구조물의 재료 비선형과 시간의존적 거동을 고려한 유한요소 해석에 관한 것으로 회전균열모델에 토대를 둔 면내균열모델을 사용하여 하중에 따른 균열의 영향을 모사하였으며 콘크리트는 직교이방성 거동을 한다고 가정하였다. 특히 휨거동 시의 인장보강효과(tension stiffening effect)를 고려하기 위해 파괴에너지 개념에 토대를 둔 한계식을 제안하였고 이를 통해 수치해석시 나타나는 유한요소의 크기에 따른 수치해석 오차의 최소화를 도모하였다. 또한 embedded model을 사용하여 철근의 거동을 모사할 경우 콘크리트의 변위장에 따라 효율적으로 대처할 수 있도록 구성방정식을 체계화 하였으며 비균열단면, 균열단면 등 여러 상황에서 구조물의 시간에 따른 거동을 살펴보기 위해 평면응력 상태에서 재령보정 탄성계수법에 따른 구성방정식을 유도하고 이를 토대로 예제해석을 수행하였다.

  • PDF

Fuzzy Logic PID controller based on FPGA

  • Tipsuwanporn, V.;Runghimmawan, T.;Krongratana, V.;Suesut, T.;Jitnaknan, P.
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2003년도 ICCAS
    • /
    • pp.1066-1070
    • /
    • 2003
  • Recently technologies have created new principle and theory but the PID control system remains its popularity as the PID controller contains simple structure, including maintenance and parameter adjustment being so simple. Thus, this paper proposes auto tune PID by fuzzy logic controller based on FPGA which to achieve real time and small size circuit board. The digital PID controller design to consist of analog to digital converter which use chip TDA8763AM/3 (10 bit high-speed low power ADC), digital to analog converter which use two chip DAC08 (8 bit digital to analog converters) and fuzzy logic tune digital PID processor embedded on chip FPGA XC2S50-5tq-144. The digital PID processor was designed by fundamental PID equation which architectures including multiplier, adder, subtracter and some other logic gate. The fuzzy logic tune digital PID was designed by look up table (LUT) method which data storage into ROM refer from trial and error process. The digital PID processor verified behavior by the application program ModelSimXE. The result of simulation when input is units step and vary controller gain ($K_p$, $K_i$ and $K_d$) are similarity with theory of PID and maximum execution time is 150 ns/action at frequency are 30 MHz. The fuzzy logic tune digital PID controller based on FPGA was verified by control model of level control system which can control level into model are correctly and rapidly. Finally, this design use small size circuit board and very faster than computer and microcontroller.

  • PDF

AGV의 작업자 식별 및 회피를 위한 2D 공간 지도 구성 (2D Spatial-Map Construction for Workers Identification and Avoidance of AGV)

  • 고정환
    • 전자공학회논문지
    • /
    • 제49권9호
    • /
    • pp.347-352
    • /
    • 2012
  • 본 논문에서는 지능적인 경로 계획을 위한 스테레오 카메라 기반의 AGV의 작업자 식별 및 회피를 위한 2D 공간 지도 구성 기법을 제안하였다. 우선 스테레오 카메라로부터 입력된 영상 중 좌 영상에 YCbCr 컬러 모델 및 무게 중심법을 이용하여 이동중인 작업자의 얼굴 영역과 중심좌표를 검출하고, 검출된 좌표 값에 따라 스테레오 카메라 제어를 통해 이동하는 작업자를 실시간적으로 검출하게 된다. 다음으로, AGV 구동에 의해 추적 제어된 스테레오 카메라의 좌, 우 영상간의 시차정보와 카메라 내부 변환관계를 통해 깊이 정보를 검출한 후, 검출된 깊이 지도로부터 각 열에 존재하는 최소값을 이용한 2차원 공간좌표를 검출하여 AGV과 작업자간의 거리와 실제좌표는 물론 다른 물체들과의 상대 거리를 산출하게 되며, 산출된 위치 좌표를 토대로 AGV의 지능적인 경로 추정 및 판단에 따라 자율적인 주행을 수행하게 된다. 실시간적으로 입력되는 240 프레임의 스테레오 영상을 사용한 실험결과, 산출된 2차원 공간좌표는 검출된 작업자의 위치좌표와의 관계를 통해 작업자의 폭과 실제 측정한 값과의 오차율이 평균 1.8% 이하로 유지됨으로써 보다 지능적인 AGV 시스템의 구현 가능성을 제시하였다.

고속 SoC 검증을 위한 자동 가상 플랫폼 생성 (Automatic Virtual Platform Generation for Fast SoC Verification)

  • 정준모
    • 한국산학기술학회논문지
    • /
    • 제9권5호
    • /
    • pp.1139-1144
    • /
    • 2008
  • 본 논문에서는 가상 플랫폼을 이용하여 빠르고 효과적으로 시스템을 검증하기 위한 추상레벨의 자동생성에 대하여 제안한다. 추상레벨 가상 플랫폼은 효과적인 검증 방법이긴 하지만 시스템이 변경될 때마다 가상 플랫폼을 재생성하고 추가적인 설계/검증을 요구되며 이 작업은 매우 많은 시간을 요구한다. 이러한 문제점을 해결하기 위하여 본 논문에서는 CPU, 메모리, UART 등을 기본적인 요소로 구성하여 추상레벨의 라이브러리로 생성하였다. 이 라이브러리를 이용하여 가상 플랫폼을 자동 생성하는 툴을 개발하였다. 이 툴은 임베디드 RTOS를 구성하는 가상 플랫폼을 자동 생성하며 HW/SW 간의 통신을 위한 메모리 맵과 디바이스 드라이버 등도 생성한다. 제안한 방법은 JPEG과 H.264에 성공적으로 적용하였으며 기존의 수동 작업에 비하여 매우 빠르게 가상 플랫폼을 자동 생성할 수 있었다.