• 제목/요약/키워드: EPC Class-1 Generation

검색결과 14건 처리시간 0.016초

UHF 대역의 RFID 태그 에뮬레이터 구현 (Implementation of UHF RFID Tag Emulator)

  • 박경창;김한벼리;이상진;김승열;박래현;김용대;유영갑
    • 대한전자공학회논문지TC
    • /
    • 제46권11호
    • /
    • pp.12-17
    • /
    • 2009
  • 본 논문은 UHF 대역 RFID 시스템의 태그 에뮬레이터를 제안한다. 태그 에뮬레이터는 18000-6C와 EPC global class 1 generation 2 표준을 지원한다. 리더로부터의 송신신호는 PIE 부호화 방식과 ASK 변조방식을 사용하였으며, 태그로부터의 송신신호는 FM0 부호화 방식과 ASK 변조방식을 사용하였다. 송 수신 신호 전달에 대한 처리는 상용 송 수신 칩을 사용한다. 태그 에뮬레이터의 전체 제어와 신호 해석 및 처리는 ARM7 프로세서가 담당한다. 태그 에뮬레이터의 기능 검증은 구현된 C++ 기반의 어플리케이션을 통해 하였다. 프로토콜에 따른 각 파라미터 값은 어플리케이션에서 사용자가 지정하여 검증할 수 있다. 본 논문에서 제안된 태그 에뮬레이터는 여러 가지 설계가능성을 실제적인 환경에서 쉽고 빠르게 평가할 수 있도록 한다.

RFID Dual-band 리더 시스템의 디지털 코덱 설계 (Implementation of Digital CODEC for RFID Dual-band Reader system)

  • 심재희;이용주;이용석
    • 한국통신학회논문지
    • /
    • 제32권10A호
    • /
    • pp.1015-1022
    • /
    • 2007
  • 본 논문에서는 UHF(Ultra High Frequency)와 MW(Micro Wave) 대역의 RFID 리더 시스템을 위한 디지털 코덱을 제안하였다. 현재 RFID 시스템은 하나의 프로토콜만을 지원하는 것이 대부분이다. 하지만, 현재 제정되어 있는 표준은 5개의 주파수 대역마다 각각 하나씩 제정되어 있고, 전 세계적으로 가장 널리 쓰이고 있는 UHF 대역의 경우에는 A,B,C 타입이 있으며 향후 더 많은 표준이 제정될 것이다. 또한 앞으로 모바일 RFID 시스템의 관심이 고조되면서 하나 이상의 프로토콜을 지원하는 RFID 시스템의 필요성은 더욱 더 증가할 것이다. 따라서 본 논문에서는 UHF 대역과 MW대역의 dual-band RFID 시스템을 위한 디지털 코덱을 제안하였다. UHF 대역은 EPC 클래스 1 제너레이션 2(EPC Class1 Generation2)표준인 18000-6C 와 MW 대역의 표준인 18000-4 표준을 기반으로 시스템을 구현하였다. 설계된 회로는 알테라사의 쿼터스II 를 이용하여 합성 하였다. 목적 디바이스는 Altera 사의 CycloneII 계열인 EP2C20Q240C8이다. 주 클럭 주파수는 19.2MHz 로 설정하였으며 합성 시 사용된 FPGA의 소자(element)는 18,752개이다.

UHF 대역 RFID 리더 응용을 위한 주파수합성기 설계 (Design of a Frequency Synthesizer for UHF RFID Reader Application)

  • 김경환;오근창;박동삼;유종근
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.191-192
    • /
    • 2007
  • This paper presents a 900MHz fractional-N frequency synthesizer for radio frequency identification (RFID) reader using $0.18{\mu}m$ standard CMOS process. The IC meets the EPC Class-1 Generation-2 and ISO-18000 Type-C standards. To minimize VCO pulling, the 900MHz VCO is generated by a 1.8GHz VCO followed by a frequency divider. The settling time of the synthesizer is less than $20{\mu}m$. The frequency synthesizer achieves the phase noise of -105.6dBc/Hz at 200kHz offset. The frequency synthesizer occupies an area of $1.8{\times}0.99mm^2$, and dissipates 8mA from a low supply voltage of 1.8V.

  • PDF

HF/UHF 멀티밴드 RFID 리더의 SiP 설계 및 구현 (Design and Implementation of System in Package for a HF/UHF Multi-band RFID Reader)

  • 안광덕;이경일;김지곤;조정현;김시호
    • 대한전자공학회논문지SD
    • /
    • 제45권10호
    • /
    • pp.59-65
    • /
    • 2008
  • UHF 대역과 13.56MHz를 동시에 지원하는 단일 패키지의 Multi band RFID 리더를 설계하고 SIP (System in Package)로 구현하였다. 제안된 리더 시스템은 UHF 대역에서 많이 사용되는 EPC Class1 Gen.2 표준과 HF대역인 13.56MHz에서 사용하는 ISO14443 A/B, ISO15693 프로토콜을 지원하고, RISC 코어에 탑재된 내장형 S/W에 의하여 동작 모드를 선택하도록 설계되었다. 제작된 시스템은 $40mm{\times}40mm$, 4 layer의 SiP 위에 구성되어 있으며 3.3V의 단일 공급전압으로 최대 210mA의 전류소모를 통해 13.56MHz의 경우 최대 5cm, UHF 대역의 경우 최대 20cm 인식거리를 실현하였다.