• 제목/요약/키워드: Double converter

검색결과 226건 처리시간 0.02초

HVDC 송전을 위한 새로운 집적변환 발전기 계통과 그 회전자 중심의 와전류 (A Novel Integrated Generator Converter System for HVDC and Eddy Current of it's Solid Rotor Core)

  • 이은웅;김일중;이민명
    • 대한전기학회논문지
    • /
    • 제37권7호
    • /
    • pp.434-441
    • /
    • 1988
  • This paper proposes a new invention of the integrated generator converter system for the HVDC transmission. And it analyses the general formula for eddy currents in the rotor iron using the double Fourier series in order to trace the smallest eddy current losses of the system which connects a new designed synchronous generator windings or conventional synchronous generator windings with the v Graetz bridges.

  • PDF

Implementation of Fuzzy Controller for Rotor Side Converter of DFIG

  • Sastrowijoyo, Fajar;Choi, Jaeho
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2012년도 추계학술대회 논문집
    • /
    • pp.131-132
    • /
    • 2012
  • Implementation of fuzzy controller for the rotor side converter of a utility-connected double-fed induction generator (DFIG) for wind power generation systems (WPGS) described in this paper. In the control schemes, real and reactive powers (PQ) at the stator side of DFIG are strictly controlled to supply the power to the grid. A TMS320VC33 DSP is selected as the controller of this system.

  • PDF

12비트 전류구동 폴딩.인터폴레이션 CMOS A/D 변환기 설계 (Design of a 12 bit current-mode folding/interpolation CMOS A/D converter)

  • 김형훈;윤광섭
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 하계종합학술대회 논문집
    • /
    • pp.986-989
    • /
    • 1999
  • An 12bit current-mode folding and interpolation analog to digital converter (ADC) with multiplied folding amplifiers is proposed in this paper. A current - mode multiplied folding amplifier is employed not only to reduced the number of reference current source, but also to decrease a power dissipation within the ADC. The designed ADC fabricated by a 0.6${\mu}{\textrm}{m}$ n-well CMOS double metal/single poly process. The simulation result shows the power dissipation of 280㎽ with a power supply of 5V.

  • PDF

TMS320F28335로 구현한 친환경 커패시터 전력저장장치의 양방향 디지털 제어 충/방전 시스템 (Bidirectional Charging/Discharging Digital Control System for Eco-friendly Capacitor Energy Storage Device Implemented by TMS320F28335 chip)

  • 이정임;이종현;정안열;이춘호;박종후;전희종
    • 전력전자학회논문지
    • /
    • 제15권3호
    • /
    • pp.188-198
    • /
    • 2010
  • 최근들어, 전기이중층 커패시터 등의 친환경 전력저장장치의 수요가 증가하면서, 이를 위한 양방향 충/방전기의 수요 또한 증가하고 있다. 그러나, 기존의 상용화된 아날로그 제어기를 사용하는 DC-DC 컨버터를 충 방전기로 사용하게 되면, 충/방전 레퍼런스를 제공하는 상위 디지털 제어기와 별도로 아날로그 제어기를 제작해야 하는 문제가 있고, 회로가 복잡해지며, 모드전환 시 과도응답이 좋지 않다. 이에 대한 대안으로 단일 디지털 제어기를 사용하게 되면 쉽게 구현 가능한 설계방식을 이용하여 양방향 시스템의 성능을 향상 시킬 수 있다. 본 논문에서는 단일 회로 단 양방향 벅-부스트 컨버터에 전기이중층 콘덴서를 이용한 친환경 전력저장장치의 양방향 충/방전 시스템을 구현하고, DSP(TI사 TMS320F28335)를 이용한 디지털 제어기를 적용하였다. MATLAB simulink를 이용하여 모의실험을 수행하였고, 하드웨어를 구성하여 실험한 결과, 모의실험과 마찬가지로 양방향 시스템의 응답특성이 개선되었음을 보여주었다.

두 배의 Rail-to-Rail 입력 범위를 갖는 NTV SAR ADC (Double Rail-to-Rail NTV SAR ADC)

  • 조용준;성기호;서인식;백광현
    • 전기전자학회논문지
    • /
    • 제22권4호
    • /
    • pp.1218-1221
    • /
    • 2018
  • 본 논문은 두 배의 rail-to-rail 입력 전압 범위를 갖는 저-전력 0.6-V 10-bit 200-kS/s successive approximation register(SAR) analog-to-digital converter(ADC)를 제안한다. 제안된 near-threshold voltage(NTV)의 전원 전압을 갖는 회로는, 본질적인 입력 신호 전력 부족을 두 배의 rail-to-rail 입력 전압 범위를 구현함으로써 극복하였다. 이 회로는 일반적인 NTV 회로에 비해 4배의 입력 신호 전력을 갖게 되고, 그로써 SAR ADC의 신호 대 잡음비(signal-to-noise ratio, SNR)를 개선했다. 제안된 ADC는 65-nm CMOS 공정을 이용하여 제작되었다. 0.6-V 전원 전압과 $2.4-V_{pp}$(차동쌍)의 입력 전압, 200-kS/s에서 ADC의 SNDR은 59.87 dB이며 전력 소모는 364.5-nW이다. ADC 코어가 차지하는 면적은 $84{\times}100{\mu}m^2$이다.

입.출구 형상변화에 따른 촉매변환기 내의 유동특성에 관한 연구 (A Study on the Fluid Flow Characteristic in Catalytic Converter for Various Inlet and Outlet Header Shapes)

  • 이은호;이철구;유재석;이종화
    • 한국자동차공학회논문집
    • /
    • 제7권7호
    • /
    • pp.187-194
    • /
    • 1999
  • In the design of catalytic converter, velocity distribution is more important than pressure drop because monolith pressure drop is about 80% of overall pressure drop. For the catalytic converter with single diffuser, pressure drop is decreased as the angle of diffuser decrease, but when the angle is below 18$^{\circ}$, the effect is almost negligible . For the catalytic converter with double diffuser, variation of the angle of the first diffuser shows the same trend as the pressure drop while the shape of diffuser gives little influence on that The outlet shape gives negligible effect on the pressure drop and velocity . distribution . Results show that recirculation region of commercial model is aoubt 30% of the total area in the front of monolith. For the catalytic converter with Model 11 that was presented in the study, recirculation region was not detected more uniform velocity distribution was obtained, and pressure drop was also decreased.

  • PDF

비냉각 적외선 센서 어레이를 위한 CMOS 신호 검출회로 (A CMOS Readout Circuit for Uncooled Micro-Bolometer Arrays)

  • 오태환;조영재;박희원;이승훈
    • 전자공학회논문지SC
    • /
    • 제40권1호
    • /
    • pp.19-29
    • /
    • 2003
  • 본 논문에서는 기존의 방법과는 달리 4 단계의 보정 기법을 적용하여 미세한 적외선 (infrared : IR) 신호를 검출해내는 비냉각 적외선 센서 어레이를 위한 CMOS 신호 검출회로를 제안한다. 제안하는 신호 검출회로는 11 비트의 A/D 변환기 (analog-to digital converter : ADC)와 7 비트의 D/A 변환기(digital to-analog converter : DAC), 그리고 자동 이득 조절 회로 (automatic gain control circuit : AGC)로 구성되며, 비냉각 센서 어레이를 동작시키는 DC 바이어스 전류 성분, 화소간의 특성 차이에 의한 변화 성분과 자체 발열 (self-heating)에 의한 변화 성분을 포함하는 적외선 센서 어레이의 출력 신호로부터 미세한 적외선 신호 성분만을 선택적으로 얻어낸다. 제안하는 A/D 변환기에서는 병합 캐패시터 스위칭(merged-capacitor switching : MCS) 기법을 적용하여 면적 및 전력 소모를 최소화하였으며, D/A 변환기에서는 출력단에 높은 선형성을 가지는 전류 반복기를 사용하여 화소간의 특성 차이에 의한 변화 성분과 자체 발열에 의한 변화 성분을 보정할 수 있도록 하였다. 시제품으로 제작된 신호 검출회로는 1.2 um double-poly double-metal CMOS 공정을 사용하였으며, 4.5 V 전원전압에서 110 ㎽의 전력을 소모한다. 제작된 시제품으로부터 측정된 검출회로의 differential nonlinearity (DNL)와 integral nonlinearity (INL)는 A/D 변환기의 경우 11 비트의 해상도에서 ±0.9 LSB와 ±1.8 LSB이며, D/A 변환기의 경우 7비트의 해상도에서 ±0.1 LSB와 ±0.1 LSB이다.

1W DC-DC 컨버터를 위한 7$\times$7 mm 평면 인덕터의 제조 (Fabrication of the 7$\times$7 mm Planar Inductor for 1W DC-DC Converter)

  • 배석;류성룡;김충식;남승의;김형준;민복기;송재성
    • 한국자기학회지
    • /
    • 제11권5호
    • /
    • pp.222-225
    • /
    • 2001
  • 1W급의 DC-DC converter에 탑재하기 위해 FeTaN 연자성 자성박막을 이용한 박막형 인덕터를 제조하여 특성을 평가하였다. 자심부분은 2$\mu\textrm{m}$ 두게의 F $e_{78.81}$T $a_{8.47}$ $N_{12.71}$ 연자성 박막을 사용하였으며 코일부분은 100$\mu\textrm{m}$ 두게의 Cu를 사진공정과 전기도금공정을 이용하여 제조하였다. 제조된 박막 인덕터의 디자인은 상호인덕턴스를 효율적으로 증가시킬 수 있는 double rectangular spiral형태였으며 측정된 특성은 DC-DC converter의 작동주파수인 1 MHz에서 인덕턴스 980nH, 저항 1.7 $\Omega$Q 값은 3.55였다.다.

  • PDF

단상 인버터의 동작에 의한 이중접속 3상 전압원 인버터의 출력파형 개선 (Output Waveform Improvement of Double-Connected 3-Phase Voltage Source Inverter by Single-Phase Inverter)

  • 최세완;양승욱
    • 전력전자학회논문지
    • /
    • 제6권1호
    • /
    • pp.21-26
    • /
    • 2001
  • 본 논문에서는 전압원 인버터의 출력전압 파형을 개선하기 위한 새로운 이중접속 3상 전압원 인버터를 제안한다. 보조회로의 단상인버터로 리플전압을 발생시키고 이를 기존의 12-스템 인버터에 주입함으로서 12-스템 동작이 36 스템 동작으로 전환된다. 한편, 출력 측의 결합용 위상 변압기로서 커플링 리액터를 도입하여 변압기의 KVA용 량을 감소시킨다. 또한 본 방식을 포함한 전체의 정류기-인버터 시스템을 제안하고, 실험에 의해 본 방식의 타당성을 입증한다.

  • PDF

A Fully Integrated Thin-Film Inductor and Its Application to a DC-DC Converter

  • Park, Il-Yong;Kim, Sang-Gi;Koo, Jin-Gun;Roh, Tae-Moon;Lee, Dae-Woo;Yang, Yil-Suk;Kim, Jung-Dae
    • ETRI Journal
    • /
    • 제25권4호
    • /
    • pp.270-273
    • /
    • 2003
  • This paper presents a simple process to integrate thin-film inductors with a bottom NiFe magnetic core. NiFe thin films with a thickness of 2 to 3${\mu}m$ were deposited by sputtering. A polyimide buffer layer and shadow mask were used to relax the stress of the NiFe films. The fabricated double spiral thin-film inductor showed an inductance of 0.49${\mu}H$ and a Q factor of 4.8 at 8 MHz. The DC-DC converter with the monolithically integrated thin-film inductor showed comparable performances to those with sandwiched magnetic layers. We simplified the integration process by eliminating the planarization process for the top magnetic core. The efficiency of the DC-DC converter with the monolithic thin-film inductor was 72% when the input voltage and output voltage were 3.5 V and 6 V, respectively, at an operating frequency of 8 MHz.

  • PDF