• 제목/요약/키워드: Digital Hybrid PLL

검색결과 9건 처리시간 0.026초

고속 스위칭 동작의 주파수 합성기를 위한 하이브리드형 구조 설계와 DLT 대체 회로 연구 (Hybrid Type Structure Design and DLT-Replacement Circuit of the High-Speed Frequency Synthesizer)

  • 이훈희;허근재;정락규;유흥균
    • 한국전자파학회논문지
    • /
    • 제15권12호
    • /
    • pp.1161-1167
    • /
    • 2004
  • 기존의 PLL(phase locked loop)은 폐루프 구조이므로 주파수 스위칭 속도가 낮은 단점을 갖는다. 이를 개선하기 위해서 개루프 구조를 혼합한 Digital Hybrid PLL 구조를 연구하였다. 또한 이 구조는 빠른 주파수 스위칭 속도로 동작할 수 있지만, VCO의 전압대 주파수 전달특성을 ROM 형태로 구현하는 DLT(digital look-up table)이 사용되어야 하므로 회로소자가 많아지고 소비전력이 증가된다. 그러므로, 본 논문에서는 복잡한 DLT의 구조를 간단한 Digital logic 회로로 대체시킨 새로운 구조를 제안하였다. 또한 주파수 합성때마다 타이밍 동기화를 이루는 회로를 설계하여 합성기의 항상성을 확보하였으며 DLT를 사용하는 방식과 비교하여 회로소자를 약 $28\%$정도 줄일 수 있다. 고속 스위칭 동작 특성과 주파수 합성을 시뮬레이션과 실제 회로 구현으로 확인하였다.

디지탈 하이브리드 위상고정루프(DH-PLL) 주파수 합성기의 위상잡음 분석 (Analysis of Phase Noise in Digital Hybrid PLL Frequency Synthesizer)

  • 이현석;손종원;유흥균
    • 한국전자파학회논문지
    • /
    • 제13권7호
    • /
    • pp.649-656
    • /
    • 2002
  • 본 논문에서는 고속 주파수 스위칭 특성을 갖는 디지탈 하이브리드 위상고정루프(DH-PLL: Digital Hybrid Phase-Locked Loops)의 위상잡음을 분석하였다. 기존 위상고정루프에 비하여, 디지탈 하이브리드 위상고정루프는 D/A 변환기에서 발생하는 잡음이 전체 출력위상잡음에 추가되므로 위상잡음이 증가되는 문제점이 있다. 입력기준신호, D/A 변환기, 그리고 전압제어발진기(VCO: Voltage Controlled Oscillator)를 주요 잡음원으로 고려하여, 이것에 의한 위상잡음을 해석적으로 분석하였다. 또한 폐루프 대역과 주파수 합성 분주비(hi)에 따른 위상잡음의 변화를 연구하여 디지탈 하이브리드 위상고정루프의 위상잡음을 최소화하는 최적 폐루프 대역을 결정할 수 있다. 또한, 해석적 방법에 의한 분석 결과와 회로 시뮬레이션에 의한 결과가 동일함을 확인하였다.

OFDM/FH 통신시스템에 사용되는 주파수 합성기의 특성과 통신 성능 분석 (Communication Performance Analysis and Characteristics of Frequency Synthesizer in the OFDM/FH Communication System)

  • 이영선;유흥균
    • 한국전자파학회논문지
    • /
    • 제14권8호
    • /
    • pp.809-815
    • /
    • 2003
  • OFDM/FH 시스템 등 고속 호핑을 요구하는 통신 시스템에서는 빠른 스위칭 속도와 낮은 위상잡음을 갖는 주파수 합성기가 필요하다. 본 논문에서는 기존의 PLL 주파수 합성기와 DH-PLL 주파수 합성기의 위상잡음과 스위칭 속도를 비교하고, OFDM/FH 시스템에 미치는 영향을 분석하였다. DH-PLL 주파수 합성기는 기존의 PLL 주파수 합성기에 비해 회로의 복잡도와 많은 전력 소모를 갖지만, 빠른 스위칭 속도를 갖고 있다. 일정한 루프필터 대역 하에서 위상잡음과 스위칭 속도가 반비례 관계를 갖고 있는 기존의 PLL 주파수 합성기와는 달리 DH-PLL 주파수 합성기는 매우 빠른 스위칭 속도와 낮은 위상잡음을 동시에 얻을 수 있다. 결과적으로 동일한 호핑 속도 요구를 만족해야 하는 경우 DH-PLL 주파수 합성기는 기존의 PLL 주파수 합성기보다 더 빠른 스위칭 속도와 더 적은 SNS손실을 얻을 수 있어 OFDM/FH 시스템 성능을 향상시킬 수 있다.

고순도 스펙트럼과 초고속 스위칭 속도의 PLL 주파수 합성기 설계 (Design of PLL Frequency Synthesizer with High Spectral Purity and Ultra-Fast Switching Speed)

  • 이현석;손종원;안병록;유흥균
    • 한국통신학회논문지
    • /
    • 제26권10B호
    • /
    • pp.1464-1469
    • /
    • 2001
  • 본 논문에서는 디지털 하이브리드 위상고정루프(Digital Hybrid Phase-Locked Loop, DHPLL) 주파수 합성기 구조에서 고 순도 스펙트럼과 초고속 스위칭 속도를 위한 설계기술을 제안한다. D/A 변환기 출력으로 전압제어발진기(Voltage Controlled Oscillator, VCO)를 구동하는 개 루프(open-loop) 구성 방식과 기존 위상고정루프(Phase Locked Loop, PLL)의 폐 루프(closed-loop) 구성 방식을 혼합한 하이브리드 구조의 주파수 합성기를 고려하여, 시스템 변수(개 루프 대역과 위상 여유)와 성능 파라미터(정착시간, 위상 잡음, 그리고 최대 오버슈트(Max. overshoot)의 관계를 연구하였다. 그리고 이 관계를 통해 스펙트럼 순도와 스위칭 속도를 향상시키기 위한 최적의 3가지 설계방안을 제시한다. 컴퓨터 시뮬레이션 결과, 주파수 스위칭 과정에서 발생하는 최대 오버슈트가 0.0991%이고 완전 정상상태 도달시간은 0.288msec이다. offset 주파수 10KHz에서 위상 잡음은 -128.15dBc이다.

  • PDF

수중음향 통신을 위한 혼합형 송수신기에 관한 연구 (A Hybrid Transceiver for Underwater Acoustic Communication)

  • 최영철;김시문;박종원;김승근;임용곤;김상태
    • 한국해양공학회:학술대회논문집
    • /
    • 한국해양공학회 2003년도 춘계학술대회 논문집
    • /
    • pp.319-323
    • /
    • 2003
  • In this paper, we propose a hybrid transceiver for underwater acoustic communication, which allows the system to reduce complexity and increase robustness in time variant underwater channel environments. It is designed in the digital domain except for amplifiers and implemented by using a multiple digital signal processors (DSPs) system. The digital modulation technique is quadrature phase shift keying (QPSK) and frame synchronization is an energy (non-coherent) detection scheme based on the quadrature receiver structure. DSP implementation is based on block data parallel architecture (BDPA). We shaw experimental results in th? underwater anechoic basin at KRISO. The results indicate that the frame synchronization is performed without PLL. Also, we shaw that the adaptive equalizer can compensate frame synchronization error and the correction capability is dependent on the length of equalizer.

  • PDF

고속 추적 특성을 위한 디지털 역지향성 배열 안테나 시스템 설계와 특성 평가 (System Design and Evaluation of Digital Retrodirective Array Antenna for High Speed Tracking Performance)

  • 김소라;유흥균
    • 한국통신학회논문지
    • /
    • 제38A권8호
    • /
    • pp.623-628
    • /
    • 2013
  • 역지향성 배열 안테나 시스템은 기존의 빔형성 기술들에 비하여 복잡도가 낮고 간단하여 시스템 동작 속도가 빠르다. 따라서 고속이동체 환경에서의 빔추적에 용이하다. 하지만 역지향성 배열 안테나는 다중경로 환경 또는 다중 사용자 신호에 따른 AOA(anle of arrival) 추정에 어려움이 있다. 이러한 AOA 추정의 불확실성을 개선 하기 위해 MUSIC 알고리즘과 결합한 디지털 역지향성 배열 안테나 시스템을 제안한다. 본 논문에서는 위상을 추정하는 디지털 PLL 하나를 통하여 위상을 찾는 디지털 역지향성 배열 안테나 시스템을 설계하며 시속 300Km/h의 속도의 이동체를 송수신 거리 100m일때, 원 경로를 따라 움직이는 환경에서의 역지향성 배열 안테나 시스템의 성능을 확인하였고, 다중경로 환경을 고려 하였을 때 시스템의 성능 또한 확인하였다. 고속 추적 모델에 따라AOA를 추적한 결과 10dB의 SNR에서는 오차크기의 평균이 $4.2^{\circ}$, SNR이 20dB인 경우에는 오차크기 평균이 $1.3^{\circ}$이다.

하나의 원형 편파 안테나와 PLL을 이용하여 소형이면서도 개선된 잡음 성능을 갖는 2.4 GHz 바이오 레이더 시스템 (A 2.4 GHz Bio-Radar System with Small Size and Improved Noise Performance Using Single Circular-Polarized Antenna and PLL)

  • 장병준;박재형;육종관;문준호;이경중
    • 한국전자파학회논문지
    • /
    • 제20권12호
    • /
    • pp.1325-1332
    • /
    • 2009
  • 본 논문에서는 인체의 호흡 및 심박수 측정을 위해 2.4 GHz에서 동작하는 바이오 레이더 시스템의 소형화 및 성능 개선 방안으로서 하나의 원형 편파 안테나와 PLL 회로를 갖는 시스템을 설계하고 그 측정 결과를 제시 하였다. 제작된 바이오 레이더는 $90^{\circ}$ 하이브리드를 이용하여 원형 편파 특성과 송수신 격리 특성을 갖는 마이크 로스트립 안테나, 저잡음 증폭기, 전력 증폭기, 위상 고정 루프를 갖는 전압 제어 발진기, 직교 복조기 및 아날로그 회로로 구성된다. 특히, 단일 원형 편파 안테나를 소형화하기 위하여 annular-ring 형태의 마이크로스트립 안 테나를 송수신 회로와 적층함으로써, $40\times40mm^2$의 크기로 소형화할 수 있었다. 또한, 누설 송신 신호에 인한 수신부의 위상 잡음의 영향을 최소화하기 위하여 PLL 회로를 채용함으로써, 개선된 신호대 잡음비 성능을 갖도록 하였다. 설계된 바이오 레이더 시스템은 특별한 신호 처리 없이 50 cm 떨어진 사람의 호흡 및 심박수를 측정할 수 있음을 확인하였다.

A Two-Point Modulation Spread-Spectrum Clock Generator With FIR-Embedded Binary Phase Detection and 1-Bit High-Order ΔΣ Modulation

  • Xu, Ni;Shen, Yiyu;Lv, Sitao;Liu, Han;Rhee, Woogeun;Wang, Zhihua
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권4호
    • /
    • pp.425-435
    • /
    • 2016
  • This paper describes a spread-spectrum clock generation method by utilizing a ${\Delta}{\Sigma}$ digital PLL (DPLL) which is solely based on binary phase detection and does not require a linear time-to-digital converter (TDC) or other linear digital-to-time converter (DTC) circuitry. A 1-bit high-order ${\Delta}{\Sigma}$ modulator and a hybrid finite-impulse response (FIR) filter are employed to mitigate the phase-folding problem caused by the nonlinearity of the bang-bang phase detector (BBPD). The ${\Delta}{\Sigma}$ DPLL employs a two-point modulation technique to further enhance linearity at the turning point of a triangular modulation profile. We also show that the two-point modulation is useful for the BBPLL to improve the spread-spectrum performance by suppressing the frequency deviation at the input of the BBPD, thus reducing the peak phase deviation. Based on the proposed architecture, a 3.2 GHz spread-spectrum clock generator (SSCG) is implemented in 65 nm CMOS. Experimental results show that the proposed SSCG achieves peak power reductions of 18.5 dB and 11 dB with 10 kHz and 100 kHz resolution bandwidths respectively, consuming 6.34 mW from a 1 V supply.