• 제목/요약/키워드: Differential Circuit

검색결과 390건 처리시간 0.025초

차동 노이즈 분석을 위한 단상 인버터 고주파 회로 모델링 및 검증 (Single Phase Inverter High Frequency Circuit Modeling and Verification for Differential Mode Noise Analysis)

  • 신주현;생차야;김우중;차한주
    • 전력전자학회논문지
    • /
    • 제26권3호
    • /
    • pp.176-182
    • /
    • 2021
  • This research proposes a high-frequency circuit that can accurately predict the differential mode noise of single-phase inverters at the circuit design stage. Proposed single-phase inverter high frequency circuit in the work is a form in which harmonic impedance components are added to the basic single-phase inverter circuit configuration. For accurate noise prediction, parasitic components present in each part of the differential noise path were extracted. Impedance was extracted using a network analyzer and Q3D in the measurement range of 150 kHz to 30 MHz. A high-frequency circuit model was completed by applying the measured values. Simulations and experiments were conducted to confirm the validity of the high-frequency circuit. As a result, we were able to predict the resonance point of the differential mode voltage extracted as an experimental value with a high-frequency circuit model within an approximately 10% error. Through this outcome, we could verify that differential mode noise can be accurately predicted using the proposed model of the high-frequency circuit without a separate test bench for noise measurement.

위치민감형 광다이오드 검출기의 신호처리회로 개발과 적용 (Development of Signal Process Circuit for PSAPD Detector)

  • 윤도군;이원호
    • 대한방사선기술학회지:방사선기술과학
    • /
    • 제35권4호
    • /
    • pp.315-319
    • /
    • 2012
  • 본 연구는 위치 민감형 광 증폭 다이오드로부터 나오는 신호를 증폭 및 파형 변화 후 신호의 크기를 검출하여 일정시간 동안 유지시키는 뒷단 회로 개발에 관한 연구이다. 신호발생기에서 발생한 소신호를 증폭 소자를 통한 안정적인 증폭 후 미분회로를 통하여 신호 파형을 검출하기 수월한 형태로 변형 하고, peak/hold 회로에서 피크의 최대점을 일정시간 유지하여 신호의 수집을 원활하게 하였다. 본 회로에 대한 독립적인 성능 평가를 위하여 상용 장비로부터의 검사신호를 입력으로 사용하였다.

Low-noise fast-response readout circuit to improve coincidence time resolution

  • Jiwoong Jung;Yong Choi;Seunghun Back;Jin Ho Jung;Sangwon Lee;Yeonkyeong Kim
    • Nuclear Engineering and Technology
    • /
    • 제56권4호
    • /
    • pp.1532-1537
    • /
    • 2024
  • Time-of-flight (TOF) PET detectors with fast-rise-time scintillators and fast-single photon time resolution silicon photomultiplier (SiPM) have been developed to improve the coincidence timing resolution (CTR) to sub-100 ps. The CTR can be further improved with an optimal bandwidth and minimized electronic noise in the readout circuit and this helps reduce the distortion of the fast signals generated from the TOF-PET detector. The purpose of this study was to develop an ultra-high frequency and fully-differential (UF-FD) readout circuit that minimizes distortion in the fast signals produced using TOF-PET detectors, and suppresses the impact of the electronic noise generated from the detector and front-end readout circuits. The proposed UF-FD readout circuit is composed of two differential amplifiers (time) and a current feedback operational amplifier (energy). The ultra-high frequency differential (7 GHz) amplifiers can reduce the common ground noise in the fully-differential mode and minimize the distortion in the fast signal. The CTR and energy resolution were measured to evaluate the performance of the UF-FD readout circuit. These results were compared with those obtained from a high-frequency and single ended readout circuit. The experiment results indicated that the UF-FD readout circuit proposed in this study could substantially improve the best achievable CTR of TOF-PET detectors.

R-C 분포회로에 관한 연구 (Research on R-C Distributed Circuits)

  • 박송배
    • 대한전자공학회논문지
    • /
    • 제3권2호
    • /
    • pp.10-17
    • /
    • 1966
  • 어떤 R-C 분포회로의 징분방정식의 해가 기지일 때 이것을 이용하여 다수의 다른 분포회로의 징분방정식의 해를 구하는 방법이 얻어졌다. 임의의 R-C 분포회로를 제작의 편의상 R(x)C(x)=일정인 회로로 등가변환하는 도해적방법이 얻어졌으며 해석적증명도 가능하다. 또 이론적 취급의 통일과 간단을 위하여 임의의 R-C분포회로를 R(x), C(x) 어느 한쪽이 일정한 분포회로로 등가변환하는 방법이 얻어졌다. 이 후자의 회로와 근사적인 집중정수회로를 생각하므로서 분포회로의 근사적인 해석, 합성이 비교적 간단하게 이루어 질 수 있다. 6x A method by which solutions of the differential equations of any other distributed circuits can be obtained is described when the solution of the differential equation of an R-C distributed amplifier is known. A graphical method of transforming any R-C ditributed circuit into an equivalent circuit which has a constant R(x)-C(x) was also obtained. The theoretical verification of this method is possible. For simplicity, any R-C distributed circuit can be transformed into an equivalent circuit which is a distributed circuit of either constant R(x) or C(x). Using this equivalent circuit and considering a lumped circuit, an approximate analysis and synthesis can be made simply.

  • PDF

유전알고리듬을 이용한 차동신호선의 등가회로 모델링 (A Modeling for Equivalent Circuit of Bent Differential Structures using Genetic Algorithm)

  • 변용기;박종강;김종태
    • 조명전기설비학회논문지
    • /
    • 제20권6호
    • /
    • pp.81-86
    • /
    • 2006
  • 회로 전송선 배선 시 신호선은 직선의 형태와 방향을 바꾸기 위한 구부러지는 형태를 가진다. 차동 신호선의 정확한 등가회로는 이러한 전송선 구조의 시 공간 영역에서의 신호적 특성과 인접 신호선들 간의 영향을 평가할 수 있게 해준다. 이를 위해 기존의 몇 몇 CAD Tool들이 등가 회로 모델과 그 파라미터 값들을 추출 해주기도 하지만, 이는 큰 연산량과 시간을 요구한다. 본 논문에서는 구부러진 차동 신호선의 등가회로를 모델링하기 위해 기본적 모델인 RLC-모델의 파라미터 값을 유전 알고리듬을 이용하여 추출하는 방법을 제시한다. 본 방법에 의해 더욱 빠르게 물리적 구조를 갖는 차동 신호선의 등가회로를 모델링 할 수 있다.

A Fully-Differential Correlated Doubling Sampling Readout Circuit for Mutual-capacitance Touch Screens

  • Kwon, Kihyun;Kim, Sung-Woo;Bien, Franklin;Kim, Jae Joon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제15권3호
    • /
    • pp.349-355
    • /
    • 2015
  • A fully-differential touch-screen sensing architecture is presented to improve noise immunity and also support most multi-touch events minimizing the number of amplifiers and their silicon area. A correlated double sampling function is incorporated to reduce DC offset and low-frequency noises, and a stabilizer circuit is also embedded to minimize inherent transient fluctuations. A prototype of the proposed readout circuit was fabricated in a $0.18{\mu}m$ CMOS process and its differential operation in response to various touch events was experimentally verified. With a 3.3 V supply, the current dissipation was 3.4 mA at normal operation and $140{\mu}A$ in standby mode.

Fully Differential CMOS 연산 증폭기 설계 (The design of Fully Differential CMOS Operational Amplifier)

  • 안인수;송석호;최태섭;임태수;사공석진
    • 대한전자공학회논문지SD
    • /
    • 제37권6호
    • /
    • pp.85-96
    • /
    • 2000
  • Fully Differential 연산 증폭기 회로는 SCF(Switched Capacitor Filter), D/A 컴버터, A/D 컨버터, 통신 회로 등의 VLSI 설계시 외부 부하 구동에 필수적이다. 기존의 CMOS 연산 증폭기 회로는 CMOS 기술에 따른 여러 가지 단점을 갖는데 우선 큰 부하 용량에 대한 구동 능력이 양호하지 못하고, 집적도의 증가에 따른 전원 전압의 감소로 인해 입출력 전압의 동작 특성이 저하되어 전체 회로의 동특성 법위가 감소된다. 이러한 단잠들을 개선하기 위하여 출력부의 출력 스윙을 늘릴 수 있는 차동 출력 구조를 사용한 회로가 Fully Differential 연산 증폭기 회로이며, 단일 출력 구조의 연산 증폭기 보다 스윙 폭이 향상된다. Fully Differential 연산 증폭기의 구성에서 전류 미러가 그 성능을 결정하며, 따라서 큰 출력 스윙과 안정된 회로 동작을 위해서는 출력 저항이 크고, 기준 전류와의 정합이 잘 되는 전류 미러의 설계가 중요하다. 본 논문에서는 큰 출력 저항과 기준 전류와의 정합 특성이 우수한 새로운 전류 미러를 제시하였다. 출력 스윙을 키우고 전력 소모를 줄이기 위해 새로운 전류 미러를 사용하여 2단 증폭 형태의 Fully Differential 연산 증폭기를 설계하였으며, 설계한 증폭기는 레이아웃으로 구현하여 시뮬레이션 프로그램(SPICE3f)을 통하여 성능을 검증하였다.

  • PDF

멤리스터 기반 미분 및 적분제어 회로에서의 커패시턴스 변화에 따른 히스테리시스 곡선 특성 분석 (In Memristor Based Differential or Integral Control Circuit, Hysteresis Curve Characteristic Analysis According to Capacitance)

  • 최진웅;모영세;송한정
    • 한국전기전자재료학회논문지
    • /
    • 제28권10호
    • /
    • pp.658-664
    • /
    • 2015
  • This paper presents an electrical feature analysis of hysteresis curves in memristor differential and intergral control circuit. After making macro model of the memristor device, electric characteristics of the model such as time analysis, frequency dependent DC I-V curves were performed by PSPICE simulation. Also, we made a circuit of memristor-capacitor based on nano-wired memristor device and analyzed the simulated PSPICE results. Finally, we proposed a memristor based differential or integral control circuit, analyzed hysteresis curve characteristic in the control circuit.

Ultra-Low-Power Differential ISFET/REFET Readout Circuit

  • Thanachayanont, Apinunt;Sirimasakul, Silar
    • ETRI Journal
    • /
    • 제31권2호
    • /
    • pp.243-245
    • /
    • 2009
  • A novel ultra-low-power readout circuit for a pH-sensitive ion-sensitive field-effect transistor (ISFET) is proposed. It uses an ISFET/reference FET (REFET) differential pair operating in weak-inversion and a simple current-mode metal-oxide semiconductor FET (MOSFET) translinear circuit. Simulation results verify that the circuit operates with excellent common-mode rejection ability and good linearity for a single pH range from 4 to 10, while only 4 nA is drawn from a single 1 V supply voltage.

  • PDF

Common Mode Feedback 회로를 위한 저 증폭도 에러증폭기 (A low-Gain Error Amplifier for Common-Mode Feedback Circuit)

  • 정근정;노정진
    • 대한전자공학회논문지SD
    • /
    • 제40권9호
    • /
    • pp.714-723
    • /
    • 2003
  • 아날로그 IC의 signal swing을 증가시키고 노이즈를 감소시키는 효율적이고 기본적인 방법은 fully-differential 회로를 이용하는 것이다. 하지만 differential-mode 신호처리에 영향을 미치는 common-mode 출력 레벨을 안정되도록 하기 위해서는 common-mode feedback (CMFB)회로가 사용되어야 한다. 본 논문에서는 CMFB 구성과 출력 레벨을 안정되도록 하기 위해 사용되는 에러증폭기 회로들의 설계 방법을 기술하고, 트랜지스터들로만 구성된 효율적인 저 증폭도 에러증폭기론 제안한다. 제안된 에러증폭기는 phase margin 증가 및 differential-mode 입력 신호의 swing 폭을 증가시킨다.