• 제목/요약/키워드: Demultiplexer

검색결과 69건 처리시간 0.023초

DTV 수신을 위한 소프트웨어 Demultiplexer 개발 (Development of software demultiplexer for DTV Signal Reception)

  • 진현준;박노경;김무한
    • 전기전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.188-196
    • /
    • 2003
  • 본 논문에서는 지상파 디지털 방송에 적용 가능한 MPEG-2 트랜스포트 스트림(Transport Stream)용 demultiplexer를 개발하였다. Demultiplexer는 MPEG-2 형식의 멀티미디어 데이터에서 영상부분, 음성부분, 그리고 데이터 부분을 분리하여 각각의 디코더로 전송하는 기능을 담당한다. 현재 대부분의 MPEG-2 transport stream용 demultiplexer들은 하드웨어 시스템으로 구성되어졌으나, 고성능 컴퓨터의 빠른 발전으로 인하여 소프트웨어적으로도 실시간으로 동작 할 수 있게 되었다. 개발되어진 소프트웨어 demultiplexer는 윈도우즈 환경에서 동작할 수 있도록 하기 위하여 COM(Component Object Model)기반의 Microsoft의 Directshow를 이용하여 filter형태의 소프트웨어 모듈로 개발하였다. Demultiplexer의 동작은 GraphEdit tool을 사용하여 확인하였으며, 이를 위해 MPEG-2 transport stream 형식의 테스트 파일을 랜더링 하였다.

  • PDF

Micro Stacked Spiral Inductor를 이용한 6Gbps 1:2 Demultiplexer 설계 (A 6Gbps 1:2 Demultlplexer Design Using Micro Stacked Spiral inductor in CMOS Technology)

  • 최정명;범진욱
    • 대한전자공학회논문지SD
    • /
    • 제45권5호
    • /
    • pp.58-64
    • /
    • 2008
  • CMOS $0.18{\mu}m$ 공정을 이용하여 1.8V supply voltage에서 6Gbps 이상의 처리속도를 가지는 1:2 demultiplexer(DEMUX)를 구현하였다. 높은 동작속도를 위하여 Current mode logic(CML)의 Flipflop을 사용하였으며 추가적인 동작속도 향상을 위하여 On-chip micro stacked spiral inductor($10{\times}10{\mu}m^2$)를 사용하였다. 총 12개의 인덕터를 사용하여 $1200{\mu}m^2$의 면적증가만으로 Inductive peaking의 효과를 나타낼 수 있었다. Chip의 측정은 wafer상태로 진행하였고 Micro stacked spiral inductor가 있는 1:2 demultiplexer와 그것이 없는 1:2 demultiplexer를 비교하여 측정하였다. 6Gbps에서 측정결과 Micro stacked spiral inductor를 1:2 demultiplexer가 inductor를 사용하지 않은 구조보다 Eye width가 약3%정도 증가하였고 또한 Jitter가 43%정도 감소하여 개선효과가 있음을 확인하였다. 소비전력은 76.8mW, 6Gbps에서의 Eye height는 180mV로 측정되었다.

Gaussian apodized volume grating for a holographic demultiplexer

  • Duc-Dung Do;An Jun Won;Kim Nam;Lee Gwon Yeon;Gil Sang Geun
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2003년도 하계학술발표회
    • /
    • pp.262-263
    • /
    • 2003
  • In this paper, Gaussian apodized volume grating for demultiplexer is implemented. A 22-channel demultiplexer based on that grating is optically demonstrated. The channel spacing, the interchannel cross-talk level and the channel uniformity of 0.8 nm, -30 dB and 1.5 dB, respectively, are obtained.(omitted)

  • PDF

Redundant Multi-Valued Logic을 이용한 고속 및 저전력 CMOS Demultiplexer 설계 (Design of a High Speed and Low Power CMOS Demultiplexer Using Redundant Multi-Valued Logic)

  • 김태상;김정범
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.148-151
    • /
    • 2005
  • This paper proposes a high speed interface using redundant multi-valued logic for high speed communication ICs. This circuit is composed of encoding circuit that serial binary data are received and converted into parallel redundant multi-valued data, and decoding circuit that convert redundant multi-valued data to parallel binary data. Because of the multi-valued data conversion, this circuit makes it possible to achieve higher operating speeds than that of a conventional binary logic. Using this logic, a 1:4 demultiplexer (DEMUX, serial-parallel converter) IC was designed using a 0.35${\mu}m$ standard CMOS Process. Proposed demultiplexer is achieved an operating speed of 3Gb/s with a supply voltage of 3.3V and with power consumption of 48mW. Designed circuit is limited by maximum operating frequency of process. Therefore, this circuit is to achieve CMOS communication ICs with an operating speed greater than 3Gb/s in submicron process of high of operating frequency.

  • PDF

중복 다치논리를 이용한 20 Gb/s CMOS 디멀티플렉서 설계 (Design of a 20 Gb/s CMOS Demultiplexer Using Redundant Multi-Valued Logic)

  • 김정범
    • 정보처리학회논문지A
    • /
    • 제15A권3호
    • /
    • pp.135-140
    • /
    • 2008
  • 본 논문은 중복 다치논리(redundant multi-valued logic)를 이용하여 초고속 디멀티플렉서(demultiplexer)를 CMOS 회로로 설계하였다. 설계한 회로는 중복 다치논리를 이용하여 직렬 이진 데이터를 병렬 다치 데이터로 변환하고 이를 다시 병렬 이진 데이터로 변환한다. 중복 다치논리는 중복된 다치 데이터 변환으로써 기존 방식 보다 더 높은 동작속도를 얻을 수 있다. 구현한 디멀티플렉서는 8개의 적분기로 구성되어 있으며, 각 적분기는 누적기, 비교기, 디코더, D 플립플롭으로 구성된다. 설계한 회로는 0.18um 표준 CMOS 공정으로 구현하였으며 HSPICE 시뮬레이션을 통해 검증하였다. 본 논문의 디멀티플렉서의 최대 데이터 전송률은 20 Gb/s이고 평균 전력소모는 58.5 mW이다.

Cascaded Volume Holographic Gratings for expanding the Channel Number of a Optical Demultiplexer

  • Lee, Kwon-Yeon;Jeung, Sang-Huek;Do, Duc-Dung;An, Jun-Won;Kim, Nam
    • 융합신호처리학회논문지
    • /
    • 제8권2호
    • /
    • pp.84-90
    • /
    • 2007
  • 캐스케이드 홀로그래픽 부피격자를 이용한 130채널 광 역다중화기를 제안하고 실험적으로 입증하였다. 첫 번째 격자와는 서로 다른 격자주기, 경사각, 중심파장 등은 갖는 두 번째 홀로그래픽 격자를 첫 번째 격자에 직렬로 부가함으로써 역 다중화기의 동작파장범위를 늘릴 수 있으며, 결국 홀로그래픽 역다중화기의 채널수는 두 배 증가하게 된다. 본 논문에서는 채널 균일도가 3.5dB, 3dB 대역폭이 0.12nm, 채널누화가 -20dB인 0.4nm 채널간격을 갖는 역다중화기를 실험적으로 구현하였다.

  • PDF

Concave 회절격자를 이용한 광분파기 제작과 특성 측정 (Fabrication and characterization of an optical demultiplexer using a concave diffraction grating)

  • 강리할
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 1990년도 제5회 파동 및 레이저 학술발표회 5th Conference on Waves and lasers 논문집 - 한국광학회
    • /
    • pp.227-231
    • /
    • 1990
  • A SiO2/Si concave diffraction grating(period: 1.3${\mu}{\textrm}{m}$) for the angular dispersive element of WDM was fabricated by sandwiching the SiO2/Si plane diffraction grating between a slab waveguide and a cylindrical concave block. Using this concave grating and input/output fiber, and wavelength division demultiplexer was composed. The demultiplexer has five channels, the insertion loss of 30dB, the wavelength spacing per channel of 7nm and crosstalk of-15dB.

  • PDF

Performance Analysis of MCDD in an OBP Satellite Communications System

  • Kim, Sang-Goo;Yoon, Dong-Weon
    • Journal of Communications and Networks
    • /
    • 제12권6호
    • /
    • pp.529-532
    • /
    • 2010
  • Multi-carrier demultiplexer/demodulator (MCDD) in an on-board processing (OBP) satellite used for digital multimedia services has two typical architectures according to the channel demultiplexing procedure: Multistage multi-carrier demultiplexer (M-MCD) or poly-phase fast Fourier transform (PPF). During the channel demultiplexing, phase and quantization errors influence the performance of MCDD; those errors affect the bit error rate (BER) performance of M-MCD and PPF differently. In this paper, we derive the phase error variances that satisfy the condition that M-MCD and PPF have the same signal to noise ratio according to quantization bits, and then, with these results, analyze the BER performances of M-MCD and PPF. The results provided here may be a useful reference for the selection of M-MCD or PPF in designing the MCDD in an OBP satellite communications system.

Redundant 다치논리 (Multi-Valued Logic)를 이용한 9 Gb/s CMOS 디멀티플렉서 설계 (Design of a 9 Gb/s CMOS Demultiplexer Using Redundant Multi-Valued logic)

  • 안선홍;김정범
    • 대한전자공학회논문지SD
    • /
    • 제44권2호
    • /
    • pp.121-126
    • /
    • 2007
  • 본 논문은 redundant 다치논리 (redundant multi-valued logic, RMVL)을 이용하여 디멀티플렉서 (demultiplexer)를 설계하였다. 설계한 회로는 RMVL을 이용하여 직렬 이진 데이터를 입력받아 병렬 다치 데이터로 변환하고 다시 병렬 이진 데이터로 변환한다. RMVL은 redundant 다치 데이터 (multi-valued data) 변환으로써 기존 방식 보다 더 높은 동작속도를 얻을 수 있도록 한다. 구현한 디멀티플렉서는 8개의 적분기로 구성되어 있다. 각 적분기는 누적기, 비교기, 디코더, D 플립플롭으로 구성된다. 0.35um 표준 CMOS 공정으로 구현하였으며 포스트 레이아웃 시뮬레이션 (post-layout simulation)을 통해 검증하였다. 본 논문의 디멀티플렉서의 최대 데이터 전송률은 9.09 Gb/s이고 평균 전력소모는 69.93 ㎽이다. 높은 동작 주파수를 가지는 초미세 공정에서 이 디멀티플렉서를 구현한다면 9.09 Gb/s보다 더 높은 속도에서 동작할 수 있을 것이다.

메모리공유 기반의 DVB-T/T-DMB 통합 TS의 역다중화기 (Integral TS Demultiplexer of Memory Sharing based DVB-T/T-DMB Receiver)

  • 권기원;백종호;강민구
    • 한국인터넷방송통신학회논문지
    • /
    • 제10권6호
    • /
    • pp.17-22
    • /
    • 2010
  • 본 논문에서는 유럽향 지상파 디지털 방송 표준인 DVB-T(Digital Video Broadcasting Terrestrial)와 지상파 모바일 방송 표준인 T-DMB(Terrestrial Digital Multimedia Broadcasting)의 TS(Transport Stream)를 하나의 TS로 역다중화하는 멀티모드 방송의 통합 역다중화기(Demultiplexer)를 제안한다. 제안한 TS통합 역다중화 기능을 수행하는 USB 기반의 통합 수신기는 메모리공유기법에 의해 시스템의 부하를 감소하도록 스트림을 제어함으로서 오디오를 재생하였다. 그 결과로 위도우즈 기반의 통합 역다중화기는 각각 기존의 단일모드 DVB-T 역다중화기에 비해 CPU의 사용 점유율 성능이 향상되었다.