• 제목/요약/키워드: Decoding delay

검색결과 128건 처리시간 0.026초

Performance of Iterative Equalizer for ISI channel

  • Nguyen, Quoc Kien;Jeon, Taehyun
    • International journal of advanced smart convergence
    • /
    • 제9권3호
    • /
    • pp.141-144
    • /
    • 2020
  • Iterative decision feedback equalizer (IDFE) is a recursive equalization technique that can help to achieve an additional performance gain for the system by combining iterative channel decoding and interference cancellation. In a single carrier-based system, the intersymbol interference (ISI) is a critical problem that must be resolved since it causes frequency selective fading. Based on the idea of sharing the estimated information in the process of iteration, IDFE is considered as an efficient solution to improve the robustness of the system performance on the ISI channel. In this paper, the IDFE is applied on single carrier FDMA (SC-FDMA) system to evaluate the performance under ISI channel. The simulation results illustrate that IDFE helps to improve the performance of the SC-FDMA system, especially with long delay spread channels.

DS/CDMA 시스템에서 연/경판정 함수를 적용한 파이프라인화된 직렬 간섭 제어 기법 (Pipelined Successive Interference Cancellation Schemes with Soft/Hard Tentative Decision Functions for DS/CDMA Systems)

  • 홍대기;백이현;김성연;원세호;강창언
    • 한국통신학회논문지
    • /
    • 제25권11A호
    • /
    • pp.1652-1660
    • /
    • 2000
  • 본 논문에서는 DS/CDMA (Direct Sequence/Code Division Multipe Access) 시스템에서 임시 판정 함수로서 연판정 함수와 경판정 함수를 적용한 파이프라인화된 직렬 간섭 제어 구조(PSIC, Pipelined Successive Interference Cancellation)의 성능을 수식적으로 분석하고, 모의 실험을 통하여 검증한다. PSIC 구조는 다단 직렬 간섭 제거 구조(MSIC, Multistage Successive Interference Cancellation)가 가지는 복호지연(decoding delay)의 문제를 해결하기 위해 파이프라인 구조를 MSIC에 적용한 것이다. 제안된PSIC 구조는 하드웨어의 복잡도(hardwar complexity)를 희생하여 비트 오율(BER, Bit Error Rate)의 증가 없이 MSIC에서 발생하는 복호 지연을 줄일 수 있다. 또한 제안된 PSIC 구조에서 연판정 함수와 경판정 함수를 각 간섭 제거 단(Cancellation stage)에서의 임시 판정 함수로 사용하여 얻게 되는 PSIC 구조들의 성능을 비교한다. 분석 및 실험 결과에 의하면 제안되 PSIC 구조에서는 경판정 함수를 사용할때의 성능이 연판정 함수를 사용할때의 성능보다 우수함을 알 수 있었다.

  • PDF

A VLSI Architecture for Novel Decision Feedback Differential Phase Detection with an Accumulator

  • Kim, Chang-Kon;Chong, Jong-Wha
    • ETRI Journal
    • /
    • 제24권2호
    • /
    • pp.161-171
    • /
    • 2002
  • This paper proposes a novel decision feedback differential phase detection (DF-DPD) for M-ary DPSK. A conventional differential phase detection method for M-ary Differential Phase Shift Keying (DPSK) can simplify the receiver architecture. However, it possesses a poorer bit error rate (BER) performance than coherent detection because of the prior noisy phase sample. Multiple-symbol differential detection methods, such as maximum likelihood differential phase detection, Viterbi-DPD, and DF-DPD using L-1 previous detected symbols, have attempted to improve BER performance. As the detection length, L, increases, the BER performance of the DF-DPD improves but the complexity of the architecture increases dramatically. This paper proposes a simplified DF-DPD architecture replacing the conventional delay and additional architecture with an accumulator. The proposed architecture also improves BER performance by minimizing the current differential phase noise through the accumulation of previous differential phase noise samples. The simulation results show that the BER performance of the proposed architecture approaches that of a coherent detection with differential decoding.

  • PDF

Comparative Performance Analysis of Network Security Accelerator based on Queuing System

  • Yun Yeonsang;Lee Seonyoung;Han Seonkyoung;Kim Youngdae;You Younggap
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 ICEIC The International Conference on Electronics Informations and Communications
    • /
    • pp.269-273
    • /
    • 2004
  • This paper presents a comparative performance analysis of a network accelerator model based on M/M/l queuing system. It assumes the Poisson distribution as its input traffic load. The decoding delay is employed as a performance analysis measure. Simulation results based on the proposed model show only $15\%$ differences with respect to actual measurements on field traffic for BCM5820 accelerator device. The performance analysis model provides with reasonable hardware structure of network servers, and can be used to span design spaces statistically.

  • PDF

Log-MAP을 사용한 3GPP용 터보 복호기의 설계 (A Design of Turbo Decoder for 3GPP using Log-MAP Algorithm)

  • 강형구;전흥우
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 춘계종합학술대회
    • /
    • pp.533-536
    • /
    • 2005
  • MAP 알고리즘은 터보코드의 최적 복호알고리즘으로 알려져 있지만, 연산의 복잡도가 매우 크다. 이러한 MAP 방식의 단점을 개선하기 위하여 일반적으로 log-MAP 알고리즘을 이용하게 된다. 본 논문에서는 log-MAP 복호기에서 비교적 연산량이 크고 동작속도에 큰 영향을 미치는 상태 메트릭 계산 블록의 연산 속도를 향상시킨 개선된 구조를 제안하고, LUT(Lookup Table)을 이용하지 않고 간단한 연산에 의해 보상하는 linear 보상기를 제안하여 동작속도를 개선하였다.

  • PDF

The Improved Success Rate of Integer Ambiguity Resolution by Using Many Visible GPS/GNSS Satellites

  • Kondo, Kentaro
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2006년도 International Symposium on GPS/GNSS Vol.2
    • /
    • pp.243-246
    • /
    • 2006
  • This study investigates the improvement in the theoretical success rate of the integer ambiguity resolution in GPS/GNSS carrier-phase positioning by using many visible satellites. It estimates the dependence of the rate on the baseline length in relative positioning under the condition of the use of double/triple-frequency navigation signals. The calculation results show that the use of 14 navigation satellites (i.e., seven GPS and seven Galileo ones) remarkably improves the success rate under the condition of very short baseline length, compared with the use of seven GPS ones. The numerical reliability of the calculated success rates is strictly tested by examining the tightness of the union and minimum-distance bounds to the rate. These bounds are also shown to be effective to investigate the realization of the high success rates.

  • PDF

Performance Improvement of MIMO-OFDMA system with beamformer

  • Kim, Chan Kyu
    • International Journal of Internet, Broadcasting and Communication
    • /
    • 제11권1호
    • /
    • pp.60-68
    • /
    • 2019
  • In this paper, we propose the adaptive beamforming algorithm for the MIMO (Multi-Input Multi-Out)-OFDMA(Orthogonal Frequency Division Multiplexing Access)system to improve the performance. The performance of MIMO-OFDMA systems is greatly decreased in the wireless channel environment with multiusers, because the received signals are much distorted by a cochannel interference (CCI) during the space-time decoding. The proposed approach can track the DOA of each signal from the multiple antennas of the desired user without being greatly dependent on the impinging angle. And beams are directed toward the multiple transmitters of the desired user while null beams are directed toward interference directions. Therefore, we can can effectively cancel CCI and mitigate the impairment of delay spread while preserving the STC(space time code) diversity. BER performance improvement is investigated through computer simulation by applying the proposed approach to MIMO-OFDMA system in a multipath fading channel with CCI.

dc 분리 기반의 고속 LDPC 복호 알고리즘에 관한 연구 (A Study on High Speed LDPC Decoder Algorithm based on dc saperation)

  • 권해찬;김태훈;정지원
    • 한국정보통신학회논문지
    • /
    • 제17권9호
    • /
    • pp.2041-2047
    • /
    • 2013
  • 본 논문에서는 DVB-S2 기반 고속 LDPC 복호를 위한 알고리즘을 제안하였다. 체크 노드 연산중에 비트 노드 연산을 수행하여 기존의 LDPC 복호 알고리즘에 비해 반복횟수를 줄일 수 있는 horizontal shuffle scheduling 알고리즘을 기반으로 하여 복호 속도를 보다 고속화 할 수 있는 알고리즘을 제안하였다. 기존의 체크 노드 연산은 하나의 메모리에서 값을 가져오기 때문에 체크 노드 연산과정에서 많은 지연이 발생 하는데 이를 row weight의 개수인 dc개의 병렬구조로 설계함으로써 체크 노드 연산과정의 지연을 줄일 수 있고 따라서 고속 복호가 가능하다. 이를 DVB-S2에 제시되고 있는 다양한 부호화율에서 dc개의 분리 할 수 있는 최대의 메모리를 제시하고 전송률을 제시하였다.

W-CDMA 무선통신 채널에서 터보 부호를 적용한 OFDM 시스템의 성능 분석 (Performance of Turbo Coded OFDM Systems in W-CDMA Wireless Communication Channel)

  • 신명식;양해술
    • 한국인터넷방송통신학회논문지
    • /
    • 제10권4호
    • /
    • pp.183-191
    • /
    • 2010
  • 디지털 통신 시스템에서 오류 정정 부호화 방식으로 사용되는 터보 부호의 성능은 부호기에 내재되어 부호의 자유 거리 결정에 큰 영향을 미치는 인터리버의 크기와 터보 복호기의 반복 복호 알고리듬에 의한 것이다. 하지만 우수한 성능을 얻기 위해서는 일정 횟수 이상의 반복 복호가 필요하고 이 과정에서 많은 시간 지연이 요구된다. 최근에 터보 부호의 성능을 감소시키지 않으면서 반복 복호 횟수를 감소시키는 방법들이 연구되고 있다. 본 논문에서는 기존의 반복복호 감소방식(stopping criteria) 중에서 ME(mean estimate)방식과 SDR(sign difference ratio)방식을 연접시킨 새로운 방식을 제안하고 두 방식의 상호보상을 통해 약 1~2회 정도의 반복복호 횟수를 감소시켜 성능 향상을 가질 수 있음을 확인하였다. 또한 선형으로 연결된 두 개의 복호기 모두에 이 방식을 적용시켜 보다 빠른 복호가 가능하도록 하였다. 시스템 환경은 MAI(multiple access interference)가 극심한 W-CDMA의 순방향 링크로 가정하였다.

DMB 휴대용 단말기를 위한 Reed-Solomon 복호기의 설계 (Hardware design of Reed-solomon decoder for DMB mobile terminals)

  • 류태규;정용진
    • 대한전자공학회논문지SD
    • /
    • 제43권4호
    • /
    • pp.38-48
    • /
    • 2006
  • 본 논문에서는 DMB(Digital Multimedia Broadcasting) 단말기에서 사용하기 위하여 유클리드(Euclid) 알고리즘 기반의 RS(255,239,t=8) 복호기를 설계하였다 DMB는 휴대 단말기 상에 방송서비스 제공이 목적이므로 사용된 RS 복호기는 면적이 작아야 하며 실시간처리를 위해 복호 지연시간이 짧아야 한다. 두 조건을 만족시키기 위해 에러의 위치 및 크기를 찾는 방법으로 유클리드 알고리즘을 수정하여 사용하였다. 유클리드 알고리즘 상에서 유한체 나눗셈 연산을 위해 사용하는 Inverse ROM을 17 클럭을 소모하는 나눗셈기로 대체하여 면적을 줄였으며, 유한체 나눗셈기로 인한 지연 시간을 줄이기 위해 차수 연산 없이 유클리드 알고리즘의 동작 제어가 가능한 수정된 유클리드 알고리즘을 제안하였다. 제안한 유클리드 알고리즘은 기본 유클리드 알고리즘에 비해 비슷한 지연시간 조건 하에서 면적을 25% 정도 줄일 수 있었다. 삼성 STD130 $0.18{\mu}m$ 표준 셀 라이브러리를 이용하여 Synopsys 상에서 합성한 결과 유클리드 블록은 30,228개의 게이트수를 가지며 288 클럭을 소모하였으며, 전체 RS 복호기의 크기는 약 45,000 게이트였다.